显示装置、移位寄存器阵列及驱动像素阵列的方法制造方法及图纸

技术编号:3026719 阅读:159 留言:0更新日期:2012-04-11 18:40
一种移位寄存器阵列包含多个第一移位寄存器、一第二移位寄存器、一第一连接线、一第二连接线及一第三连接线。每一个第一移位寄存器的一信号输出端与第一连接线及第三连接线交叉但预设不电连通。第一连接线连接第二移位寄存器的一信号输入端。第二连接线连接第二移位寄存器的一信号输出端,并与第三连接线建立多个电连接路径。当某个第一移位寄存器损坏时,相应的连接点及交叉点被切断或连接,使第二移位寄存器替换已损坏的第一移位寄存器。

【技术实现步骤摘要】

本专利技术关于一种,更详细来说,关于可替换损坏的移位寄存器的显示装置、移位寄存器阵列及方法。
技术介绍
近年来,平面显示器的发展越来越迅速,已经逐渐取代传统的阴极射线管显示器。现今的平面显示器主要有下列几种有机发光二极管显示器(Organic Light-Emitting Diodes Display;OLED)、等离子显示器(PlasmaDisplay Panel;PDP)、液晶显示器(Liquid Crystal Display;LCD)、以及场发射显示器(Field Emission Display;FED)等。不论是上述何种平面显示器,皆须以一移位寄存器阵列提供给像素阵列的扫描线所需的方波信号,使平面显示器正常运作。图1为公知平面显示器的示意图。此平面显示器1包含一像素阵列11、一外围电路13以及一移位寄存器阵列15。像素阵列11包含了多条扫描线(为说明方便,图中仅以111、112、...、116表示)以及数据线(为说明方便,图中仅以131、132、...、136表示)。移位寄存器阵列15包含了多个移位寄存器(为说明方便,图中仅以151、152、...、156表示),更详细来说,每一移位寄存器用以致能一条扫描线。外围电路13用来驱动这些数据线131、132、...、136。这些移位寄存器151、152、...、156分别皆包含一薄膜晶体管1511、1521、...、1561,并以串联方式连接在一起,除了第一级移位寄存器151的信号输入端1513是直接接收一起始信号10而被启动以外,其余每一级移位寄存器152、...、156的信号输入端1523、1533、1543、1553、1563都分别接收前一级移位寄存器的信号输出端1515、1525、1535、1545、1555所输出的方波信号作为启动信号,这些信号输出端1515、1525、1535、1545、1555、1565亦分别连接至扫描线111、112、...、116用以驱动。移位寄存器151、152、...、156同时接收正相时钟CK、反相时钟XCK、直流参考电压Vss来作为运作用,而前后级的移位寄存器的薄膜晶体管所接收的时钟必须是反相的,例如奇数级的移位寄存器151、153、155的薄膜晶体管1511、1531、1551是接收正相时钟CK,则偶数级的移位寄存器152、154、156的薄膜晶体管1521、1541、1561即接收反相时钟XCK,如此起始信号10才能一级一级的传递下去,扫描线111、112、...、116也才能依序地被驱动。然而,若其中一级移位寄存器在制造过程中损毁(如图1所示的移位寄存器153),其所连接的扫描线113便无法被驱动,不仅如此,甚至会影响到该级之后的移位寄存器的电路运作。当面板尺寸大或清晰度较高时,这种损毁的情形对成品率的影响会更为严重。因此要如何提高制造平面显示器的成品率,并在某一级移位寄存器损毁之后仍有补救措施来克服成品率的问题,是平面显示器制造商所需要努力的目标。
技术实现思路
本专利技术的一目的在于提供一种显示装置,包含一像素阵列以及一移位寄存器阵列。该像素阵列包含多个扫描线。该移位寄存器阵列包含多个第一移位寄存器、一第二移位寄存器、一第一连接线、一第二连接线以及一第三连接线。每一个第一移位寄存器皆包含一信号输入端以及一信号输出端,该信号输出端与其对应的该多个扫描线其中的一预设为电连通。该第二移位寄存器亦包含一信号输入端以及一信号输出端。该第一连接线连接该第二移位寄存器的该信号输入端,并与每一个第一移位寄存器的该信号输出端交叉但预设不电连通。该第二连接线连接该第二移位寄存器的该信号输出端。该第三连接线与该第二连接线建立相同于该多个第一移位寄存器的数目的多个电连接路径,并与每一个第一移位寄存器的该信号输出端交叉但预设不电连通。当某一个第一移位寄存器损坏时,该损坏的第一移位寄存器的前一级的该信号输出端与该第一连接线的交叉点改为电连通,该损坏的第一移位寄存器的该信号输出端与该第三连接线的交叉点改为电连通,该损坏的第一移位寄存器的该信号输出端与该相对应的扫描线改为不电连通。本专利技术的另一目的在于提供一种显示装置,包含一像素阵列以及一移位寄存器阵列。该像素阵列包含多个扫描线。该移位寄存器阵列包含多个第一移位寄存器、一正相时钟信号连接线、一反相时钟信号连接线、一第二移位寄存器、一第三移位寄存器、一第一连接线、一第二连接线以及一第三连接线。每一个第一移位寄存器皆包含一信号输入端以及一信号输出端,该信号输出端与其对应的该多个扫描线其中的一预设为电连通。该正相时钟信号连接线用以供给该多个第一移位寄存器正相时钟,该反相时钟信号连接线用以供给该多个第一移位寄存器反相时钟。该第二移位寄存器包含一信号输入端、一信号输出端、一第一时钟输入端以及一第二时钟输入端,该第二移位寄存器的该第一时钟输入端电连接该正相时钟信号连接线,该第二移位寄存器的该第二时钟输入端电连接该反相时钟信号连接线。该第三移位寄存器亦包含一信号输入端、一信号输出端、一第一时钟输入端以及一第二时钟输入端,该第三移位寄存器的该第一时钟输入端电连接该反相时钟信号连接线,该第三移位寄存器的该第二时钟输入端电连接该正相时钟信号连接线。该第一连接线连接该第二移位寄存器及该第三移位寄存器的该信号输入端,并与每一个第一移位寄存器的该信号输出端交叉但预设不电连通。该第二连接线与该第二移位寄存器及该第三移位寄存器的该信号输出端交叉但预设不电连通。该第三连接线与该第二连接线建立相同于这些第一移位寄存器的数目的多个电连接路径,并与每一个第一移位寄存器的该信号输出端交叉但预设不电连通。当某一个第一移位寄存器损坏时,根据该损坏的第一移位寄存器的时钟连接方式以决定该第二移位寄存器或该第三移位寄存器为一替换移位寄存器,该损坏的第一移位寄存器的前一级的该信号输出端与该第一连接线的交叉点改为电连通,该损坏的第一移位寄存器的该信号输出端与该第三连接线的交叉点改为电连通,该损坏的第一移位寄存器的该信号输出端与该相对应的扫描线改为不电连通,该替换移位寄存器的该信号输出端与该第二连接线的交叉点改为电连通。本专利技术的另一目的在于提供一种用于驱动一像素阵列的移位寄存器阵列,该像素阵列包含多个扫描线。该移位寄存器阵列包含多个第一移位寄存器、一第二移位寄存器、一第一连接线、一第二连接线以及一第三连接线。每一个第一移位寄存器皆包含一信号输入端以及一信号输出端,该信号输出端与其对应的该多个扫描线其中的一预设为电连通。该第二移位寄存器包含一信号输入端以及一信号输出端。该第一连接线连接该第二移位寄存器的该信号输入端,并与每一个第一移位寄存器的该信号输出端交叉但预设不电连通。该第二连接线连接该第二移位寄存器的该信号输出端。该第三连接线与该第二连接线建立相同于该多个第一移位寄存器的数目的多个电连接路径,并与每一个第一移位寄存器的该信号输出端交叉但预设不电连通。当某一个第一移位寄存器损坏时,该损坏的第一移位寄存器的前一级的该信号输出端与该第一连接线的交叉点改为电连通,该损坏的第一移位寄存器的该信号输出端与该第三连接线的交叉点改为电连通,该损坏的第一移位寄存器的该信号输出端与该相对应的扫描线改为不电连通。本专利技术的另一目的在于提供一种用本文档来自技高网
...

【技术保护点】
一种显示装置,包含:一像素阵列,包含多个扫描线;以及一移位寄存器阵列,包含: 多个第一移位寄存器,每一个第一移位寄存器包含一信号输入端以及一信号输出端,该信号输出端与其对应的该多个扫描线其中的一预设为电连通; 一第二移位寄存器,包含一信号输入端以及一信号输出端;一第一连接线,连接该第二移位寄存器的该信号输入端,并与每一个第一移位寄存器的该信号输出端交叉但预设不电连通;一第二连接线,连接该第二移位寄存器的该信号输出端;一第三 连接线,与该第二连接线建立相同于该多个第一移位寄存器的数目的多个电连接路径,并与每一个第一移位寄存器的该信号输出端交叉但预设不电连通;其中,当该多个第一移位寄存器其中的一损坏时,该损坏的第一移位寄存器的前一级的该信号输出端与该第一连 接线的交叉点改为电连通,该损坏的第一移位寄存器的该信号输出端与该第三连接线的交叉点改为电连通,该损坏的第一移位寄存器的该信号输出端与该相对应的扫描线改为不电连通。

【技术特征摘要】

【专利技术属性】
技术研发人员:魏俊卿叶彦显罗时勋
申请(专利权)人:友达光电股份有限公司
类型:发明
国别省市:71[中国|台湾]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1