像素驱动电路、显示面板、电子设备制造技术

技术编号:30055542 阅读:19 留言:0更新日期:2021-09-15 10:59
本申请提供了一种像素驱动电路,像素驱动电路包括第一电容及第二电容,第一电容包括第一极板、第二极板及第一绝缘层,第二电容包括第三极板、第四极板及第二绝缘层,第一绝缘层在层叠方向上相接于第一极板及第二极板,第二绝缘层在层叠方向上相接于第三极板及第四极板,且第一绝缘层与第二绝缘层在层叠方向上的厚度不同。本申请通过技术工艺改变第一电容的第一极板与第二极板之间的距离,或者改变第二电容的第三极板与第四极板之间的距离,以达到改变第一电容与第二电容的电容比。相对于现有技术,本申请所提供的像素驱动电路节省了技术及物料成本,提高了显示效果。本申请还提供了一种显示面板及电子设备。一种显示面板及电子设备。一种显示面板及电子设备。

【技术实现步骤摘要】
像素驱动电路、显示面板、电子设备


[0001]本申请涉及显示
,尤其是涉及一种像素驱动电路、显示面板及电子设备。

技术介绍

[0002]目前,市面上的绝大部分电子设备都具有显示功能,通常显示功能由电子设备中的像素驱动电路驱动像素单元实现。一种传统的像素驱动电路中包括两个电容,且两个电容的电容比对显示效果具有影响。在现有技术中,采用在电容两个极板之间增加无机层,或者,改变整个电子设备的遮罩层,以改变两个电容的电容比,增加了技术及物料成本。

技术实现思路

[0003]本申请公开了一种像素驱动电路,能够解决现有技术增加了技术及物料成本的技术问题。
[0004]第一方面,本申请提供了一种像素驱动电路,所述像素驱动电路包括第一电容及第二电容,所述第一电容包括第一极板、第二极板及第一绝缘层,所述第二电容包括第三极板、第四极板及第二绝缘层,所述第一绝缘层在层叠方向上相接于所述第一极板及所述第二极板,所述第二绝缘层在层叠方向上相接于所述第三极板及第四极板,且所述第一绝缘层与所述第二绝缘层在层叠方向上的厚度不同。
[0005]本申请通过技术工艺改变所述第一电容的所述第一极板与所述第二极板之间的距离,或者改变所述第二电容的所述第三极板与所述第四极板之间的距离,以达到改变所述第一电容与所述第二电容的电容比。相对于现有技术,本申请所提供的所述像素驱动电路节省了技术及物料成本,提高了显示效果。
[0006]第二方面,本申请还提供了一种显示面板,所述显示面板包括多个阵列分布的像素单元及如第一方面所述的像素驱动电路,所述像素驱动电路用于驱动所述像素单元发光。
[0007]第三方面,本申请还提供了一种电子设备,所述电子设备包括如第二方面所述的显示面板及本体,所述本体用于承载所述显示面板。
附图说明
[0008]为了更清楚的说明本申请实施方式中的技术方案,下面将对实施方式中所需要使用的附图作简单的介绍,显而易见的,下面描述中的附图仅仅是本申请的一些实施方式,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
[0009]图1为本申请第一实施方式提供的像素驱动电路局部剖视示意图。
[0010]图2为本申请一实施例提供的连接绝缘层剖视示意图。
[0011]图3为本申请一实施例提供的像素驱动电路示意图。
[0012]图4为本申请一实施例提供的显示面板俯视示意图。
[0013]图5为本申请一实施例提供的电子设备俯视示意图。
[0014]图6为本申请一实施例提供的电容制作方法流程示意图。
[0015]图7为本申请一实施例提供的涂布光阻层示意图。
[0016]图8为本申请一实施例提供的显影示意图。
[0017]图9为本申请一实施例提供的去除光阻层示意图。
[0018]图10为本申请一实施例提供的等离子体气体蚀刻示意图。
[0019]图11为本申请一实施例提供的电容形成示意图。
[0020]图12为本申请一实施例提供的在电极板上的绝缘层开孔方法。
具体实施方式
[0021]下面将结合本申请实施方式中的附图,对本申请实施方式中的技术方案进行清楚、完整的描述,显然,所描述的实施方式仅是本申请一部分实施方式,而不是全部的实施方式。基于本申请中的实施方式,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施方式,都属于本申请保护的范围。
[0022]需要说明的是,在像素驱动电路1中,电容通常起到存储电能的作用,以使得像素驱动电路1中与电容并联的电子元器件两端的电压维持在一定值。当像素驱动电路1中两个电容的电容比未达到合适值时,分别与两个电容并联的电子元器件可能在过高或过低的电压加载下工作,导致最终的显示效果产生过亮、过暗等错误的效果。
[0023]本申请提供了一种像素驱动电路1,请参阅图1,图1为本申请第一实施方式提供的像素驱动电路局部剖视示意图。所述像素驱动电路1包括第一电容11 及第二电容12。所述第一电容11包括第一极板111、第二极板112及第一绝缘层113,所述第二电容12包括第三极板121、第四极板122及第二绝缘层123。所述第一绝缘层113在层叠方向上相接于所述第一极板111及所述第二极板112,所述第二绝缘层123在层叠方向上相接于所述第三极板121及第四极板122,且所述第一绝缘层113与所述第二绝缘层123在层叠方向上的厚度不同。
[0024]具体的,已知电容公式为:
[0025][0026]其中,C为电容值,ε为介电常数,S为电容的两个极板的正对面积,4πk为常数系数,d为电容的两个极板之间的直线距离。根据电容公式可知,通过技术工艺改变所述第一极板111与所述第二极板112之间的距离,或者改变所述第三极板121与所述第四极板122之间的距离,也就是说,所述第一绝缘层113与所述第二绝缘层123在层叠方向上的厚度不同,则所述第一电容11或所述第二电容12的电容值发生变化,从而使得所述第一电容11与所述第二电容12的电容比达到一个合适的值,改善所述像素驱动电路1的驱动能力。
[0027]可以理解的,本申请通过技术工艺改变所述第一电容11的所述第一极板111 与所述第二极板112之间的距离,或者改变所述第二电容12的所述第三极板121 与所述第四极板122之间的距离,以达到改变所述第一电容11与所述第二电容 12的电容比。相对于现有技术,本申请所提供的所述像素驱动电路1节省了技术及物料成本,提高了显示效果。
[0028]在一种可能的实施例中,请一并参阅图2,图2为本申请一实施例提供的连接绝缘层剖视示意图。所述像素驱动电路1还包括连接绝缘层13,所述连接绝缘层13连接所述第一
绝缘层113及第二绝缘层123。
[0029]具体的,所述连接绝缘层13连接所述第一绝缘层113及所述第二绝缘层123,起到固定所述第一绝缘层113及所述第二绝缘层123的作用。可以理解的,通过改变刻蚀绝缘层部分的图案,所述连接绝缘层13的厚度可以等于所述第二绝缘层123的厚度,或者,所述连接绝缘层13的厚度还可以等于所述第一绝缘层113 的厚度。只要不影响所述连接绝缘层13固定所述第一绝缘层113及所述第二绝缘层123,本申请对此不加以限制。
[0030]在一种可能的实施例中,所述第一绝缘层113与所述第二绝缘层123间断设置。
[0031]具体的,请再次参阅图1,所述第一绝缘层113与所述第二绝缘层123之间具有间隙,所述第一绝缘层113与所述第二绝缘层123之间形成收容空间,且所述收容空间可容纳其他部分器件结构,以节省电路设计的布局空间。
[0032]在一种可能的实施例中,所述第一绝缘层113及所述第二绝缘层123为非金属膜材料构成。
[0033]具体的,非金属膜材料起到桥接不同金属层的作用,也就是说,所述第一绝缘层113桥接所述第一极板111及所述第二极板112,所述第二绝缘层本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种像素驱动电路,其特征在于,所述像素驱动电路包括第一电容及第二电容,所述第一电容包括第一极板、第二极板及第一绝缘层,所述第二电容包括第三极板、第四极板及第二绝缘层,所述第一绝缘层在层叠方向上相接于所述第一极板及所述第二极板,所述第二绝缘层在层叠方向上相接于所述第三极板及第四极板,且所述第一绝缘层与所述第二绝缘层在层叠方向上的厚度不同。2.如权利要求1所述的像素驱动电路,其特征在于,所述像素驱动电路还包括连接绝缘层,所述连接绝缘层连接所述第一绝缘层及第二绝缘层。3.如权利要求1所述的像素驱动电路,其特征在于,所述第一绝缘层与所述第二绝缘层间断设置。4.如权利要求1所述的像素驱动电路,其特征在于,所述第一绝缘层、所述第二绝缘层为非金属膜材料构成。5.如权利要求1所述的像素驱动电路,其特征在于,所述像素驱动电路还包括:驱动晶体管、第一开关晶体管、第二开关晶体管及第三开关晶体管,所述驱动晶体管的栅极电连接所述第一电容的一端及所述第一开关晶体管的源极,所述驱动晶体管的源极电...

【专利技术属性】
技术研发人员:章志军尚琼李文辉余阳
申请(专利权)人:深圳市柔宇科技股份有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1