存储器系统的环回选通技术方案

技术编号:29923706 阅读:55 留言:0更新日期:2021-09-04 18:38
本申请涉及存储器系统的环回选通。装置及方法包含传输用于监测多个存储器装置的操作的环回信号。在一些实施例中,第一存储器装置可至少部分基于所述第一存储器装置的选通信号传输环回选通信号。在特定实施例中,所述环回选通信号的频率是所述选通信号的频率的分数。在一些实施例中,所述第一存储器装置可至少部分基于所述选通信号传输环回数据信号,其中所述环回选通信号的频率是所述选通信号的所述频率的所述分数。所述频率的所述分数。所述频率的所述分数。

【技术实现步骤摘要】
存储器系统的环回选通


[0001]本专利技术的实施例大体上涉及存储器装置。更明确来说,本专利技术的实施例涉及监测存储器装置的操作。

技术介绍

[0002]一般来说,计算系统可包含在操作时经由电信号传递信息的电子装置。举例来说,计算系统可包含通信地耦合到例如实施于双列直插式存储器模块(DIMM)上的动态随机存取存储器(DRAM)装置的存储器装置的处理器。以此方式,处理器可与存储器装置通信例如以检索可执行指令、检索将由处理器处理的数据及/或存储从处理器输出的数据。
[0003]为了促进改进操作可靠性,存储器装置的操作可例如由主机控制器监测以促进调试存储器装置的操作及/或促进对存储器装置的操作执行诊断。在一些例子中,存储器装置的操作可基于对指示输入到存储器装置及/或从存储器装置输出的数据的信号的分析进行监测。换句话来说,操作监测的准确性可受从存储器装置传回的此类信号的完整性影响。
[0004]本专利技术的实施例可涉及上文陈述的问题中的一或多者。

技术实现思路

[0005]一方面,本申请提供一种存储器系统,其包括:串联耦合的多个存储器装置,其中所述多个存储器装置包括:第一存储器装置,其经配置以:至少部分基于所述第一存储器装置的选通信号传输环回选通信号,其中所述环回选通信号的频率是所述选通信号的频率的分数;及至少部分基于所述选通信号传输环回数据信号,其中所述环回选通信号的频率是所述选通信号的所述频率的所述分数。
[0006]另一方面,本申请进一步提供一种用于操作存储器系统以促进监测实施于所述存储器系统上的存储器装置的操作的方法,其包括:在所述存储器系统的第一存储器装置处至少部分基于所述第一存储器装置的选通信号传输环回选通信号,其中所述环回选通信号的频率是所述选通信号的频率的分数;及在所述第一存储器装置处至少部分基于所述选通信号传输环回数据信号,其中所述环回选通信号的频率是所述选通信号的所述频率的所述分数。
[0007]在又另一方面中,本申请进一步提供一种方法,其包括:在第一存储器装置处从主机装置接收选通信号;至少部分基于所述第一存储器装置的所述选通信号产生环回选通信号,其中所述环回选通信号的频率是所述选通信号的频率的分数;至少部分基于所述选通信号产生环回数据信号,其中所述环回选通信号的频率是所述选通信号的所述频率的所述分数;及传输所述环回数据信号及所述环回选通信号以使所述主机装置能够调谐包括所述第一存储器装置的存储器系统的操作。
附图说明
[0008]图1是说明根据本专利技术的实施例的存储器装置的特定特征的简化框图;
[0009]图2是根据本专利技术的实施例的用于接收写入命令的数据选通及将数据选通划分成多个相位的多相产生电路系统的示意图;
[0010]图3是根据本专利技术的实施例的具有任何数目个存储器装置的存储器系统的框图;
[0011]图4是根据本专利技术的实施例的环回数据信号及环回选通信号的时序图,所述环回选通信号具有对应选通信号的频率的一半;
[0012]图5是根据本专利技术的实施例的环回数据信号及环回选通信号的时序图,所述环回选通信号具有对应选通信号的频率的四分之一;及
[0013]图6是根据本专利技术的实施例的图3的存储器装置中的选通信号、数据信号、环回数据信号及环回选通信号的时序图。
具体实施方式
[0014]下文将描述一或多个特定实施例。为了提供这些实施例的简洁描述,本专利技术中未描述实际实施方案的所有特征。应了解,在任何此类实际实施方案的开发中,如在任何工程或设计项目中,必须做出众多实施方案特定决策以实现开发者的特定目标,例如遵守可因实施方案而异的系统相关及商业相关约束。此外,应了解,此开发努力可能是复杂且耗时的,但对于受益于本专利技术的所属领域的一般技术人员,这仍是设计及制造(fabrication/manufacture)的例行任务。
[0015]一般来说,计算系统可包含在操作时经由电信号传递信息的电子装置。举例来说,计算系统中的电子装置可包含通信地耦合到存储器的处理器。以此方式,处理器可与存储器通信以检索可执行指令、检索将由处理器处理的数据及/或存储从处理器输出的数据。
[0016]为了促进监测存储器的操作,本专利技术提供用于在一或多个存储器装置及/或主机装置(例如,主机处理器)之间实施环回数据路径(例如,网络)的技术,所述环回路径实现指示存储器装置操作的环回信号的传输。在一些实施例中,存储器装置可至少部分基于输出例如到处理器的数据(例如DQ)信号及/或选通(例如DQS)信号产生环回数据信号及环回选通信号。随着操作频率继续增加以促进提供增加的数据传送速度,在一些实施例中,存储器装置可例如通过使用具有对应选通信号的频率的四分之一的环回选通信号每隔四个位进行取样产生相较于对应选通信号具有较低频率的环回选通信号。主机控制器可通过经由环回数据路径在存储器装置与主机控制器之间传输的较慢环回信号(例如,与较高频率数据信号相反)监测(例如,调试及/或诊断)目标存储器装置的操作。在一些例子中,主机控制器包含于用于验证标定存储器装置的操作或验证标定存储器装置的性能的测试或特性化设备中及/或由所述测试或特性化设备替换。举例来说,测试可在制造期间且在将标定存储器装置安装于计算系统中及/或存储器模块上之前执行。另外或替代地,假如系统/装置的表现不及预期,那么可出于调试目的使用测试。
[0017]环回数据路径可经实施以例如用通信地耦合到主机控制器的存储器模块上的环回引脚连接多个存储器装置。然而,传输环回信号通过多个存储器装置可例如由于工艺变化、电压变化及/或温度变化在环回信号上引入失真。实际上,此类变化可由于存储器装置内的组件的固有性质而导致环回信号失真。此外,在一些例子中,环回信号从逻辑高转变到逻辑低花费的时间可不同于环回信号从逻辑低转变到逻辑高花费的时间。当串联连接时,此类时序差可传播穿过多个存储器装置。举例来说,此类时序差可产生驱动经产生环回信
号的缓慢边缘的所接收到的环回信号的缓慢边缘,借此叠加时序差的影响。至少在一些例子中,失真可影响环回信号的信号完整性,且因此影响基于环回信号执行的存储器诊断及/或调试。
[0018]因此,为了促进改进存储器诊断及/或调试,本专利技术提供例如通过实施相较于对应选通信号具有较低频率的环回选通信号促进改进环回信号完整性的技术,例如,通过使用具有对应选通信号的频率的四分之一的环回选通信号每隔四个位进行取样。
[0019]现转到图,图1是说明存储器装置10的特定特征的简化框图。明确来说,图1的框图是说明存储器装置10的特定功能性的功能框图。根据一个实施例,存储器装置10可为双倍数据速率五型同步动态随机存取存储器(DDR5 SDRAM)装置。相较于前几代DDR SDRAM,DDR5 SDRAM的各种特征实现了功耗减小、带宽增大及存储容量增大。
[0020]存储器装置10可包含数个存储器存储体12。例如,存储器存储体12可为DDR5SDRAM存储器存储体。存储器存储体12可提供于布置在双列直插式存储器模块(D本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种存储器系统,其包括:串联耦合的多个存储器装置,其中所述多个存储器装置包括:第一存储器装置,其经配置以:至少部分基于所述第一存储器装置的选通信号传输环回选通信号,其中所述环回选通信号的频率是所述选通信号的频率的分数;及至少部分基于所述选通信号传输环回数据信号,其中所述环回选通信号的频率是所述选通信号的所述频率的所述分数。2.根据权利要求1所述的存储器系统,其中所述环回选通信号的所述频率是用于产生所述选通信号的系统时钟的频率的分数。3.根据权利要求2所述的存储器系统,其中所述环回选通信号的所述频率是所述系统时钟的所述频率的四分之一。4.根据权利要求1所述的存储器系统,其中所述环回选通信号的所述频率是所述选通信号的所述频率的四分之一。5.根据权利要求1所述的存储器系统,其进一步包括经配置以根据从主机装置接收的所述选通信号产生所述环回选通信号的相位产生电路系统。6.根据权利要求5所述的存储器系统,其中所述相位产生电路系统经配置以根据从所述主机装置接收的所述选通信号产生所述环回数据信号。7.根据权利要求6所述的存储器系统,其中所述环回数据信号的所述频率是所述选通信号的所述频率的四分之一。8.根据权利要求1所述的存储器系统,其中所述环回选通信号被定义为双倍数据速率信号。9.根据权利要求1所述的存储器系统,其包括与所述第一存储器装置耦合的板,其中所述第一存储器装置包括动态随机存取存储器DRAM装置。10.一种用于操作存储器系统以促进监测实施于所述存储器系统上的存储器装置的操作的方法,其包括:在所述存储器系统的第一存储器装置处至少部分基于所述第一存储器装置的选通信号传输环回选通信号,其中所述环回选通信号的频率是所述选通信号的频率的分数;及在所述第一存储器装置处至少部分...

【专利技术属性】
技术研发人员:D
申请(专利权)人:美光科技公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1