用于驱动显示装置的数据处理装置、数据驱动装置和系统制造方法及图纸

技术编号:29923588 阅读:19 留言:0更新日期:2021-09-04 18:38
本发明专利技术涉及用于驱动显示装置的数据处理装置、数据驱动装置和系统,并且更特别地涉及用于对显示装置中的数据通信进行加速的数据处理装置、数据驱动装置和系统。数据驱动装置和系统。数据驱动装置和系统。

【技术实现步骤摘要】
用于驱动显示装置的数据处理装置、数据驱动装置和系统


[0001]本专利技术涉及用于驱动显示装置的技术。

技术介绍

[0002]在显示面板上,布置有以矩阵的形式配置的多个像素,并且各像素包括红色(R)子像素、绿色(G)子像素和蓝色(B)子像素。各子像素根据从图像数据获得的灰度值来进行发光,以在显示面板上显示图像。
[0003]将图像数据从被称为定时控制器的数据处理装置发送至被称为源极驱动器的数据驱动装置。图像数据是以数字信号的形式发送的,并且数据驱动装置将以数字信号的形式接收到的图像数据转换成模拟电压以驱动各像素。
[0004]由于各图像数据表示各像素的灰度值,因此随着显示面板上所布置的像素的数量的增加,图像数据的量增加。另外,随着帧速率的增加,在单位时间内要发送的图像数据的量增加。
[0005]进来,存在如下的趋势:随着显示面板的分辨率变高,显示面板上所布置的像素的数量和帧速率都增加。为了处理增加了的图像数据的量,需要对显示装置中的数据通信进行加速。

技术实现思路

[0006]在该背景下,本专利技术的一方面是提供用于对显示装置中的数据通信进行加速的技术。
[0007]为此,在一方面,本专利技术提供一种数据驱动装置,包括:低速通信电路,用于在低速通信模式中使用从数据处理装置接收到的低速通信时钟信号来进行低速时钟训练,并且在完成所述低速时钟训练之后输出第一电平的低速通信状况信号;高速通信电路,用于在高速通信模式中在时钟训练区段中使用从所述数据处理装置接收到的高速通信时钟信号来进行高速时钟训练,并且在根据所述高速时钟训练的结果调整高速通信状况信号的电平之后输出所述高速通信状况信号;以及锁定控制电路,用于根据所述低速通信状况信号和所述高速通信状况信号来生成锁定信号以将所述锁定信号发送至所述数据处理装置,并且从所述低速通信模式结束起直到所述高速通信模式中的所述时钟训练区段为止维持所述锁定信号的电平。
[0008]所述锁定控制电路可以在所述低速通信电路完成所述低速时钟训练之前发送第二电平的所述锁定信号,在从所述低速通信电路接收到的所述低速通信状况信号处于第一电平时、将所述锁定信号的电平改变为第一电平以将所述锁定信号发送至所述数据处理装置,并且发送从所述低速通信模式结束起直到所述时钟训练区段为止固定在第一电平的所述锁定信号。
[0009]所述锁定控制电路可以在所述低速通信模式中根据所述低速通信状况信号、并且在所述高速通信模式中在所述时钟训练区段之后根据所述高速通信状况信号,来生成所述
锁定信号。
[0010]所述高速通信电路可以包括时钟恢复电路和均衡器。所述高速通信电路可以在所述时钟恢复电路中进行高速时钟训练,将所述高速通信状况信号输出至所述锁定控制电路。
[0011]在所述时钟训练区段之前的均衡器调谐区段中,所述时钟恢复电路可以多次重复进行时钟初始化和高速时钟训练以进行均衡器调谐。这里,所述时钟恢复电路可以在所述时钟初始化期间输出第二电平的所述高速通信状况信号,并且在所述高速时钟训练完成时输出第一电平的所述高速通信状况信号。
[0012]在所述均衡器调谐区段中,所述锁定控制电路可以将不管从所述时钟恢复电路接收到的所述高速通信状况信号的电平的变化如何都固定在第一电平的所述锁定信号发送至所述数据处理装置。
[0013]所述时钟恢复电路可以包括振荡器。在所述时钟训练区段之前的时钟恢复电路调谐区段中,所述时钟恢复电路可以在进行高速时钟训练期间按每预定时间改变所述振荡器的设置值,在所述高速时钟训练完成时输出第一电平的所述高速通信状况信号,并且在所述高速时钟训练未完成时输出第二电平的所述高速通信状况信号。
[0014]所述锁定控制电路可以将不管从所述时钟恢复电路接收到的所述高速通信状况信号的电平的变化如何都固定在第一电平的所述锁定信号发送至所述数据处理装置。
[0015]所述振荡器可以是电流控制振荡器和电压控制振荡器其中之一,并且所述设置值可以包括输入至所述电流控制振荡器的参考电流的电流值或者输入至所述电压控制振荡器的参考电压的电压值。
[0016]在所述低速通信模式中,在所述低速通信电路输出了第一电平的所述低速通信状况信号之后、在与所述数据处理装置的低速通信中存在任何异常的情况下,所述低速通信电路可以将所述低速通信状况信号从第一电平改变为第二电平并输出该信号,并且所述锁定控制电路可以将所述锁定信号的电平改变为第二电平并将所述锁定信号发送至所述数据处理装置。
[0017]在紧接在所述时钟训练区段之后输入到所述锁定控制电路中的所述高速通信状况信号处于第一电平的情况下,所述锁定控制电路可以将所述锁定信号维持在第一电平,以及在紧接在所述时钟训练区段之后输入到所述锁定控制电路中的所述高速通信状况信号处于第二电平的情况下,所述锁定控制电路可以将所述锁定信号改变为第二电平并将所述锁定信号发送至所述数据处理装置。
[0018]在另一方面,本专利技术提供一种数据处理装置,包括:锁定监视电路,用于从数据驱动装置接收锁定信号并且检查所述锁定信号的电平;发送电路,用于在低速通信模式中将低速通信时钟信号和设置数据信号发送至所述数据驱动装置,然后在将模式改变为高速通信模式之后将高速通信时钟信号发送至所述数据驱动装置,其中所述设置数据信号包括用于设置所述数据驱动装置中的高速通信环境的数据;以及控制电路,用于在供给电力时启用所述低速通信模式以使用所述发送电路发送所述低速通信时钟信号,在所述锁定监视电路确认为在所述发送电路发送所述低速通信时钟信号时所述锁定信号的电平从第二电平改变为第一电平之后使用所述发送电路发送所述设置数据信号,并且在所述锁定监视电路确认为所述锁定信号的电平维持在第一电平时启用所述高速通信模式以使用所述发送电
路发送所述高速通信时钟信号。
[0019]在所述高速通信模式下,所述控制电路可以在使用所述发送电路发送所述高速通信时钟信号之前,使用所述发送电路将用以使得在所述数据驱动装置中重复高速时钟训练的一个或多个信号发送至所述数据驱动装置。
[0020]在所述锁定监视电路确认为从所述一个或多个信号的发送的开始起直到结束为止所述锁定信号的电平维持在第一电平的情况下,所述控制电路可以使用所述发送电路来发送所述高速通信时钟信号。
[0021]在所述锁定监视电路确认为从所述锁定信号的电平改变为第一电平的时间点起直到所述发送电路完成所述设置数据信号的发送的时间点为止所述锁定信号的电平维持在第一电平的情况下,所述控制电路可以启用所述高速通信模式,并且在所述锁定监视电路确认为所述锁定信号的电平维持在第一电平直到从启用所述高速通信模式的时间点起经过了预定时间量为止的情况下,所述控制电路可以使用所述发送电路来发送所述高速通信时钟信号。
[0022]在又一方面,本专利技术提供一种系统,包括:数据处理装置,用于在供给电力时,启用低速通信模式,以发送低速通信时钟信号、然后发送设置数据信号,并且在连续接收到第一电平的锁定信号的情况下启用高速通信模式以发送本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种数据驱动装置,包括:低速通信电路,用于在低速通信模式中使用从数据处理装置接收到的低速通信时钟信号来进行低速时钟训练,并且在完成所述低速时钟训练之后输出第一电平的低速通信状况信号;高速通信电路,用于在高速通信模式中在时钟训练区段中使用从所述数据处理装置接收到的高速通信时钟信号来进行高速时钟训练,并且在根据所述高速时钟训练的结果调整高速通信状况信号的电平之后输出所述高速通信状况信号;以及锁定控制电路,用于根据所述低速通信状况信号和所述高速通信状况信号来生成锁定信号以将所述锁定信号发送至所述数据处理装置,并且从所述低速通信模式结束起直到所述高速通信模式中的所述时钟训练区段为止维持所述锁定信号的电平。2.根据权利要求1所述的数据驱动装置,其中,所述锁定控制电路在所述低速通信电路完成所述低速时钟训练之前发送第二电平的所述锁定信号,在从所述低速通信电路接收到的所述低速通信状况信号处于第一电平时、将所述锁定信号的电平改变为第一电平以将所述锁定信号发送至所述数据处理装置,并且发送从所述低速通信模式结束起直到所述时钟训练区段为止固定在第一电平的所述锁定信号。3.根据权利要求1所述的数据驱动装置,其中,所述锁定控制电路在所述低速通信模式中根据所述低速通信状况信号、并且在所述高速通信模式中在所述时钟训练区段之后根据所述高速通信状况信号,来生成所述锁定信号。4.根据权利要求1所述的数据驱动装置,其中,所述高速通信电路包括时钟恢复电路和均衡器,所述时钟恢复电路进行高速时钟训练,然后所述高速通信状况信号被输出至所述锁定控制电路。5.根据权利要求4所述的数据驱动装置,其中,在所述时钟训练区段之前的均衡器调谐区段中,所述时钟恢复电路多次重复进行时钟初始化和高速时钟训练以进行均衡器调谐,其中,所述时钟恢复电路在所述时钟初始化期间输出第二电平的所述高速通信状况信号,并且在所述高速时钟训练完成时输出第一电平的所述高速通信状况信号。6.根据权利要求5所述的数据驱动装置,其中,在所述均衡器调谐区段中,所述锁定控制电路将不管从所述时钟恢复电路接收到的所述高速通信状况信号的电平的变化如何都固定在第一电平的所述锁定信号发送至所述数据处理装置。7.根据权利要求4所述的数据驱动装置,其中,所述时钟恢复电路包括振荡器,并且在所述时钟训练区段之前的时钟恢复电路调谐区段中,所述时钟恢复电路在进行高速时钟训练期间按每预定时间改变所述振荡器的设置值,在所述高速时钟训练完成时输出第一电平的所述高速通信状况信号,并且在所述高速时钟训练未完成时输出第二电平的所述高速通信状况信号。8.根据权利要求7所述的数据驱动装置,其中,所述锁定控制电路将不管从所述时钟恢复电路接收到的所述高速通信状况信号的电平的变化如何都固定在第一电平的所述锁定信号发送至所述数据处理装置。9.根据权利要求7所述的数据驱动装置,其中,所述振荡器是电流控制振荡器和电压控制振荡器其中之一,并且所述设置值包括输入至所述电流控制振荡器的参考电流的电流值或者输入至所述电压控制振荡器的参考电压的电压值。
10.根据权利要求1所述的数据驱动装置,其中,在所述低速通信模式中,在所述低速通信电路输出了第一电平的所述低速通信状况信号之后、在与所述数据处理装置的低速通信中存在任何异常的情况下,所述低速通信电路将所述低速通信状况信号的电平从第一电平改变为第二电平并输出该信号,并且所述锁定控制电路将所述锁定信号的电平改变为第二电平并将所述锁定信号发送至所述数据处理装置。11.根据权利要求1所述的数据驱动装置,其中,在紧接在所述时钟训练区段之后输入到所述锁定控制电路中的所述高速通信状况信号具有第一电平的情况下,所述锁定控制电路将所述锁定信号的电平维持在第一电平,以及在紧接在所述时钟训练区段之后输入到所述锁定控制电路...

【专利技术属性】
技术研发人员:金道锡文龙焕金洺猷曹贤杓
申请(专利权)人:硅工厂股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1