一种显示区集成栅极驱动电路的显示面板制造技术

技术编号:29679189 阅读:23 留言:0更新日期:2021-08-13 22:02
本申请提供一种显示区集成栅极驱动电路的显示面板,该显示面板将单根数据线,或者单根栅极驱动信号线,或者数据线和数据线并排,或者栅极驱动信号线与栅极驱动信号线并排设置于任意相同的相邻两列子像素之间,从而使栅极驱动信号线和数据线不并排设置于任意相同的相邻两列子像素之间,避免了显示区集成栅极驱动电路的显示面板为了进一步缩小显示面板的边框而将栅极驱动电路由显示区引出时,可能存在将数据线和栅极驱动信号线并排设置于任意相同的相邻两列子像素之间,数据线容易受到与栅极驱动信号线之间产生的寄生电容的干扰,导致该新数据线对应的像素进行图像显示时保持的数据电压不稳定,显示面板出现画面异常的问题。

【技术实现步骤摘要】
一种显示区集成栅极驱动电路的显示面板
本申请涉及显示
,尤其涉及一种显示区集成栅极驱动电路的显示面板。
技术介绍
当前的栅极驱动电路,如GOA(阵列基板上栅极驱动集成,GateDrivenonArray)电路主要设计在显示面板的一侧或两侧,随着现在全面屏手机的不断发展,并且在面对车载等显示面板的应用外形更加多样、复杂的情况时,要求显示面板的边框越来越窄,而当栅极驱动电路的宽度无法压缩时,显示面板的边框就无法再减小。基于该缺陷,目前研究人员提出了GIA(阵列基板中栅极驱动集成,GateDriveninArray)技术,即在显示面板的显示区集成栅极驱动电路的技术,该技术是指将栅极驱动电路直接从显示面板的显示区引出,这样可以进一步减小显示面板的边框。图1为现有技术的显示区集成栅极驱动电路的显示面板的子像素、数据线(Data线)和栅极驱动信号线(GOA信号线)的位置分布图,如图1所示,显示面板包括栅极线(Gate线)和数据线,栅极线与数据线垂直相交形成阵列排布的子像素,在每个子像素的区域中,每个子像素包括的红绿蓝子像素与对应的栅极线连接,每个子像素对应的数据线设置于该子像素和相邻的子像素之间,栅极驱动信号线(如时钟信号线CK、恒压高电位线VGH和恒压低电位线VGL等)与数据线并排设置于相邻的两列子像素之间,每个栅极驱动信号模块用于将相邻的两列子像素之间的栅极驱动信号线与对应的栅极线连接。例如,图1所示有两条栅极驱动信号线,即GOA_S1和GOA_S2,其中,GOA_S1和绿色子像素G对应的数据线DataG并排设置于红色子像素R和绿色子像素G之间,GOA_S2和蓝色子像素B对应的数据线DataB并排设置于绿色子像素G和蓝色子像素B之间。但是,由于栅极驱动信号线和数据线并排设置于相邻的子像素之间,会导致GOA信号线和数据线之间会存在较大的寄生电容,数据线容易受到与其并排的栅极驱动信号线的干扰,使得该数据线对应的像素进行图像显示时的数据电压不稳定,容易使显示面板出现画面异常。
技术实现思路
为了解决栅极驱动信号线和数据线并排设置于相同的相邻两列子像素之间时,数据线容易受到与其并排的栅极驱动信号线的干扰的问题,本申请实施例提供一种显示区集成栅极驱动电路的显示面板,该显示面板包括设置于显示区的子像素,以及用于驱动所述子像素的栅极线、数据线和栅极驱动信号线,所述数据线和所述栅极驱动信号线均与所述栅极线垂直设置;其中,所述栅极驱动信号线与栅极线连接,其特征在于,所述栅极驱动信号线设置于与所述栅极驱动信号线相邻的两列所述子像素之间,所述数据线设置于与所述数据线相邻的两列所述子像素之间,且任意相邻的两列子像素之间仅存在所述栅极驱动信号线和所述数据线中的一种,以使得所述栅极驱动信号线和所述数据线不并排设置于任意相同的相邻两列所述子像素之间。在一些实施例中,所述栅极驱动信号线对应的相邻两列所述子像素之间设置至少两条所述栅极驱动信号线。在一些实施例中,所述显示面板还包括栅极驱动信号模块,所述栅极驱动信号模块用于将所述栅极驱动信号线与所述栅极线连接并控制所述栅极驱动信号线的时序。在一些实施例中,若所述显示面板为多路复用显示面板,则并排设置于相邻两列所述子像素之间的多条所述数据线由同一多路复用控制信号控制通断。在一些实施例中,所述显示面板为1对2的多路复用显示面板,所述1对2的多路复用显示面板包括多个顺序排列的第一重复单元,每个所述第一重复单元包括两组周期排列的所述子像素,每个所述子像素对应的所述数据线,以及每组所述子像素对应的至少两条所述栅极驱动信号线;其中,第一组所述子像素对应的所述栅极驱动信号线为第一栅极驱动信号线,第二组所述子像素对应的所述栅极驱动信号线为第二栅极驱动信号线;第一组第一子像素对应的数据线和第二组第二子像素对应的数据线DataG设置于第一组第一子像素和第二组第二子像素之间,至少两条所述第一栅极驱动信号线设置于第二组第二子像素和第二组第三子像素之间,第二组第三子像素对应的数据线设置于第二组第三子像素和第二组第一子像素之间,第二组第一子像素对应的数据线DataR设置于第二组第一子像素和第二组第二子像素之间,第二组第二子像素对应的数据线和第二组第三子像素对应的数据线设置于第二组第二子像素和第二组第三子像素之间,至少两条所述第二栅极驱动信号线设置于第二组第三子像素和下一个所述第一重复单元的第一组第一子像素之间。在一些实施例中,所述1对2的多路复用显示面板在每一个扫描行内分时产生2个多路复用控制信号,且每相邻两列的子像素分别对应的数据线由一个共同的输出通道分时提供数据信号;每两个所述第一重复单元中,在第一个所述第一重复单元中,第一组第一子像素对应的数据线和第二组第二子像素对应的数据线由第一多路复用控制信号控制通断,第二组第三子像素对应的数据线和第二组第一子像素对应的数据线由第二多路复用控制信号控制通断,第二组第二子像素对应的数据线和第二组第三子像素对应的数据线由第一多路复用控制信号控制通断。在第二个所述第一重复单元中,第一组第一子像素对应的数据线和第一组第二子像素对应的数据线由第二多路复用控制信号控制通断,第一组第三子像素对应的数据线和第二组第一子像素对应的数据线由第一多路复用控制信号控制通断,第二组第二子像素对应的数据线和第二组第三子像素对应的数据线由第二多路复用控制信号控制通断。在一些实施例中,每个所述第一重复单元还包括2个栅极驱动信号模块,第一栅极驱动信号模块用于将第二组第二子像素和第二组第三子像素之间的至少两条所述第一栅极驱动信号线与对应的所述栅极线连接并控制至少两条所述第一栅极驱动信号线的时序,第二栅极驱动信号模块用于将第二组第三子像素和下一个第一重复单元的第一组第一子像素之间的至少两条所述第二栅极驱动信号线与对应的所述栅极线连接并控制所述第二栅极驱动信号线的时序。在一些实施例中,所述显示面板为1对3的多路复用显示面板,所述1对3的多路复用显示面板包括多个顺序排列的第二重复单元,每个所述第二重复单元包括两组周期排列的子像素,每个所述子像素对应的所述数据线,以及每组子像素对应的至少两条所述栅极驱动信号线;其中,第一组所述子像素对应的所述栅极驱动信号线为第一栅极驱动信号线,第二组所述子像素对应的所述栅极驱动信号线为第二栅极驱动信号线;第一组第一子像素对应的数据线和第二组第二子像素对应的数据线DataG设置于第一组第一子像素和第二组第二子像素之间,至少两条所述第一栅极驱动信号线设置于第二组第二子像素和第二组第三子像素之间,第二组第三子像素对应的数据线设置于第二组第三子像素和第二组第一子像素之间,第二组第一子像素对应的数据线和第二组第二子像素对应的数据线DataG设置于第二组第一子像素和第二组第二子像素之间,至少两条所述第二栅极驱动信号线设置于第二组第二子像素和第二组第三子像素之间,第二组第三子像素对应的数据线设置于第二组第三子像素和下一个所述第二重复单元的第一组第一子像素之间。在一些实施例中,所述1对3的多路复用显示面板在每一个扫描行内分时本文档来自技高网
...

【技术保护点】
1.一种显示区集成栅极驱动电路的显示面板,包括设置于显示区的子像素,以及用于驱动所述子像素的栅极线、数据线和栅极驱动信号线,所述数据线和所述栅极驱动信号线均与所述栅极线垂直设置;其中,所述栅极驱动信号线与栅极线连接,其特征在于,所述栅极驱动信号线设置于与所述栅极驱动信号线相邻的两列所述子像素之间,所述数据线设置于与所述数据线相邻的两列所述子像素之间,且任意相邻的两列子像素之间仅存在所述栅极驱动信号线和所述数据线中的一种,以使得所述栅极驱动信号线和所述数据线不并排设置于任意相同的相邻两列所述子像素之间。/n

【技术特征摘要】
1.一种显示区集成栅极驱动电路的显示面板,包括设置于显示区的子像素,以及用于驱动所述子像素的栅极线、数据线和栅极驱动信号线,所述数据线和所述栅极驱动信号线均与所述栅极线垂直设置;其中,所述栅极驱动信号线与栅极线连接,其特征在于,所述栅极驱动信号线设置于与所述栅极驱动信号线相邻的两列所述子像素之间,所述数据线设置于与所述数据线相邻的两列所述子像素之间,且任意相邻的两列子像素之间仅存在所述栅极驱动信号线和所述数据线中的一种,以使得所述栅极驱动信号线和所述数据线不并排设置于任意相同的相邻两列所述子像素之间。


2.如权利要求1所述的显示区集成栅极驱动电路的显示面板,其特征在于,与所述栅极驱动信号线相邻的两列所述子像素之间设置至少两条所述栅极驱动信号线。


3.如权利要求2所述的显示区集成栅极驱动电路的显示面板,其特征在于,所述显示面板还包括栅极驱动信号模块,所述栅极驱动信号模块用于将所述栅极驱动信号线与所述栅极线连接并控制所述栅极驱动信号线的时序。


4.如权利要求2所述的显示区集成栅极驱动电路的显示面板,其特征在于,所述显示面板为多路复用显示面板,并排设置于相邻的两列所述子像素之间的多条所述数据线由同一多路复用控制信号控制通断。


5.如权利要求3所述的显示区集成栅极驱动电路的显示面板,其特征在于,所述显示面板为1对2的多路复用显示面板,所述1对2的多路复用显示面板包括多个顺序排列的第一重复单元,每个所述第一重复单元包括两组周期排列的所述子像素,每个所述子像素对应的所述数据线,以及每组所述子像素对应的至少两条所述栅极驱动信号线;其中,第一组所述子像素对应的所述栅极驱动信号线为第一栅极驱动信号线,第二组所述子像素对应的所述栅极驱动信号线为第二栅极驱动信号线;
第一组第一子像素对应的数据线和第一组第二子像素对应的数据线设置于第一组第一子像素和第一组第二子像素之间,至少两条所述第一栅极驱动信号线设置于第一组第二子像素和第一组第三子像素之间,第一组第三子像素对应的数据线设置于第一组第三子像素和第二组第一子像素之间,第二组第一子像素对应的数据线设置于第二组第一子像素和第二组第二子像素之间,第二组第二子像素对应的数据线和第二组第三子像素对应的数据线设置于第二组第二子像素和第二组第三子像素之间,至少两条所述第二栅极驱动信号线设置于第二组第三子像素和下一个所述第一重复单元的第一组第一子像素之间。


6.如权利要求5所述的显示区集成栅极驱动电路的显示面板,其特征在于,所述1对2的多路复用显示面板在每一个扫描行内分时产生2个多路复用控制信号,且每相邻两列子像素分别对应的2条数据线由一个共同的输出通道分时提供数据信号;
每两个所述第一重复单元中,在第一个所述第一重复单元中,第一组第一子像素对应的数据线和第一组第二子像素对应的数据线由第一多路复用控制信号控制通断,第一组第三子像素对应的数据线和第二组第一子像素对应的数据线由第二多路复用控制信号控制通断,第二组第二子像素对应的数据线和第二组第三子像素对应的数据线由第一多路复用控制信号控制通断;
在第二个所述第一重复单元中,第一组第一子像素对应的数据线和第一组第二子像素对应的数据线由第二多路复用控制信号控制通断,第一组第三子像素对应...

【专利技术属性】
技术研发人员:田超
申请(专利权)人:武汉华星光电技术有限公司
类型:发明
国别省市:湖北;42

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1