一种带有多种接口的税控器主板,属于一种电子产品,其特征是它主要由中央处理器(1)、存储单元(2)、显示单元(3)、IC卡控制单元(4)、打印机控制单元(5)、断电保护单元(6)、外围扩展接口(7)及以太网通讯卡(8)组成,所述的中央处理器(1)为32位精简指令集结构的中央处理器,存储单元(2)、显示单元(3)、IC卡控制单元(4)、打印机控制单元(5)、外围扩展接口(7)及以太网通讯卡(8)分别与中央处理器(1)对应的输入输出端相连,断电保护单元(6)和与之相连的电源单元(10)一起为中央处理器(1)及其余各工作单元提供工作用电。本实用新型专利技术解决了主板的安全性、通用性和适应性问题,保证了税控设备与上位机安全、可靠的通讯。同时结构简单,制造方便。(*该技术在2018年保护过期,可自由使用*)
【技术实现步骤摘要】
本技术涉及一种电子产品,尤其是一种税控机主板,具体地说是一 种带有多种接口的税控器主板。技术背景众所周知,税务是国家经济的命脉,因而税控产品的设计非常重要。在 评价税控产品主板设计的诸多指标中,通常认为税控的安全性是第一位的。 尤其税控设备面临各种复杂的应用环境中,对设计的要求尤为重要。其次,是税控产品主板必须具有广泛适应性,这是由于税控产品的应用 范围涵盖各个不同行业所决定的。对行业的适应性,表现在数据存储空间大 小。同时,税控设备与上位机安全、可靠的通讯也是评价税控产品主板设计 的诸多指标中, 一个重要的环节。但目前的税控机均无法满足上述要求,因此存在一定的缺陷,需加以克服。
技术实现思路
本技术的目的是针对现有的税控器主板功能单一,适应性较差的问 题,设计一种安全性、通用性和适应性好,并保证能税控设备与上位机安全、 可靠的通讯的带有多种接口的税控器主板。本技术的技术方案是-一种带有多种接口的税控器主板,其特征是它主要由中央处理器l、存储单元2、显示单元3、 IC卡控制单元4、打印机控制单元5、断电保护单元6、 外围扩展接口 7及以太网通讯卡8组成,所述的中央处理器1为32位精简指 令集结构的中央处理器,存储单元2、显示单元3、 IC卡控制单元4、打印机 控制单元5、外围扩展接口 7及以太网通讯卡8分别与中央处理器1对应的输入输出端相连,断电保护单元6和与之相连的电源单元IO—起为中央处理器1及其余各工作单元提供工作用电。所述的中央处理器1还连接有适时时钟电路9。 所述的存储单元2由RAM模块和FLASHS模块组成。 所述的外围扩展攀口 7由USB模块和RS232接口电路组成。 本技术的有益效果本技术可以用于形成品种齐全的系列产品,可组合拓展成各个性化 行业设备,符合国家、地方税务的特色需求。同时,本技术支持的存储 容量可选余地和升级余地大,可以运用于各种不同应用的商品、部门、人员 管理场合。本技术支持可选配大小的数据非易失性存储,支持NAND和N0R两种 类型DATAFLASH,选配大小从4M/16M/32M/64M到128M以上。 本技术支持2个以上的通用串口与上位机通讯。 本技术带有USB Host功能,支持对于税控数据的U盘存储。 本技术通过采用32位嵌入系统,解决了主板的安全性、通用性和适 应性问题,并保证了税控设备与上位机安全、可靠的通讯。附图说明图l是本技术的结构框图。 图2是本技术的中央处理器的电原理图。 图3是本技术的存储单元的电原理图之一。 图4是本技术的存储单元的电原理图之二。 图5是本技术的IC卡控制单元的电原理图。 图6是本技术的断电保护单元的电原理图。 图7是本技术的时钟电路的电原理图。 图8是本技术的电原理图。具体实施方式以下结合附图和实施例对本技术作进一步的说明。 如图1-8所示。一种带有多种接口的税控器主板,它主要由中央处理器l、存储单元2、 显示单元3、 IC卡控制单元4、打印机控制单元5、断电保护单元6、外围扩 展接口 7及以太网通讯卡8组成,如图1所示,所述的中央处理器1为32位 精简指令集结构的中央处理器,它同时连接有适时时钟电路9,存储单元2、 显示单元3、 IC卡控制单元4、打印机控制单元5、外围扩展接口7及以太网 通讯卡8分别与中央处理器1对应的输入输出端相连,断电保护单元6和与 之相连的电源单元10 —起为中央处理器1及其余各工作单元提供工作用电。 所述的存储单元2由RAM模块和FLASHS模块组成。所述的外围扩展接口 7 由USB模块和RS232接口电路组成,电原理图如图8所示。具体实施时(1) 中央处理器1 (CPU):可采用EPSON生产的高性能、32bitRISC结 构、40MHz主频、运行嵌入式Linux操作系统的单片机,型号可为C33205。 其电原理图如图2。在中央处理器1的RESET引脚上加载了电源监控芯片 MAX811,其功能是在上电时给中央处理器l一个复位信号,并在中央处理器l 位运行时监控电源。从而提高中央处理器1的运行稳定性。(2) 存储单元2:可采用非易失性数据存储器。其包含两部分, 一部分 为程序存储器可采用SST生产的4兆N0RFLASH, 39vf3201。另一部分为数 据存储器,在同一主板上分别支持Norflash和Nandflash, 其中Norflash 是SST生产的39vf3201, Nandflash是SAMSUNG生产的32兆N扁FLASH, K9F5608。同时支持NAND/NORFLASH文件系统,采用了文件系统负载均衡技术, 将存储单元的写操作平均分配到存储单元的整个空间中去,使得每次对于物 理上同一块存储单元进行两次操作的概率很小,极大的延长了存储单元的使 用寿命。采用数据导出技术,当税控收款机受到不可抗力影响损坏时,税控 数据的非易失性存储区可以由专用机制和设备进行导出,并下载到一台新的 设备中。其电原理图分别见图3、图4所示。(3) IC卡控制单元4:是利用中央处理器1本身的串行通讯和程序来控 制。支持符合国标的税控SAM卡和IC卡,见附图5。原理为由有源晶振产 生3. 579MHz的振荡信号然后利用门电路控制,分别传输给SAM卡和IC卡, 考虑到SAM卡和IC卡的特殊性,在SAM卡和IC卡的电源控制上也加入了控制门电路。传输信号的处理上,加入了上拉电阻以确保传输数据的真确性。(4) 断电保护单元6:是利用法拉电容的可反复充电、电容量大的特点 电实现的。具体电路可分为电容的充电电路、电容的放电电路。由于充电 时大容量的电容会产生很大的电流所以充电电路是利用限流电阻和M0S管7416充当的开关电路实现的。放电电路是利用了均压模块TL43以保持两个电 容的分压一致,从而提高电容的使用寿命。其电原理图见图6所示。(5) 外围接口电路7:主要包含2个RS232接口, USB接口 (主、从模 式)等。(6)适时时钟电路9:可采用EPSON生产的超低功耗的RX8025和高能锂 电池共同实现的,为了增加时钟的准确性,采用了高精度的时钟晶振。见附 图7所示。此外,为提高主板的抗电磁干扰能力,可在设计中增加抗干扰电容并反 复选择其最佳安放位置。同时采用PCB板大面积接地,并保证晶体外壳良好 的接地。本技术未涉及部分均与现有技术相同或可采用现有技术加以实现。权利要求1、一种带有多种接口的税控器主板,其特征是它主要由中央处理器(1)、存储单元(2)、显示单元(3)、IC卡控制单元(4)、打印机控制单元(5)、断电保护单元(6)、外围扩展接口(7)及以太网通讯卡(8)组成,所述的中央处理器(1)为32位精简指令集结构的中央处理器,存储单元(2)、显示单元(3)、IC卡控制单元(4)、打印机控制单元(5)、外围扩展接口(7)及以太网通讯卡(8)分别与中央处理器(1)对应的输入输出端相连,断电保护单元(6)和与之相连的电源单元(10)一起为中央处理器(1)及其余各工作单元提供工作用电。2、 根据权利要求l所述的带有多种接口的税控器主板,其特征是所述的中央 处理器(1)还连接有适时时钟电路(9)。3、 根据权利要求l所述的本文档来自技高网...
【技术保护点】
一种带有多种接口的税控器主板,其特征是它主要由中央处理器(1)、存储单元(2)、显示单元(3)、IC卡控制单元(4)、打印机控制单元(5)、断电保护单元(6)、外围扩展接口(7)及以太网通讯卡(8)组成,所述的中央处理器(1)为32位精简指令集结构的中央处理器,存储单元(2)、显示单元(3)、IC卡控制单元(4)、打印机控制单元(5)、外围扩展接口(7)及以太网通讯卡(8)分别与中央处理器(1)对应的输入输出端相连,断电保护单元(6)和与之相连的电源单元(10)一起为中央处理器(1)及其余各工作单元提供工作用电。
【技术特征摘要】
【专利技术属性】
技术研发人员:徐维磊,王平,朱海伟,邓霖达,
申请(专利权)人:熊猫电子集团有限公司,南京熊猫电子股份有限公司,
类型:实用新型
国别省市:84[中国|南京]
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。