一种税控机具制造技术

技术编号:2964335 阅读:173 留言:0更新日期:2012-04-11 18:40
本实用新型专利技术公告了一种税控机具,包括主板、与主板相连接的外围设备,其特征在于:用于长期保存税务数据且便于商户进行查询分析的数据存储器即税务存储器,是一设置于主板之外的独立器件,所述税务存储器带有接口,所述主板上设有与所述税务存储器接口配对的接口,所述税务存储器通过配对的接口与所述主板上的中央处理器和时钟电路、电源电路相连接。本实用新型专利技术将税务存储器与税控机具的主板分离,一旦机器有故障不能在现场修复,就给客户一台备份机,将原机上的税务存储器拔下插入备份机,客户即可应急使用,待原机修复后再将备份机上的税务存储器换回,使原机数据始终保持连续,无须导入导出,既省时间又不会出错,客户使用方便,数据避免丢失。(*该技术在2015年保护过期,可自由使用*)

【技术实现步骤摘要】

本技术涉及可登记收到的现金或辅币并给出收条的现金登记器,尤其是涉及一种包括税控收款机和税控器的税控机具
技术介绍
税控机具是一种具有法律严肃性和不可破坏性的有税控机制的机具,其内部设有经国家税务征收机关注册登记、能自动记录包括日交易数据和应纳税额在内的税务数据但不能更改和抹掉的税务存储器(Fiscal Memory,简称FM)。为节约成本,现有税控机具的FM是与主板设计在同一PCB板上,一旦税控机具的主板发生故障,尽管要求售后服务网点应当在接到用户通知后24小时以内完成维修,但在维修期间是不能开票的;如果是现场不能排除或在短时间内无法修复的故障,必须将发生故障的税控机具的FM中的税务数据导出至另一税控机具来满足用户应急使用的要求,在更换新主板之后,再将这些税务数据重新导入到已修复的税控机具的FM中,既费时间又易出错。
技术实现思路
本技术所要解决的技术问题是克服上述现有技术存在的弊端,提出一种售后维修简便易行的税控机具。本技术的技术问题是这样加以解决的这种税控机具,包括主板、与主板相连接的外围设备,所述主板上的电路包括中央处理器(CPU)、税控IC卡读写电路、时钟电路、电源电路,以及与外围设备相连接的相应电路,税控IC卡读写电路、时钟电路和电源电路与中央处理器(CPU)相连接,所述中央处理器(CPU)内置存储器包括用于存放数据表格的只读存储器(ROM)、用于存放各种运行程序的可编程序只读存储器(PROM)。这种税控机具的特点是用于长期保存税务数据且便于商户进行查询分析的数据存储器即税务存储器,是一设置于主板之外的独立器件,所述税务存储器带有接口,所述主板上设有与所述税务存储器接口配对的接口,所述税务存储器通过配对的接口与所述主板上的中央处理器(CPU)和时钟电路、电源电路相连接。所述税务存储器是快闪存储器(Flash Memory),铁电体存储器(Ferroelectric RAM,简称FRAM)、磁阻存储器(Magneto-resistive RAM,简称MRAM)、相变存储器(OvonicUnified Memory,简称OUM),或快闪存储器与铁电体存储器、磁阻存储器、相变存储器的组合。所述快闪存储器用于存储不变数据,所述铁电存储器、磁阻存储器、相变存储器用于存储可变数据。所述铁电存储器、磁阻存储器或相变存储器兼具静态存储器(StaticRAM,简称SRAM)的速度、动态存储器(Dynamic RAM,简称DRAM)的容量与快闪存储器的非易失性。优选的方案是,所述税务存储器是快闪存储器与铁电体存储器的组合。铁电体存储器的读写速度快,可以无限次擦写,且所需功耗远远低于其他非易失性存储器。所述快闪存储器是采用ECC(Error Checking and Correction,差错校验和纠正)技术读写的快闪存储器。所述快闪存储器是容量8K以上的快闪存储器。所述铁电体存储器是FM24CXX系列存储器。它是美国RAMTRON公司出品的非易失性串行EEPROM存储器,其写操作快速,无时间延迟,无限次擦写,数据保存十年以上。本技术的技术问题可以是这样进一步加以解决的所述中央处理器(CPU)是带SPI(Serial Peripheral Interface,串行外围设备接口)接口的微控制器。所述快闪存储器是相应采用SPI兼容串行总线结构的快闪存储器,用时钟(SCK)、数据输入(SI)、数据输出(SO)三根信号线进行数据传输,由片选信号(CS)控制器件的选通。所述税务存储器与主板连接的接口是插槽连接器(CONNECTOR)、柔性印刷电路板、集成电路插座、印刷电路板缘连接器,或者是扁平式电缆线。优选的方案是,所述插槽连接器是单排针或多排针插头座。所述电源电路是采用稳压集成电路的电源电路,分别为快闪存储器、铁电体存储器提供+2.7V~+3.6V、+5V直流电压。本技术将税务存储器与税控机具的主板分离,一旦机器有故障不能在现场修复,就给客户一台备份机,将原机上的税务存储器拔下插入备份机,几分钟内客户即可应急使用。待原机修复后再将备份机上的税务存储器换回,使原机数据始终保持连续,无须导入导出,既省时间又不会出错,客户使用方便,数据避免丢失。以下结合附图和具体实施方式对本技术作进一步详细说明。附图说明图1是本技术一具体实施方式的主板与税务存储器的连接示意图;图2是图具体实施方式的税务存储器的电路图。具体实施方式一种税控收款机如图1、2所示的税控收款机,包括主板1、与主板1相连接的外围设备,所述主板1上的电路包括中央处理器(CPU)、税控IC卡读写电路、时钟电路、电源电路,以及与外围设备相连接的相应电路,税控IC卡读写电路、时钟电路和电源电路与中央处理器(CPU)相连接,所述中央处理器(CPU)内置存储器包括用于存放数据表格的只读存储器(ROM)、用于存放各种运行程序的可编程序只读存储器(PROM)。用于长期保存税务数据且便于商户进行查询分析的数据存储器即税务存储器2,是一设置于主板1之外的独立器件,所述税务存储器带有连接插头JT1、JT2,所述主板1上设有与所述连接插头JT1、JT2分别配对的连接插座JZ1、JZ2,所述税务存储器2通过配对的连接插头座JZ1、JZ2与所述主板1上的中央处理器(CPU)和时钟电路、电源电路相连接。所述税务存储器是容量8K以上采用ECC技术读写的型号为AT45DB161D的快闪存储器U1与型号为FM24C04的铁电体存储器U2的组合。所述中央处理器是ST公司出品的带SPI接口的型号为UPSD3234的微控制器,所述快闪存储器U1采用SPI兼容串行总线结构,用时钟(SCK)、数据输入(SI)、数据输出(SO)三根信号线进行数据传输,由片选信号(CS)控制器件的选通。所述配对的连接插头座JT1/JZ1、JT2/JZ2分别是单排五针、七针的插头座。所述电源电路是采用型号为AS117的稳压集成电路U3的电源电路,分别为快闪存储器U1、铁电体存储器U2提供+3V、+5V直流电压。以上内容是结合具体的优选实施方式对本技术所作的进一步详细说明,不能认定本技术的具体实施只局限于这些说明。对于本技术所属
的普通技术人员来说,在不脱离本技术构思的前提下,还可以做出若干简单推演或替换,都应当视为属于本技术由所提交的权利要求书确定的专利保护范围。权利要求1.一种税控机具,包括主板、与主板相连接的外围设备,所述主板上的电路包括中央处理器、税控IC卡读写电路、时钟电路、电源电路,以及与外围设备相连接的相应电路,税控IC卡读写电路、时钟电路和电源电路与中央处理器相连接,所述中央处理器内置存储器包括用于存放数据表格的只读存储器、用于存放各种运行程序的可编程序只读存储器,其特征在于用于长期保存税务数据且便于商户进行查询分析的数据存储器即税务存储器,是一设置于主板之外的独立器件,所述税务存储器带有接口,所述主板上设有与所述税务存储器接口配对的接口,所述税务存储器通过配对的接口与所述主板上的中央处理器和时钟电路、电源电路相连接。2.按照权利要求1所述的税控机具,其特征在于所述税务存储器是快闪存储器,铁电体存储器、磁阻存储器、相变存储器,或快闪存储器与铁电体存储器、本文档来自技高网
...

【技术保护点】
一种税控机具,包括主板、与主板相连接的外围设备,所述主板上的电路包括中央处理器、税控IC卡读写电路、时钟电路、电源电路,以及与外围设备相连接的相应电路,税控IC卡读写电路、时钟电路和电源电路与中央处理器相连接,所述中央处理器内置存储器包括用于存放数据表格的只读存储器、用于存放各种运行程序的可编程序只读存储器,其特征在于:用于长期保存税务数据且便于商户进行查询分析的数据存储器即税务存储器,是一设置于主板之外的独立器件,所述税务存储器带有接口,所述主板上设有与所述税务存储 器接口配对的接口,所述税务存储器通过配对的接口与所述主板上的中央处理器和时钟电路、电源电路相连接。

【技术特征摘要】

【专利技术属性】
技术研发人员:闫伟
申请(专利权)人:深圳市沃土实业有限公司
类型:实用新型
国别省市:94[中国|深圳]

相关技术
    暂无相关专利
网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1