数据载体,特别是芯片卡,具有一个线圈(L),其用于数据与能量的无接触接收,并且用于数据的无接触发送,具有一个逻辑电路(LS),其用于处理接收的、解调的和解码的数据,具有一个第一解调器(DEM100),其用于解调接收到的100%ASK调制的信号,并且具有一个第二解调器(DEM10),其用于解调接收到的调制度低于100%的ASK调制的信号,其中通过第一解调器(DEM100)如此控制第二解调器(DEM10),即在接收100%ASK调制的信号时通过第一解调器(DEM100)对第二解调器去激励。(*该技术在2018年保护过期,可自由使用*)
【技术实现步骤摘要】
本专利技术涉及一个数据载体,其具有一个适合于数据与能量的无接触接收的线圈,并且该线圈用于数据的无接触发送,以及具有一个逻辑电路,其处理并存储接收的、解调的和解码的数据。目前这样的数据载体首先作为所谓的无接触芯片卡使用,或者如果其除了无接触接口外还具有接触,也作为所谓的组合卡或双接口卡使用。可是其应用不局限于卡的形式,因为其也已经在手表和垂饰中建议使用,例如在吊具的情况下。在适合于这样的芯片卡的无接触接口的ISO-Norm 14443中,目前引用了由一个写入/读出站传送到一个卡上的数据的二种不同的调制形式,即载体的纯关闭,其也称作开关键控并且承担工作项目ASK100%,和具有5%至15%的调制系数的ASK调制,其承担工作项目ASK10%。如果下面谈到ASK10%或10%-ASK调制的信号,指的是调制形式,正如在ISO-Norm 14443中定义的。不同的二进制编码兼有这些调制形式。因此就ASK100%来说使用了脉冲定位编码。从芯片卡发送到写入/读出站的数据的调制形式和二进制编码同样可以是不同的。此外,ASK100%有这样优点,可以简单地解调,因为仅仅需要一个消隐间隙-识别电路。虽然在这种调制形式的情况下在消隐间隙期间脉冲消失,并且在频谱内产生相对强的边带。与此相比,ASK10%使一个持续的脉冲供给成为可能,并且兼有非常低的边带电平,可是难于解调,因为一方面在卡片与写入/读出站之间的距离可能很不稳定,在卡片边缘上的电路有很不稳定的电流消耗,并且解调器电路的电路技术的前景受到限制,因为没有足够恒定的并且足够高的电压源可以支配。本专利技术的任务是,给出一个上述形式的数据载体,其能够接收二种调制形式,并且对此提供明确的数据。通过按照权利要求1的数据载体和按照权利要求5的运行一个这样数据载体的方法解决该任务。本专利技术的有益改进在从属权利要求中给出。根据要求1预先规定二个解调器,这些解调器总是可以解调100%ASK或10%ASK调制的信号,其中在接收100%ASK调制的信号的情况下,那就是说在接收第一个消隐间隙的情况下对10%ASK解调器去激励,因为该解调器虽然可以接收100%ASK调制的信号,可是紧接着的解码提供完全错误的结果。通过按照本专利技术的数据载体也保证一直进行一个明确的解调与解码。在本专利技术的改进中,在接收10%ASK调制信号的第一数据位后,对100%ASK调制器去激励。该措施考虑电路的一个明确的状态。在本专利技术目标的有益改进中,表明接收消隐间隙的100%解调器的输出端在接收一个10%ASK数据位后有选择地与数据载体的逻辑电路的复位输入端连接,因此复位了全部的数据载体,在10%调制的信号的情况下消隐间隙的出现预示一个错误或手操作。在本专利技术的改进中,预先规定一个由解调器控制的状态寄存器,其指示那一个解调器是激活的,该寄存器例如通过公共的总线可以由逻辑电路询问。由于在接收10%ASK调制信号情况下的能量传输明显不同于在接收100%ASK调制信号情况下的能量传输,此外本专利技术的改进预先规定,依赖于状态寄存器的状态通过逻辑电路控制电压源装置,因此实现最佳的调整。对此控制也许可以通过解调器进行。下面借助于图根据实施例详细说明本专利技术。图示附图说明图1.一个按照本专利技术的数据载体的原理电路,图2.一个100%ASK解调器的详细电路,图3.按照图2的电路的电压曲线,图4.一个10%ASK解调器的详细电路,和图5.按照图4的电路的电压曲线。在图1中,由一个线圈L和一个电容CS形成的振荡电路与一个整流器电路GR的输入端连接。整流器电路GR的输出端与一个滤波电容器CG连接,在其端子上分接电源电压VDD和VSS。为了可以在输出端给串联的开关电路提供一尽可能稳定的电源电压使用,电源电压VDD、VSS被供给一个电压源装置SV,其特别包含一个调整网络。电压源装置SV的输出端在按照图1的电路中示范性地与一个连接电路LS连接。可是也易于理解,也以电源电压对所有另外的电路单元加载。原理电路此外示出了一个第一解调器DEM100,其用于解调100%ASK调制信号。以高频信号、例如附在振荡电路L、CS上的信号加载该解调器。该第一解调器DEM100与一个第一解码电路DEC100连接,该解码电路对解调的信号解码,并且把由此得出的数据输送给一个第一ODER门电路OR1的第一输入端,把由此得出的脉冲信号输送给一个第二ODER门电路OR2的第一输入端。第一解调器DEM100此外具有一个第一输出端,其与一个作为双稳态触发器形成的状态寄存器FF的一个第一输入端R连接。用于解调10%ASK调制信号的一个第二解调器DEM10把已整流的并滤波的、可是还没有调整的电源电压VDD作为要解调的信号输送到其输入端上。对此易于理解,参考电位VSS同样象在所有另外的电路部分上一样存在于第二解调器DEM10上。由于明显的原因这在图1中没有明确说明。第二解调器DEM10与一个第二解码电路DEC10连接,其数据输出端与第一ODER电路OR1的第二输入端连接,其脉冲输出端与第二ODER电路OR2的第二输入端连接。第二解调器DEM10的一个输出端与状态寄存器FF的一个第二输入端S连接。第一解调器DEM100具有一个另外的输出端,其于第二解调器DEM10的一个去激励输入端连接。原理上,该解调器的与状态寄存器FF连接的第一输出端可以代替第一解调器DEM100的另外输出端与第二解调器DEM10的去激励输入端连接。同样第二解调器DEM10具有一个输出端,其或者,以阴影线表明的,与第一解调器DEM100的一个去激励输入端连接,或者,以划线说明的,控制一个开关元件SM,该开关元件使第一解调器DEM100的与状态寄存器FF连接的第一输出端与逻辑电路LS的一个复位输入端连接。二个ODER门电路OR1、OR2与一个数据寄存器DR连接,在该寄存器中借助于从接收的信号中得出的脉冲信号写入接收的数据。脉冲信号理也所当然地提供给象例如逻辑电路LS一样的另外的电路部分使用。状态寄存器FF、数据寄存器DR和逻辑电路LS,正如在图1中说明的,通过总线互相连接。逻辑电路LS的输出端与电压源装置SV的一个输入端连接,因此,依赖于状态寄存器FF的状态,并由此依赖于接收的调制形式通过逻辑电路LS可以最佳地调制电压源装置SV。下面,根据一个实施例,借助于图2和3说明并阐述一个100%ASK解调器DEM100的功能。同样的电路部分、象已经在图中说明的,备有相同的参考记号。100%ASK解调器DEM100主要由三个串联的CMOS倒相器I1、I2、I3形成,其中中间的倒相器I2由不同的导电晶体管T1、T2形成。此外,一个电阻R串接于第二倒相器I2的n沟道晶体管T2上。一个电容C并联布置于由电阻R和n沟道晶体管T2的负载区间形成的串联电路。第一倒相器I1的输入端以附在振荡电路L、CS上的高频信号V加载,而第三倒相器I3的输出端形成解调的输出信号V4。在图3的上面的部分中,描述了高频的、100%ASK调制的信号V,其附在振荡电路L、CS上。在所描述的实例中指出了一个消隐间隙。在图3的上面部分中同样画入了从这个信号中得出的电源电压VDD和VSS的原理曲线。依赖于这个电源电压VDD、VSS得出第一倒相器I1的开关阈S1,其以虚线表示。在图本文档来自技高网...
【技术保护点】
数据载体,特别是芯片卡。 -具有一个线圈(L),其用于数据与能量的无接触接收,并且用于数据的无接触发送, -具有一个逻辑电路(LS),其用于处理接收的、解调的和解码的数据, -具有一个第一解调器(DEM100),其用于解调接收到的100%ASK调制的信号, -具有一个第二解调器(DEM10),其用于解调接收到的调制度低于100%的ASK调制的信号, -其中通过第一解调器(DEM100)如此控制第二解调器(DEM10),即在接收100%ASK调制的信号时通过第一解调器(DEM100)对第二解调器去激励。
【技术特征摘要】
...
【专利技术属性】
技术研发人员:R赖纳,
申请(专利权)人:西门子公司,
类型:发明
国别省市:DE[德国]
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。