一种可用于可变低电压信号转换的电压转换器电路制造技术

技术编号:2935434 阅读:173 留言:0更新日期:2012-04-11 18:40
一种可变低电压信号转换器,使用一驱动器(12)以输出转换的低电压信号。控制电路(18)连接到驱动器(12)以便使能或废能驱动器(12),其中控制电路(18)的一个输入端耦合到需转换的信号。上拉电阻(14)的一端连接到驱动器(12)的输出端。上拉电阻(14)的另一端连接到电压源(16),该电压源(16)提供可变低电压信号转换器的低电压电平。(*该技术在2019年保护过期,可自由使用*)

【技术实现步骤摘要】

本专利技术的背景专利技术的领域本专利技术一般涉及电压转换器电路,更具体地说,涉及一种利用三态缓冲器作为集电极开路的(open collector)驱动器以实现可变低电压信号高速转换的电压转换器电路。
技术介绍
介绍目前数据总线的低电压信号转换使用标准的缓冲器器件。使用缓冲器以便将在数据总线上的约5伏的高电压的数据位转换为约3.3伏的低电压。而当前的电压转换器电路工作时,转换器的低电压侧的电压总是固定的,或者最好也不过是被限定的。因此,需要提供一种改进的电压转换器电路。该改进的电压转换器电路必须使改进的电压转换器电路的低电压侧的电压是可变的。该改进的电压转换器电路还必须使在电压转换器电路的低电压侧可得到比利用标准缓冲器器件当前可得到的更低的电压电平。改进的电压转换器电路必须也按与当前电路可比的速度工作。本专利技术的概述根据本专利技术的一个实施例,本专利技术的一个目的是提供一种改进的电压转换器电路。本专利技术的另一个目的是提供一种改进的电压转换器电路,其使改进的电压转换器电路的低电压侧的电压是可变的。本专利技术的再一个目的是提供一种改进的电压转换器电路,其使在该电压转换器电路的低电压侧可得到更低的电压电平。本专利技术的再一个目的是提供一种改进的电压转换器电路,其维持在与当前的电压被限定的或固定的电压电路可比较的速度。优选实施例的简要描述根据本专利技术的一个实施例,公开一种可变低电压信号转换器。该可变低电压信号转换器具有一驱动器电路。一控制电路连接到驱动器电路并用于使能(enable)和废能(disable)该驱动器。该控制电路至少有一个输入端耦合到要由信号转换器转换的信号。一电阻的一端连接到驱动器电路的输出端,其第二端连接到电压源。该电压源用于提供可变低电压信号转换器的低电压电平。根据本专利技术的一个实施例,公开一种用于数据总线的可变低电压信号转换器。该用于数据总线的可变低电压信号转换器利用一驱动器输出在所述数据总线上数据的转换的可变低电压信号。一控制电路连接到驱动器电路并用于使能和废能该驱动器。该控制电路的至少一个输入耦合到要转换的信号。一电阻的一端连接到驱动器电路的输出端,其第二端连接到电压源。该电压源用于提供可变低电压信号转换器的低电压电平。根据如下的对如附图中所示的本专利技术的优选实施例的更具体的介绍,使本专利技术的上述和其它目的、特征和优点将变得更明显。附图的简要说明附图说明图1是本专利技术的电压转换器电路简化的功能方块图。优选实施例的的详细介绍参阅图1,该图表示电压转换器电路10(下文称为电路10)。电路10用于实现数据信号的可变低电压的转换。在本专利技术的优选实施例中,电路10用于系统处理器地址和数据总线的低电压模拟。电路10使用一输出驱动器12。在本专利技术的优选实施例中,输出驱动器12是用作集电极开路的驱动器的三态输出驱动器,以提供低(电平)有效(active)驱动的能力。输出驱动器12的输入端接地。输出驱动器12的输出端连接到上拉(pull-up)电阻14的第一端。上拉电阻14的第二端连接到电压源VDD16。电压源VDD16提供的电压等于所需转换的低电平电压。输出驱动器12的输出使能(OE)连接到控制电路18。控制电路18被用于使能和废能输出驱动器12。在图1所示实施例中,控制电路18是或(OR)门。控制电路18有一或多个用于使能和废能输出驱动器12的输入端。在图1所示实施例中,控制电路18的第一输入端耦合到要转换的数据信号。在本专利技术的优选实施例中,控制电路18的第一输入端(SYSDATx)耦合到要转换的总线的数据位。控制电路18的第二输入端(NEOE)耦合到数据总线的输出使能信号线。在本专利技术的优选实施例中,第二输入端(NEOE)是一用于通知何时可将数据传输到数据总线上的低(电平)有效信号。控制电路18还有一第三输入端(NLOW-VOLT)。该第三输入端(NLOW-VOLT)用作一能够使能或废能输出驱动器12的控制方。在本专利技术的优选实施例中,该第三输入(NLOW-VOLT)是一低(电平)有效输入信号。工作情况利用上拉电阻14和电压源16实现低电压侧的高电平。输出驱动器12在程序存储器读取期间驱动数据位或者维持在三态以经过上拉电阻14提供高电平。由于输出驱动器12的输入端接地,一旦输出驱动器12的输出使能(OE)被驱动为低(电平)以便使能,如果第一输入端(SYSDATx)为低,则输出驱动器12的输出端将输出低(电平)。相反,如果输出驱动器12的输出使能(OE)端被驱动为高(电平),则输出缓冲器12处于三态,上拉电阻14拉动输出驱动器12的输出端到所需转换的电压电平(即电压源VDD16的电压电平)。在图1所示的实施例中,由3个信号控制输出驱动器12的输出使能(OE)。信号NLOW-VOLT用作使能或废能输出驱动器12的控制方。如果NLOW-VOLT为高(电平),输出驱动器12则被废能。如果NLOW-VOLT为低(电平),则另两个信号SYSDATx和NEOE的组合将决定输出驱动器12的输出。电压转换器电路10正视了很多的电压转换器电路的最大的缺点,即速度不够。由于输出的缺省(default)状态是经过上拉电阻14的高电平,由于当NEOE是低(电平)时,该输出已经处在这种状态,基本上对一为高的数据位没有延迟,以及对于输出驱动低(电平)时,仅有很小的延迟。虽然是参照本专利技术的优选实施例具体表示和介绍本专利技术的,但本
的技术人员会理解,在不脱离本专利技术的构思和范围的情况下可以对其上述和其它形式和细节加以改变。权利要求1.一种可变低电压信号转换器,以组合方式包含驱动器;控制电路,连接到所述驱动器,用于使能和废能所述驱动器,其中所述控制电路的一输入耦合到一要由所述信号转换器转换的信号;电阻,连接到所述驱动器的输出端;和电压源,连接到所述电阻。2.根据权利要求1所述的可变低电压信号转换器,其中所述驱动器的一输入端接地。3.根据权利要求1所述的可变低电压信号转换器,其中所述驱动器是可三态的缓冲器。4.根据权利要求1所述的可变低电压信号转换器,其中所述控制电路是一逻辑门。5.根据权利要求4所述的可变低电压信号转换器,其中所述逻辑门是一或门,其第一输入端耦合到要由所述信号转换器转换的所述信号,第二输入端耦合到一使能和废能所述驱动器的第二信号。6.根据权利要求5所述的可变低电压信号转换器,其中所述或门的第三输入端耦合到一信号,所述信号指示数据何时要借用由所述信号转换器转换的所述信号驱动。7.根据权利要求1所述的可变低电压信号转换器,其中所述电压源提供所述可变低电压信号转换器的低电压电平。8.一种用于数据总线的可变低电压信号转换器,以组合方式包含驱动器;用于在所述数据总线上输出数据的转换的低电压信号;控制电路,连接到所述驱动器,用于使能和废能所述驱动器,其中所述控制电路的一输入端连接到所述数据总线;电阻,连接到所述驱动器的输出端;和电压源,连接到所述电阻。9.根据权利要求8所述的可变低电压信号转换器,其中所述驱动器的一输入端接地。10.根据权利要求8所述的可变低电压信号转换器,其中所述驱动器是可三态的缓冲器。11.根据权利要求8所述的可变低电压信号转换器,其中所述控制电路是一逻辑门。12.根据权利要求11所述的可变低电压信号转换器,其中所述逻辑门是一或本文档来自技高网
...

【技术保护点】
一种可变低电压信号转换器,以组合方式包含:驱动器;控制电路,连接到所述驱动器,用于使能和废能所述驱动器,其中所述控制电路的一输入耦合到一要由所述信号转换器转换的信号;电阻,连接到所述驱动器的输出端;和电压源,连接到所述电阻。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:保罗巴尔纳
申请(专利权)人:密克罗奇普技术公司
类型:发明
国别省市:US[美国]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利