一种包括用于向用户或外部装置发出信息的电路的电缆,以及一种包括该电缆的系统。该电缆可包括导体、用于存储电缆数据的存储器、以及被配置成通过访问至少一些电缆数据,并向至少一个导体串行地发出所访问的数据(例如,用于向外部装置传输)来响应在这些导体中的至少一个导体上接收到的请求的电路。本发明专利技术的其它方面是访问存储在电缆中的电缆数据、并可选地使用该数据(例如,以实现均衡)的方法。电缆数据可指示电缆类型、等级、速度、长度、以及阻抗、日期码、频率相关衰减表、远端串话和EMI相关系数、共用模式辐射、对内偏移及其它信息中的全部或部分信息。该电缆可包括发光元件、以及用于生成驱动信号、以使该发光元件产生适当的颜色、亮度和/或闪烁模式的驱动信号的电路。
【技术实现步骤摘要】
【国外来华专利技术】
本专利技术涉及一种用于将发送器连接到接收器(例如,用于实现在其上将视频及其它数据从发送器传输到接收器的串行链路)的电缆。该电缆包括用于存储电缆数据的存储器和/或用于向用户(例如,通过发光)或外部装置(例如,耦合到该电缆的发送器或接收器)发出信息的电路。在优选实施例中,本专利技术是包括用于存储电缆数据的存储器、以及用于以串行方式向耦合到该电缆的外部装置发出电缆数据的串行装置的电缆。
技术介绍
本文中以宽泛的涵义使用术语“发送器”来表示能够在串行链路或其它链路上发送数据,并且可选地还能够执行可包括将所要发送的数据编码和/或加密在内的其它功能的任何装置。本文中以宽泛的涵义使用术语“接收器”来表示能够接收在串行链路或其它链路上被发送的数据,并且可任选地还能够执行可包括将所接收的数据解码和/或解密、以及与所接收的数据的解码、接收或解密相关的其它操作在内的其它功能的装置。例如,术语接收器可表示执行发送器的功能以及接收器的功能的收发器。本文中使用措词“串行链路”来表示串行链路(具有任意多条信道)或是串行链路的信道,其中术语串行链路的“信道”表示链路中被用来以串行方式发送数据的一部分(例如,发送器和接收器之间的一个或一对导体,数据在其上被差动地或以单端方式串行传输)。有各种各样的、公知的用于发送视频数据及其它数据的串行链路。一种常规的串行链路称为最小化转移差分信令接口(“TMDS”链路)。该链路主要用于视频数据从机顶盒到电视的高速传输,也用于视频数据从主处理器(例如,个人计算机)到监视器的高速传输。TMDS链路的特征之中有以下一些特征1.视频数据被编码,然后作为已编码的字而被发送(每个8比特字的数字视频数据在发送前被转换为已编码的10比特字);2.已编码的视频数据和视频时钟信号作为差分信号而被发送(在不存在接地线的情况下,视频时钟和已编码的视频数据作为差分信号在导体对上被发送);以及3.使用三对导体来发送已编码的视频,并使用第四对导体来发送视频时钟信号。另一种串行链路是由Silicon Image Inc.、Matsushita Electric、Royal PhilipsElectronics、Sony Corporation、Thomson Multimedia、Toshiba Corporation和Hitachi所开发的“高清晰度多媒体接口”接口(“HDMI”链路)。它提出在HDMI链路上发送经加密的视频和音频数据。另一种串行链路是Digital Display Working Group所采用的“数字视频接口”(“DVI”链路)。它提出使用称为“高带宽数字内容保护”(“HDCP”)协议来将要在DVI链路上发送的数字视频数据加密,并将DVI接收器处的经加密的视频数据解密。DVI链路可被实现为包括两条TMDS链路(它们共享共用的导体对来发送视频时钟信号)或一条TMDS链路,以及发送器和接收器之间的其它控制线路。我们将参考附图说明图1来描述DVI链路(包括一条TMDS链路)。图1的DVI链路包括发送器1、接收器3、以及发送器与接收器之间的以下导体四个导体对(信道0、信道1和信道2用于视频数据,而信道C用户视频时钟信号)、显示数据信道(“DDC”)线(用于发送器与和接收器相关联的监视器之间根据常规的显示数据信道标准(视频电子标准协会1996年4月9日的“显示数据信道标准”第2版,修订0)的双向通信)、热插接检测(HPD)线(监视器在其上发送使与发送器相关联的处理器能够标识监视器的存在的信号)、模拟线(用于向接收器发送模拟视频)、以及电源线(用于向接收器和与该接收器相关联的监视器提供直流电)。显示数据信道标准指定发送器与和接收器相关联的监视器之间双向通信的协议,包括由监视器发送指定该监视器的各种特性的扩展显示标识(“EDID”)数据,以及由发送器发送对监视器的控制信号。发送器1包括三个完全相同的编码器/串行化单元(单元2、4和5)以及其它电路(未示出)。接收器3包括三个完全相等的恢复/解码器单元(单元8、10和12)以及如图所示地连接的信道间对准电路14、以及其它电路(未示出)。如图1中所示,电路2将要在信道0上发送的数据编码,并将已编码的比特串行化。类似地,电路4将要在信道1上发送的数据编码(并将已编码的比特串行化),而电路6将要在信道2上发送的数据编码(并将已编码的比特串行化)。电路2、4和6中的每一个通过选择性地将数字视频字(响应于具有高电平值的DE)或是控制或同步信号对(响应于具有低电平值的DE)编码来对应于一个控制信号(称为“数据使能”或“DE”信号的有效高电平二进制控制信号)。编码器2、4和6中的每一个接收一对不同的控制或同步信号编码器2接收水平和垂直的同步信号(HSYNC和VSYNC);编码器4接收控制比特CTL0和CTL1;而编码器6接收控制比特CTL2和CTL3。由此,编码器2、4和6中的每一个都生成指示视频数据的频带内字(响应于具有高电平值的DE),编码器2生成指示HSYNC和VSYNC的值的频带外字(响应于具有低电平值的DE)、编码器4生成指示CTL0和CTL1的值的频带外字(响应于具有低电平值的DE),而编码器6生成指示CTL2和CTL3的频带外字(响应于具有低电平值的DE)。响应于具有低电平值的DE,编码器4和6中的每一个都生成分别指示控制比特CTL0和CTL1(或CTL2和CTL3)的值00、01、10或11的四个特定频带外字中的一个。在图1的系统的工作中,包括连接器20和21以及导体(电线)22的电缆被连接在发送器1与接收器3之间。导体22包括用于通过信道0从编码器2向解码器8发送经串行化的数据的导体对、用于通过信道1从编码器4向解码器10发送经串行化的数据的导体对、用于通过信道2从编码器6向解码器12发送经串行化的数据的导体对、以及用于通过信道C从发送器1向接收器3发送视频时钟的导体对。导体22还包括DDC信道(可用来进行发送器1与接收器3之间的双向I2C通信)所使用的电线、热插接检测(HPD)线、用于从发送器1到接收器3的模拟视频传输的“模拟”线、以及用于从发送器1向接收器3提供电源的“电源”线。其它串行链路包括称为低电压差分信号(“LVDS”)链路的一组串行链路(例如,“LDI”、LVDS显示接口)(其中每一个都满足TIA/EIA-644标准或IEEE-1596.3标准)、以太网链路、光纤信道链路、磁盘驱动器所使用的串行ATA链路等等。在通过电缆进行高速数据传输期间,电缆本身引入损失和色散,这将降低接收器端的信号质量。高速串行通信使得在单个导体或导体对上能够传送高速数据。但是,当所发送的信号的频率以及电缆长度中的一个或这两者增大时,由于频率相关的延迟和衰减所产生的失真将使接收机处的眼图几乎不可使用。并且,对于消费者应用中的典型用户而言,电缆本身的处理也变得很困难。频率相关的衰减不仅衰减信号,而且还产生色散。这些伪影增加了接收信号假检测的可能性。接收器最重要的参数是接收器处的眼图张开度。较大的眼图张开度与较佳的信号质量相关。信号畸变的主要根源是频率相关的衰减、不良阻抗匹配、远端串话和EMI。对于相对低频的信号,可使用各种信号处理技术(例如,自适应均衡)来补偿信号失真。但是本文档来自技高网...
【技术保护点】
一种电缆,包括:导体集;存储器,用于存储指示所述电缆的至少一个特性的电缆数据;以及电路,它被耦合到所述导体集中的至少一个导体,并被配置成通过访问至少一些所述电缆数据并向所述导体集中的至少一个导体串行地发出所访问的数据 来响应在所述导体集中的至少一个导体上接收到的数据请求。
【技术特征摘要】
【国外来华专利技术】...
【专利技术属性】
技术研发人员:O金,E李,G金,Z蒋,B宋,NH金,G安,SH黄,
申请(专利权)人:晶像股份有限公司,
类型:发明
国别省市:US[美国]
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。