超宽带细步进快速跳频源制造技术

技术编号:29166002 阅读:21 留言:0更新日期:2021-07-06 23:11
本实用新型专利技术涉及超宽带细步进频率源技术领域,具体涉及一种超宽带细步进快速跳频源,能够降低锁相环跳频时间,扩展了超宽带细步进频率源的使用场景,同时提高了超宽带细步进频率源的性能。技术方案概括为,包括第一锁相环、第二锁相环以及ADC/DAC模块,所述第二锁相环包括鉴相器、环路滤波器、压控振荡器以及分频器,外部输入信号经过第一锁相环后输出到第二锁相环的鉴相器,再通过环路滤波器输出到压控振荡器,压控振荡器的一路作为输出,另一路通过分频器作为鉴相器的反馈信号,环路滤波器输出到压控振荡器之间连接有ADC/DAC模块,所述ADC/DAC模块用于设置第二锁相环的环路电压以此来降低第二锁相环的跳频时间。本实用新型专利技术适用于超宽带细步进频率源。用于超宽带细步进频率源。用于超宽带细步进频率源。

【技术实现步骤摘要】
超宽带细步进快速跳频源


[0001]本技术涉及超宽带细步进频率源
,具体涉及一种超宽带细步进快速跳频源。

技术介绍

[0002]随着现有通信需求与发展,现有的超宽带细步进频率源一般采用DDS激励PLL的频率合成方式,该频率合成方式体积大,功耗大,结构复杂,不适合用于小体积,低功耗的场景;并且无法降低锁相环频率跳变的时间,也就无法提高频率跳变的速度,因此限制了超宽带细步进频率源的性能以及使用场景。

技术实现思路

[0003]本技术的目的是提供一种超宽带细步进快速跳频源,在加入相关软件方法后,能够降低锁相环跳频时间,提高频率跳变的速度,扩展超宽带细步进频率源的使用场景,同时也提高了超宽带细步进频率源的性能。
[0004]本技术采取如下技术方案实现上述目的,超宽带细步进快速跳频源,包括第一锁相环、第二锁相环以及ADC/DAC模块,所述第二锁相环包括鉴相器、环路滤波器、压控振荡器以及分频器,外部输入信号经过第一锁相环后输出到第二锁相环的鉴相器,再通过环路滤波器输出到压控振荡器,压控振荡器的一路作为输出,另一路通过分频器作为鉴相器的反馈信号,环路滤波器输出到压控振荡器之间连接有ADC/DAC模块,所述ADC/DAC模块用于设置第二锁相环的环路电压以此来降低第二锁相环的跳频时间。
[0005]进一步的是,为了优化第一锁相环,所述第一锁相环包括鉴相器、环路滤波器、压控振荡器以及分频器,外部输入信号通过鉴相器输出到环路滤波器,再通过环路滤波器输出到压控振荡器,压控振荡器的一路作为输出,另一路通过分频器作为鉴相器的反馈信号。
[0006]进一步的是,为了提高输入信号的频率,超宽带细步进快速跳频源还包括放大器,所述放大器与第一锁相环的鉴相器连接。
[0007]进一步的是,为了滤除第一锁相环的各种谐波,超宽带细步进快速跳频源还包括低通滤波器,所述低通滤波器用于连接第一锁相环与第二锁相环。
[0008]进一步的是,为了简化体积,所述第一锁相环为所述第一锁相环为集成小数模式锁相环LMX2572。
[0009]进一步的是,为了提高信号带宽,所述第二锁相环为整数模式锁相环LMX2595。
[0010]进一步的是,为了降低输出信号杂散,超宽带细步进快速跳频源还包括滤波模块,所述滤波模块包括两个单刀双掷开关、电调滤波器以及开关滤波器,所述电调滤波器以及开关滤波器分别与两个单刀双掷开关连接。
[0011]本技术采用两个锁相环,第一锁相环相当于输入锁相环,第二锁相环相当于输出锁相环,在输出锁相环的环路滤波器输出到压控振荡器之间连接有ADC/DAC模块,通过ADC采集所有频点锁定时对应的环路电压值,然后通过DAC设置环路电压初始值,实现了降
低锁相环跳频时间,扩展了超宽带细步进频率源的使用场景,同时提高了超宽带细步进频率源的性能。
附图说明
[0012]图1是本技术超宽带细步进快速跳频源一种实施例结构原理框图。
[0013]图2是本技术超宽带细步进快速跳频源滤波模块的一种实施例结构框图。
[0014]附图中,1为第一锁相环,2为第二锁相环。
具体实施方式
[0015]本技术超宽带细步进快速跳频源,包括第一锁相环、第二锁相环以及ADC/DAC模块,所述第二锁相环包括鉴相器、环路滤波器、压控振荡器以及分频器,外部输入信号经过第一锁相环后输出到第二锁相环的鉴相器,再通过环路滤波器输出到压控振荡器,压控振荡器的一路作为输出,另一路通过分频器作为鉴相器的反馈信号,环路滤波器输出到压控振荡器之间连接有ADC/DAC模块,所述ADC/DAC模块用于设置第二锁相环的环路电压以此来降低第二锁相环的跳频时间。
[0016]ADC/DAC模块通过ADC采集所有频点锁定时对应的环路电压值,然后通过DAC设置环路电压初始值,使得输出锁相环跳频时间大大减小。
[0017]为了优化第一锁相环,所述第一锁相环包括鉴相器、环路滤波器、压控振荡器以及分频器,外部输入信号通过鉴相器输出到环路滤波器,再通过环路滤波器输出到压控振荡器,压控振荡器的一路作为输出,另一路通过分频器作为鉴相器的反馈信号。
[0018]为了提高输入信号的频率,超宽带细步进快速跳频源还包括放大器,所述放大器与第一锁相环的鉴相器连接。
[0019]为了滤除第一锁相环的各种谐波,超宽带细步进快速跳频源还包括低通滤波器,所述低通滤波器用于连接第一锁相环与第二锁相环。
[0020]为了简化体积,所述第一锁相环为所述第一锁相环为集成小数模式锁相环LMX2572。
[0021]为了提高信号带宽,所述第二锁相环为整数模式锁相环LMX2595,可产生以1kHz为步进的10MHz

18GHz的超宽带信号。
[0022]为了降低输出信号杂散,超宽带细步进快速跳频源还包括滤波模块,所述滤波模块包括两个单刀双掷开关、电调滤波器以及开关滤波器,所述电调滤波器以及开关滤波器分别与两个单刀双掷开关连接。
[0023]其中,电调滤波器使输出10M

2GHz频段范围内的信号谐波和远端杂散被滤除,开关滤波器可以采用开关滤波芯片,滤除2

18GHz频段范围内的谐波和远端杂散,两者结合可以滤除整个模块输出频段氛围内的谐波和远端杂散,保证谐波和远端杂散合格。
[0024]本技术设置第二锁相环的环路电压以此来降低第二锁相环的跳频时间的原理为,锁相环输出10MHz锁定时环路电压为0.6V,18GHz锁定时环路电压为2.8V,通过ADC采集得到,10MHz跳频到18GHz时,DAC预先输出2.79V电压,这个环路电压就不是从0.6V转换到2.8V,而是从2.79V转换到2.8V,因此使得频率跳变时间减小,提高了频率跳变的速度。
[0025]上述方法可由本技术结构合理推导出来,不属于本技术的保护范围。
[0026]本技术超宽带细步进快速跳频源一种实施例结构原理框图如图1,输入信号经过放大器放大后作为第一锁相环1的鉴相器的输入,再通过第一锁相环1的环路滤波器输出到压控振荡器,压控振荡器的一路作为低通滤波器的输入,另一路通过分频器作为第一锁相环1的鉴相器的反馈信号,低通滤波器的输出作为第二锁相环2的鉴相器的输入,再通过第二锁相环2的环路滤波器输出到压控振荡器,压控振荡器的一路作为滤波模块的输入,另一路通过分频器作为第二锁相环2的鉴相器的反馈信号,第二锁相环2的环路滤波器输出到压控振荡器之间还连接有ADC/DAC模块。
[0027]其中滤波模块的一种实施例结构框图,如图2,包括两个单刀双掷开关、电调滤波器以及开关滤波器,电调滤波器以及开关滤波器分别与两个单刀双掷开关连接。
[0028]综上所述,本技术能够降低锁相环跳频时间,提高频率跳变的速度,扩展超宽带细步进频率源的使用场景,同时也提高了超宽带细步进频率源的性能。
本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.超宽带细步进快速跳频源,包括第一锁相环,其特征在于,还包括第二锁相环以及ADC/DAC模块,所述第二锁相环包括鉴相器、环路滤波器、压控振荡器以及分频器,外部输入信号经过第一锁相环后输出到第二锁相环的鉴相器,再通过环路滤波器输出到压控振荡器,压控振荡器的一路作为输出,另一路通过分频器作为鉴相器的反馈信号,环路滤波器输出到压控振荡器之间连接有ADC/DAC模块,所述ADC/DAC模块用于设置第二锁相环的环路电压以此来降低第二锁相环的跳频时间。2.根据权利要求1所述的超宽带细步进快速跳频源,其特征在于,所述第一锁相环包括鉴相器、环路滤波器、压控振荡器以及分频器,外部输入信号通过鉴相器输出到环路滤波器,再通过环路滤波器输出到压控振荡器,压控振荡器的一路作为输出,另一...

【专利技术属性】
技术研发人员:杨知安
申请(专利权)人:成都嘉晨科技有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1