防信息泄密相关干扰器制造技术

技术编号:2907265 阅读:250 留言:0更新日期:2012-04-11 18:40
一种防信息泄密相关干扰器,由接收天线、发射天线、锁相环、随机码产生器、压控振荡器组成,其特征在于它还包括一个双重调制器300和一个M序列产生器200,其中双重调制器300输入分别与锁相环500输出、随机码产生器400输出相连,双重调制器300输出与作为M序列产生器200时钟源的压控振荡器100相连。本实用新型专利技术的干扰信号与信息相关性好,干扰信号的频谱对泄漏信息频谱匹配,对泄漏信息全频谱覆盖,本实用新型专利技术还具有全向超宽带三维天线。(*该技术在2000年保护过期,可自由使用*)

【技术实现步骤摘要】
本技术涉及一种防止计算机泄漏信息的相关干扰器。计算机显示器信息泄漏,潜伏着失密的危险。国内外近几年就有有侦收计算机显示器信息的研究报告和侦收实例。因此,防止显示器信息被截收,是一个紧迫的研究课题。现有的防信息泄密干扰器,使用白噪声作为干扰信号,或使用与计算机泄漏信息没有构成相关关系的干扰序列,其干扰序列是以扫描场为周期的周期信号,由于场周期人工予置,当予置数不完全等于所用计算机的场周期时,干扰序列就会失去相干作用,泄漏信息有被解调的危险,而若以行为周期进行同步解调时,干扰序列无相干作用。本技术的第一个目的是提供一种干扰信号与信息相关性好的防信息泄密相关干扰器。本技术的第二个目的是提供一种干扰信号的频谱对泄漏信息频谱匹配,对泄漏信息全频谱复盖的防信息泄密相关干扰器。本技术的第三个目的是提供一种具有全向超宽带三维天线的防信息泄密相关干扰器。本技术的目的是这样实现的,本技术由接收天线、发射天线、锁相环、随机码产生器、压控振荡器组成,根据本技术的特征它还包括一个双重调制器300和一个M序列产生器200,其中双重调制器300输入分别与锁相环500输出、随机码产生器400输出相连,双重调制器300输出与作为M序列产生器200时钟源的压控振荡器100相连。根据本技术其它的特征所述M序列产生器200由移位寄存器202、D触发器221、异或门电路212,213和功能选择开关211组成,其中功能选择开关211的输出与移位寄存器202的C0端子相连,D触发器221输出Q端与异或门212输入端相连。所述双重调制电路300包括一个多路选择开关301,所述多路选择开关301的8位输入端与由电阻R1--R9构成的分压电路相连,输出端与由电阻R10、R11电容C构成的行频调制电路相连。所述发射天线还包括一锥形天线头(3)和一个螺旋天线块(4)。所述发射天线包括在馈电盒(2)构成的正六面体每一面都安装有一个发射单元,-->所述发射单元包括锥形天线头(3),螺旋天线块(4)和馈电座(1)。与现有技术相比,本技术的优点和积极效果是显著的,本技术利用具有伪噪声性质的M序列作为干扰源,采用恶化泄漏信道的方式,从而有效地防止信息被截收。本技术所提供的M序列发生器具有良好的控制特性,可以随时引入相关信息;另外,可以选择适当的码长和速率,以取得与信息匹配的干扰带宽。本技术所提供的全向超宽带三维天线,采用顶负荷方式,扩展干扰频段,并保证干扰信号全方位,多极化发射。当干扰源故障或无同步信息时,立即发出报警指示,提醒操作者采取措施,防止信息泄漏。图1是本技术系统方框图。图2是本技术一个实施例双M序列产生器电路原理图。图3是本技术另一个实施例四M序列产生器电路原理图。图4是本技术一个实施例双重调制器电路原理图。图5是本技术一个实施例单片机控制电路原理图。图6是本技术一个实施例单片机控制程序方框图。图7是本技术一个实施例全向超宽带三维天线结构示意图。图8是本技术一个实施例印刷电路板元件面图。图9是本技术一个实施例印刷电路板布线面图。下面结合附图详细说明本技术的特点和实施。参见附图1,示出了本技术系统方框图,本技术包括双重调制器300,M序列产生器200,压控振荡器100,锁相环500,随机码产生器400,接收天线A0和发射天线A1、A2、A3,本技术锁相环500和随机码产生器400属已有常规技术,可以使用分立集成元件实现,也可以由一片单片计算机完成其功能,如可以使用MCS-8031型单片计算机来实现锁相环500,随机码产生器400和可变N分频器600。图中800是常规的射频输出电路。本技术的M序列产生器200是一个起点和反馈网络可控的M序列发生器,它的输出经功率放大及宽带耦合器送至发射天线A1、A2、A3,向空间辐射干扰信号。为使M序列与计算机辐射信息相关,利用环形天线A0,提取计算机显示器的行扫描辐射信息,利用该信号同步上述锁相环路500,-->使锁相环500的输出与计算机行频严格同步,即使锁相环500的输出与计算机行频之间,具备有良好的相关性,因为视频显示器所显示的信息,是以行频或N倍行频的倒数为周期的周期信号,对于这种信号,可以用相关解调法排除非周期干扰信号,提取出周期信息。当我们利用与计算机行频良好相关的锁相环500输出去控制M序列发生器200的起点时,这些被控的M序列,就变成了以计算机行频的周期为周期的周期信号。本技术M序列产生器200由移位寄存器201,反馈网络210和D触发器220构成,移位寄存器201时钟信号CP由压控振荡器100提供,反馈网络210由单片机700发出的控制信号选择M序列方程式。本技术的双重调制器300受随机码产生器400和锁相环500输出的信号双重调制,由双重调制器300输出的信号即压控振荡器100输入,既有阶梯变化,又有与显示器行频同步的呈锯齿波变化的电压,利用这个双重调制信号作为M序列产生器200时钟源的压控振荡器100的控制信号,这样生成的M序列的移位速率呈现双重变化,即中心频率受随机控制,瞬时速度移动受行频控制。参见图2,示出了本技术一个具体实施例双M序列产生器电路原理图,图中211为功能控制开关,212、213为异或门,202为8位移位寄存器,221为D型触发器。图2中,当功能选择开关211选择异或门212输出时,D型触发器221的输出Q及8位移位寄存器202输出C5经异或门212输出反馈到移位寄存器202的C0端子,这时M序列的生成函数为F(X)=X9+X5+1。当功能控制开关211选择异或门213时,这时D型触发器221的输出Q和移位寄存器202输出C4经异或门213输出,经功能选择开关211反馈回移位寄存器202的C0端子,这时M序列的生成函数为F(X)=X9+X4+1。上述D触发器221可选择7474型双D型正边沿触发器,移位寄存器可选择74LS164型8位并行输出串行移位寄存器。F1为功能控制信号。参见图3,示出了本技术另一个具体实施例四M序列产生器电路原理图,当功能控制线F1为高电平,其余为低电平时,移位寄存器203输出C2送入D触发器222的D端,D触发器222的输出经异或门217和功能-->选择开关216反馈至移位寄存器203端子C0,这时M序列的生成函数为F(X)=X3+X+1。当功能控制线F2为高电平,其余为低电平时,移位寄存器203输出C3送入D型触发器222的D端,D触发器222的输出经异或门217和功能选择开关216反馈至移位寄存器203端子C0,这时M序列的生成函数为F(X)=X4+X+1;当功能控制线F3为高电平,其余为低电平时,移位寄存器203输出C5经与或门219送入D触发器222的D端,D触发器222的输出经异或门218,功能选择开关216,反馈至移位寄存器203端子C0,这时M序列的生成函数为F(X)=X6+X+1。同理,当功能控制线F4为高电平,其余为低电平时,移位寄存器203输出C0送入D触发器222,经反馈网络送到移位寄存器203端子C0。这时M序列生成函数为F(X)=X9+X4+1。依此原理,可以得到任意多的M序列生成函数。参见图4,本文档来自技高网...

【技术保护点】
一种防信息泄密相关干扰器,由接收天线、发射天线、锁相环、随机码产生器、压控振荡器组成,其特征在于它还包括一个双重调制器300和一个M序列产生器200,其中双重调制器300输入分别与锁相环500输出、随机码产生器400输出相连,双重调制器300输出与作为M序列产生器200时钟源的压控振荡器100相连。

【技术特征摘要】
1、一种防信息泄密相关干扰器,由接收天线、发射天线、锁相环、随机码产生器、压控振荡器组成,其特征在于它还包括一个双重调制器300和一个M序列产生器200,其中双重调制器300输入分别与锁相环500输出、随机码产生器400输出相连,双重调制器300输出与作为M序列产生器200时钟源的压控振荡器100相连。2、按权利要求1的防信息泄密相关干扰器,其特征在于M序列产生器200由移位寄存器202、D触发器221、异或门电路212、213和功能选择开关211组成,其中功能选择开关211的输出与移...

【专利技术属性】
技术研发人员:刘尚诚李宏超杨晓希徐维新
申请(专利权)人:中国人民解放军五七三五一部队
类型:实用新型
国别省市:11[中国|北京]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1