栅极驱动电路、驱动装置和显示装置制造方法及图纸

技术编号:29054604 阅读:20 留言:0更新日期:2021-06-26 06:24
本申请提出一种栅极驱动电路、驱动装置和显示装置,其中,栅极驱动电路包括m个开关组、n个第一移位寄存器和m个第二移位寄存器,每一开关组包括n个第一开关单元,n个第一移位寄存器循环输出第一行扫描信号,同时每个第二移位寄存器控制对应每个第一受控节点连接的n个第一开关单元开启,使第一行扫描信号依次反馈至每条栅极线,实现逐行扫描驱动,栅极驱动电路仅需n+m个移位寄存器即可完成栅极驱动,相比于原栅极驱动电路需要n*m个移位寄存器,减少了移位寄存器的个数,降低了成本同时简化了制造工艺。造工艺。造工艺。

【技术实现步骤摘要】
栅极驱动电路、驱动装置和显示装置


[0001]本申请属于栅极驱动
,尤其涉及一种栅极驱动电路、驱动装置和显示装置。

技术介绍

[0002]目前,传统的栅极驱动电路通过设置依次排列的N个移位寄存器,N个移位寄存器对应连接显示面板的N条扫描线,并输出行扫描信号以逐次开启各行像素单元。
[0003]但是,栅极驱动电路驱动每一行像素单元需要一个移位寄存器,导致成本高并且制造工艺复杂。

技术实现思路

[0004]本申请的目的在于提供一种栅极驱动电路,旨在解决传统的栅极驱动电路存在的成本高以及制造工艺复杂的问题。
[0005]本申请实施例的第一方面提了一种栅极驱动电路,应用于显示面板,包括:
[0006]m个开关组,每一所述开关组包括n个第一开关单元,每个所述第一开关单元的输出端用于与所述显示面板的一条栅极线对应连接,每一所述开关组的n个第一开关单元的受控端共接构成一个第一受控节点,每一所述m个开关组中的第i个第一开关单元的输入端共接构成第i个输入节点,其中,m和n为正整数,i=1,2,

,n;
[0007]n个第一移位寄存器,所述n个第一移位寄存器依次连接并分别与n个所述输入节点一一连接,所述n个第一移位寄存器用于根据第一起始信号和第一时钟脉冲信号依次输出第一行扫描信号至每个所述输入节点并循环;
[0008]m个第二移位寄存器,所述m个第二移位寄存器依次连接并分别与m个所述受控节点一一连接,所述m个第二移位寄存器根据第二起始信号和第二时钟脉冲信号依次输出第二行扫描信号至每个所述第一受控节点,以依次触发与每个所述第一受控节点连接的n个第一开关单元开启,使所述第一行扫描信号依次反馈至每条所述栅极线。
[0009]在一个实施例中,所述第一时钟脉冲信号与所述第二时钟脉冲信号的占空比比值为n:1,n大于1。
[0010]在一个实施例中,所述栅极驱动电路还包括n/2个第二开关单元,所述第一移位寄存器两两分为一组,每一所述第二开关单元并联在每组内的两个第一移位寄存器的输出端之间,各所述第二开关单元的受控端并联构成第二受控节点,各所述第二开关单元用于接收控制信号同时导通或者关断。
[0011]在一个实施例中,所述栅极驱动电路还包括预充电电路,所述预充电电路包括m

1个第一单向导通单元和m

1个第二单向导通单元;
[0012]所述m

1个第一单向导通单元分别一一并接在所述m个第二移位寄存器的相邻的信号输出端之间,每一所述第二单向单通单元分别一一单向连接在第二个移位寄存器至第m个移位寄存器的输出端上,每一所述第一单向导通单元的正输入端与前一个第二移位寄
存器的输出端或者一个第二单向导通单元的正输出端连接,每一所述第一单向导通单元的负输出端与另一个第二单向导通单元的负输出端连接;
[0013]每一所述第一单向导通单元,用于在前一个第二移位寄存器输出第二行扫描信号时将前一个第二移位寄存器输出的第二行扫描信号同步输出至下一个第二移位寄存器所连接的受控节点,以使所述显示面板中相邻n行中的两个薄膜晶体管开启进行数据信号的充电和预充电。
[0014]在一个实施例中,所述第一单向导通单元和第二单向导通单元均为二极管。
[0015]在一个实施例中,所述预充电电路还包括m

1个第三开关单元,每一所述第三开关单元连接在每一所述第一单向导通单元的前级,各所述第三开关单元的受控端共接构成第三受控节点;
[0016]各所述第三开关单元用于接收控制信号同时导通或者关断。
[0017]在一个实施例中,所述栅极驱动电路还包括用于输入第一行扫描方向控制信号的第一信号输入端,所述第一信号输入端分别与n个第一移位寄存器的信号端连接;
[0018]所述n个第一移位寄存器,还用于根据所述第一行扫描方向控制信号以第一方向依次输出所述第一行扫描信号或者以第二方向依次输出所述第一行扫描信号,所述第一方向和所述第二方向反向。
[0019]在一个实施例中,所述栅极驱动电路还包括用于输入第二行扫描方向控制信号的第二信号输入端,所述第二信号输入端分别与m个第二移位寄存器的信号端连接;
[0020]所述m个第二移位寄存器,还用于根据所述第二行扫描方向控制信号以第三方向依次输出所述第二行扫描信号或者以第四方向依次输出所述第二行扫描信号,所述第三方向和所述第四方向反向。
[0021]本申请实施例的第二方面提了一种驱动装置,驱动装置包括时序控制器、源极驱动电路和如上所述的栅极驱动电路;
[0022]所述时序控制器分别与所述源极驱动电路和所述栅极驱动电路连接,所述源极驱动电路与所述显示面板的多条数据线连接,所述栅极驱动电路与所述显示面板的多条栅极线连接。
[0023]本申请实施例的第三方面提了一种显示装置,显示装置包括显示面板和如上所述的驱动装置。
[0024]本申请实施例与现有技术相比存在的有益效果是:上述的栅极驱动电路通过n个第一移位寄存器循环输出第一行扫描信号,同时每个第二移位寄存器控制对应每个第一受控节点连接的n个第一开关单元开启,使第一行扫描信号依次反馈至每条栅极线,实现逐行扫描驱动,栅极驱动电路仅需n+m个移位寄存器即可完成栅极驱动,相比于原栅极驱动电路需要n*m个移位寄存器,减少了移位寄存器的个数,降低了成本同时简化了制造工艺。
附图说明
[0025]图1为本申请实施例提供的栅极驱动电路的第一种结构示意图;
[0026]图2为图1所示的栅极驱动电路中时钟脉冲信号的波形示意图;
[0027]图3为本申请实施例提供的栅极驱动电路的第二种结构示意图;
[0028]图4为显示面板的第一种像素单元极性变化的示意图;
[0029]图5为显示面板的第二种像素单元极性变化的示意图;
[0030]图6为本申请实施例提供的栅极驱动电路的第三种结构示意图;
[0031]图7为本申请实施例提供的栅极驱动电路的第四种结构示意图;
[0032]图8为本申请实施例提供的驱动装置的结构示意图。
具体实施方式
[0033]为了使本申请所要解决的技术问题、技术方案及有益效果更加清楚明白,以下结合附图及实施例,对本申请进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本申请,并不用于限定本申请。
[0034]此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征。在本申请的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
[0035]本申请实施例的第一方面提了一种栅极驱动电路100,应用于显示面板1。
[0036]如图1所示,图1为本申请实施例提供的栅极驱动电路100的第一种结构示意图,本实施例中,栅本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种栅极驱动电路,其特征在于,应用于显示面板,包括:m个开关组,每一所述开关组包括n个第一开关单元,每个所述第一开关单元的输出端用于与所述显示面板的一条栅极线对应连接,每一所述开关组的n个第一开关单元的受控端共接构成一个第一受控节点,每一所述m个开关组中的第i个第一开关单元的输入端共接构成第i个输入节点,其中,m和n为正整数,i=1,2,

,n;n个第一移位寄存器,所述n个第一移位寄存器依次连接并分别与n个所述输入节点一一连接,所述n个第一移位寄存器用于根据第一起始信号和第一时钟脉冲信号依次输出第一行扫描信号至每个所述输入节点并循环;m个第二移位寄存器,所述m个第二移位寄存器依次连接并分别与m个所述受控节点一一连接,所述m个第二移位寄存器根据第二起始信号和第二时钟脉冲信号依次输出第二行扫描信号至每个所述第一受控节点,以依次触发与每个所述第一受控节点连接的n个第一开关单元开启,使所述第一行扫描信号依次反馈至每条所述栅极线。2.如权利要求1所述的栅极驱动电路,其特征在于,所述第一时钟脉冲信号与所述第二时钟脉冲信号的占空比比值为n:1,n大于1。3.如权利要求1所述的栅极驱动电路,其特征在于,所述栅极驱动电路还包括n/2个第二开关单元,所述第一移位寄存器两两分为一组,每一所述第二开关单元并联在每组内的两个第一移位寄存器的输出端之间,各所述第二开关单元的受控端并联构成第二受控节点,各所述第二开关单元用于接收控制信号同时导通或者关断。4.如权利要求1所述的栅极驱动电路,其特征在于,所述栅极驱动电路还包括预充电电路,所述预充电电路包括m

1个第一单向导通单元和m

1个第二单向导通单元;所述m

1个第一单向导通单元分别一一并接在所述m个第二移位寄存器的相邻的信号输出端之间,每一所述第二单向单通单元分别一一单向连接在第二个移位寄存器至第m个移位寄存器的输出端上,每一所述第一单向导通单元的正输入端与前一个第二移位寄存器的输出端或者一个第...

【专利技术属性】
技术研发人员:李建雷郑浩旋
申请(专利权)人:惠科股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1