像素阵列、像素阵列的制造方法和显示装置制造方法及图纸

技术编号:28983141 阅读:7 留言:0更新日期:2021-06-23 09:31
本发明专利技术涉及一种像素阵列,其包括:多条扫描线、多个第一像素单元、多个第二像素单元以及多个贴装位,其中:多条扫描线均平行排列且相互间隔绝缘设置;每个第一像素单元包括第一子像素、预留子像素以及第二子像素;每个第二像素单元包括两个预留子像素以及一个第三子像素;多个预留子像素选择性为多个第一像素单元安装第三子像素以及为多个第二像素单元安装第一子像素和第二子像素,或,与相邻的两条所述扫描线对应连接的两个所述贴装位选择性安装零欧姆电阻,以实现两种像素驱动方式。本发明专利技术还提供了一种像素阵列的制造方法和一种具有该像素阵列的显示装置。

【技术实现步骤摘要】
像素阵列、像素阵列的制造方法和显示装置
本专利技术涉及一种显示面板
,尤其涉及一种像素阵列、一种像素阵列的制造方法和一种具有该像素阵列的显示装置。
技术介绍
微型发光二极管(MicroLightEmittingDiode,MicroLED)具有体积小、省电、色域广、寿命长等优点,并且随着制程的成熟和价格的下降,近年来MicroLED相关产品越来越多。特别是在直显领域,随着LED尺寸的减小,MicroLED的应用范围越来越大,同时对其显示效果要求越来越高。目前的MicroLED的灯板一般是采用红(Red)、绿(Green)、蓝(Blue)条状(stripe)形式排列。子像素渲染(SubPixelRendering,SPR)技术通过相邻像素共用部分子像素的方法实现感官分辨率的提升,现在行业发展的SPR技术一般需要RGB采用特殊的排列方式。但常规排列RGB的显示与采用SPR技术排列的RGB的显示效果差异较大,并且在不同的应用场景中需要不同的显示效果。然而,常规的像素驱动走线框架无法同时满足常规排列RGB与采用SPR技术排列的RGB的驱动,这不但会导致同一个产品设计无法满足对两种显示方式进行驱动,而且会使得产品的制造成本增加和生产周期的延长。
技术实现思路
鉴于上述现有技术的不足,本申请的目的在于提供一种像素阵列、像素阵列的制造方法和具有该像素阵列的显示装置,其旨在解决现有技术中存在的常规像素驱动走线架构无法同时满足两种不同的像素驱动方式的效果,进而导致产品的制造成本增加和生产周期延长的问题。一种像素阵列,其包括:多条扫描线、多个第一像素单元、多个第二像素单元以及多个贴装位,其中:多条所述扫描线均平行排列且相互间隔绝缘设置;每个所述第一像素单元包括第一子像素、预留子像素以及第二子像素,位于同一个所述第一像素单元内的所述第一子像素、所述预留子像素和所述第二子像素均与同一条所述扫描线电性连接;每个所述第二像素单元包括两个所述预留子像素以及一个第三子像素,位于同一个所述第二像素单元内的所述预留子像素和所述第三子像素均与同一条所述扫描线电性连接;多个所述预留子像素选择性为多个所述第一像素单元安装所述第三子像素以及为多个所述第二像素单元安装所述第一子像素和所述第二子像素,或,与相邻的两条所述扫描线对应连接的两个所述贴装位选择性安装零欧姆电阻,以实现两种像素驱动方式。上述像素阵列中,通过在预留子像素分别安装相应颜色的子像素的基础上,在贴装位均不安装零欧姆电阻,满足了所述RGBStripe排列的像素驱动方式;或者,通过在预留子像素不安装相应颜色的子像素的基础上,多条扫描线中每相邻的两条扫描线对应连接的贴装位通过安装零欧姆电阻,满足了MicroLEDDelta排列的像素驱动方式,从而可选择性地实现了两种不同的像素区驱动方式。可选地,多个所述第一像素单元的所述预留子像素位置处均不安装所述第三子像素,每个所述第一像素单元的所述第一子像素与所述第二子像素之间间隔一个所述预留子像素的距离;多个所述第二像素单元的所述预留子像素位置处均不安装所述第一子像素和所述第二子像素,与相邻的两条所述扫描线对应连接的两个所述贴装位选择性安装所述零欧姆电阻,以实现第一种像素驱动方式。可选地,多个所述第一像素单元中的所述预留子像素安装所述第三子像素,多个所述第二像素单元中的所述预留子像素分别安装所述第一子像素和所述第二子像素,使得所述第一像素单元和所述第二像素单元相同,且多个所述贴装位均不安装所述零欧姆电阻,以实现第二种像素驱动方式。可选地,所述像素阵列包括由相邻的两排像素单元形成的多个像素单元区域,每个所述像素单元区域包括四个所述第一像素单元和四个所述第二像素单元,每个所述像素单元区域中任意一排的所述第一像素单元和所述第二像素单元在横向上依次间隔排列,每个所述像素单元区域中任意一列的所述第一像素单元和所述第二像素单元在纵向上依次间隔排列。可选地,每个所述像素单元区域包括4列子像素,所述像素单元区域的上部分中第1列的所述第一子像素和所述第二子像素与第2列的所述第三子像素形成一个第三像素单元,第3列的所述第一子像素和所述第二子像素与第4列的所述第三子像素形成一个所述第三像素单元;所述像素单元区域的下部分中第1列的所述第三子像素与第2列的所述第一子像素和所述第二子像素形成一个所述第三像素单元,第3列的所述第三子像素与第4列的所述第一子像素和所述第二子像素形成一个所述第三像素单元。可选地,每个所述像素单元区域包括相邻接的两个重复像素区域,每个所述重复像素区域包括两个所述第一像素单元和两个所述第二像素单元,两个所述第一像素单元与两个所述第二像素单元分别在横向和纵向均依次间隔排列设置。上述像素阵列中,同时满足Stripe排列与运用SPR技术的Delta排列的驱动,达到同一个灯板设计满足对两种显示方式进行驱动的效果,因此,本申请提供的像素阵列节约了成本,并提高了产品使用的灵活性以应对不同的市场需求。基于同样的专利技术构思,本申请还提供一种显示装置,其包括上述的像素阵列。上述显示装置中,通过在预留子像素分别安装相应颜色的子像素的基础上,在贴装位均不安装零欧姆电阻,满足了所述RGBStripe排列的像素驱动方式;或者,通过在预留子像素不安装相应颜色的子像素的基础上,多条扫描线中每相邻的两条扫描线对应连接的贴装位通过安装零欧姆电阻,满足了MicroLEDDelta排列的像素驱动方式,从而可选择性地实现了两种不同的像素区驱动方式。基于同样的专利技术构思,本申请还提供一种像素阵列的制造方法,所述制造方法包括步骤:在显示面板的显示区内设置多条扫描线、多个第一像素单元以及多个第二像素单元,在非显示区内预留多个贴装位,其中,每个所述第一像素单元包括第一子像素、预留子像素以及第二子像素,每个所述第二像素单元包括两个预留子像素以及一个第三子像素;选择性地在所述预留子像素安装相应的子像素或在与相邻的两条所述扫描线对应连接的两个所述贴装位上安装一个零欧姆电阻以获得两种不同的子像素排列方式;扫描驱动电路通过多条所述扫描线传输栅极扫描信号,多个所述第一像素单元和多个所述第二像素单元接收到所述栅极扫描信号以分别实现两种像素驱动方式。上述像素阵列的制造方法中,同时满足Stripe排列与运用SPR技术的Delta排列的驱动,达到同一个灯板设计满足对两种显示方式进行驱动的效果。因此,本申请提供的像素阵列节约了成本,并提高了产品使用的灵活性以应对不同的市场需求。可选地,所述预留子像素不安装所述子像素,与相邻的两条所述扫描线对应连接的两个所述贴装位上安装所述零欧姆电阻,以实现第一种像素驱动方式。可选地,多个所述第一像素单元中的所述预留子像素安装所述第三子像素,多个所述第二像素单元中的所述预留子像素分别安装所述第一子像素和所述第二子像素,所述预留子像素均安装所述子像素,且多个所述贴装位均不安装所述零欧姆电阻,以实现第二种像素驱动方式。综上所述,通过在预留子像素分别安装相应颜色的子像素的基础上,在贴装位均不安装零欧本文档来自技高网...

【技术保护点】
1.一种像素阵列,其特征在于,包括:多条扫描线、多个第一像素单元、多个第二像素单元以及多个贴装位,其中:/n多条所述扫描线均平行排列且相互间隔绝缘设置;每个所述第一像素单元包括第一子像素、预留子像素以及第二子像素,位于同一个所述第一像素单元内的所述第一子像素、所述预留子像素和所述第二子像素均与同一条所述扫描线电性连接;每个所述第二像素单元包括两个所述预留子像素以及一个第三子像素,位于同一个所述第二像素单元内的所述预留子像素和所述第三子像素均与同一条所述扫描线电性连接;/n多个所述预留子像素选择性为多个所述第一像素单元安装所述第三子像素以及为多个所述第二像素单元安装所述第一子像素和所述第二子像素,或,与相邻的两条所述扫描线对应连接的两个所述贴装位选择性安装零欧姆电阻,以实现两种像素驱动方式。/n

【技术特征摘要】
1.一种像素阵列,其特征在于,包括:多条扫描线、多个第一像素单元、多个第二像素单元以及多个贴装位,其中:
多条所述扫描线均平行排列且相互间隔绝缘设置;每个所述第一像素单元包括第一子像素、预留子像素以及第二子像素,位于同一个所述第一像素单元内的所述第一子像素、所述预留子像素和所述第二子像素均与同一条所述扫描线电性连接;每个所述第二像素单元包括两个所述预留子像素以及一个第三子像素,位于同一个所述第二像素单元内的所述预留子像素和所述第三子像素均与同一条所述扫描线电性连接;
多个所述预留子像素选择性为多个所述第一像素单元安装所述第三子像素以及为多个所述第二像素单元安装所述第一子像素和所述第二子像素,或,与相邻的两条所述扫描线对应连接的两个所述贴装位选择性安装零欧姆电阻,以实现两种像素驱动方式。


2.如权利要求1所述的像素阵列,其特征在于,多个所述第一像素单元的所述预留子像素位置处均不安装所述第三子像素,每个所述第一像素单元的所述第一子像素与所述第二子像素之间间隔一个所述预留子像素的距离;多个所述第二像素单元的所述预留子像素位置处均不安装所述第一子像素和所述第二子像素,与相邻的两条所述扫描线对应连接的两个所述贴装位选择性安装所述零欧姆电阻,以实现第一种像素驱动方式。


3.如权利要求1所述的像素阵列,其特征在于,多个所述第一像素单元中的所述预留子像素安装所述第三子像素,多个所述第二像素单元中的所述预留子像素分别安装所述第一子像素和所述第二子像素,使得所述第一像素单元和所述第二像素单元相同,且多个所述贴装位均不安装所述零欧姆电阻,以实现第二种像素驱动方式。


4.如权利要求1-3任一项所述的像素阵列,其特征在于,所述像素阵列包括由相邻的两排像素单元形成的多个像素单元区域,每个所述像素单元区域包括四个所述第一像素单元和四个所述第二像素单元,每个所述像素单元区域中任意一排的所述第一像素单元和所述第二像素单元在横向上依次间隔排列,每个所述像素单元区域中任意一列的所述第一像素单元和所述第二像素单元在纵向上依次间隔排列。


5.如权利要求4所述的像素阵列,其特征在于,每个所述像素单元区域包括4列子像素,所述...

【专利技术属性】
技术研发人员:梁雪波陈柏辅
申请(专利权)人:重庆康佳光电技术研究院有限公司
类型:发明
国别省市:重庆;50

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1