混合式键盘检知器制造技术

技术编号:2890354 阅读:256 留言:0更新日期:2012-04-11 18:40
本发明专利技术有关于一种混合式键盘检知器,主要包括有时序产生器、键盘扫描器、行、列输入接口、行、列闩锁器、键盘同步检知器、键盘检查器及键盘解码器,其中藉由键盘检查器并配合各电路的动作而可于同样的脚位(Pin)数下对应到较多的按键数目,或用较少的脚数即可检知到相同的按键数目。(*该技术在2016年保护过期,可自由使用*)

【技术实现步骤摘要】

本专利技术有关于一种混合式键盘检知器,尤指一种以相同的接脚数而检知较多按键数的检知器。现有的键盘检知器大都为一维(或称直接对应)方式或二维方式与键盘相连,如果要增加按键数目,则必需增加集成电路的接脚数,但由于在集成电路的组装上,脚位的数目愈多,则价格愈贵,如此将使生产成本提高。本专利技术的主要目的在于提供一种于相同接脚数时可检知较多按键数的检知器,而若按键数相同时则可减少接脚数,使集成电路的整体价格较为便宜,进而降低生产成本。本专利技术的混合式键盘检知器,主要包括有一用以产生各种时序信号及致能信号的时序产生器;一键盘扫描器,其电连接至所述时序产生器,以接收所述致能信号及时序信号,并产生行扫描信号、列扫描信号;一行输入接口及列输入接口,其电连接至所述键盘扫描器,以接收行扫描信号、列扫描信号,并产生行信号、列信号;一行闩锁器及列闩锁器,其电连接至所述行输入接口及列输入接口以接收行信号及列信号,并电连接至所述时序产生器以接收时序信号而将行信号及列信号加以闩锁;一键盘同步检知器,电连接至所述时序产生器,以接收致能信号及时序信号,并电连接至行闩锁器及列闩锁器,以接收行信号及列信号而产生行同步信号及列同步信号;一键盘检查器,电连接至所述键盘同步检知器,以接收所述行同步信号及列同步信号而产生行检查信号及列检查信号;一键盘解码器,电连接至所述键盘检查器及键盘同步检知器,以接收所述行检查信号及列检查信号及行同步信号、列同步信号,以解码而得被按压按键的信号。为进一步说明本专利技术的目的、特征,配合附图及实施例详细说明如下附图简单说明附图说明图1为本专利技术实施例的系统方块图。图2为本专利技术实施例的详细逻辑电路图。图3为本专利技术实施例的时序示意图。图4为本专利技术实施例的键盘配置图。图5为习用一维键盘配置图。图6为习用二维键盘配置图。如图1、2、3所示,图1为本专利技术实施例的系统方框图,图2为本专利技术实施例的详细电路图,其中时序产生器1包含有致能信号(HKB)并产生时序信号a(CK1)至时序信号d(CK4)而分别送至键盘扫描器2、行闩锁器5及列闩锁器6以及键盘同步检知器7其中键盘扫描器2接收致能信号(HKB)及时序信号b(CK2)与时序信号d(CK4)而产生列扫描信号(SCANR)及行扫描信号(SCANC),再分别传送至列输入接口4及行输入接口3,行输入接口3及列输入接口4用以接收按键输入信号以及行扫描信号(SCANR)而产生行信号(Ci)及列信号(Rj),再分别传送至行闩锁器5、列闩锁器6,行闩锁器5、列闩锁器6接收致能信号(HKB)及时序信号c(CK3)与时序信号a(CK1)而可将信号数据加以闩锁,之后将各行信号(Ci)及列信号(Rj)传送至键盘同步检知器7,键盘同步检知器7另接收有致能信号(HKB)及时序信号a(ck1)至时序信号d(ck4),经由其中的D型触发器及逻辑门电路的作用可获得行同步信号(CLi)及列同步信号(RLj)传送至键盘检查器8及键盘解码器9,键盘检查器8可藉由行同步信号(CLi)及列同步信号(RLj)而产生行检查信号(DC)及列检查信号(DR),藉由该行检查信号(DC)及列检查信号(DR)的作用而可扩充键盘的按键数,最后该行检查信号(DC)、列检查信号(DR)及行同步信号(CLi)、列同步信号(RLj)传送至键盘解码器9加以解码而可获知那一个按键被按下,进而达到以相同的接脚数而获得更多的按键数或于相同的按键数下减少接脚数的使用。请参阅图3,图3为本专利技术实施例的时序信号图,当电路致能信号(HKB)为高电位时,本专利技术不会进行按键扫描,此时行扫描信号(SCANC)为高电位,行信号(Ci)为低电位;而列扫描信号(SCANR)为低电位,列信号(Rj)为高电位。当致能信号(HKB)由高电位转为低电位时,本创作才可动作,此时时序信号a(ck1)~时序信号d(ck4)及上述各信号将如图3所示。当键盘有按键被按下时(假设此时时序信号a(ck1)为高电位),则相对应的列信号(Rj)会被强拉至低电位,而在列闩锁器6中,因时序信号a(ck1)为高电位就可闩锁列信号(Rj)的高低电位。接着等到时序信号b(ck2)为高电位时,列扫描信号(SCANR)为高电位,列信号(Rj)为低电位,而行扫描信号(SCANC)为低电位,行信号(Ci)为高电位。此时若上述按键持续时,则相对应的行信号(Ci)会被强拉至低电位,而在行闩锁器5中,当时序信号c(ck3)为高电位时就可闩锁行信号(Ci)的高低电位。当时序讯号d(ck4)为高电位时,又回复到先前状态,如此周而复始。在执行过一个完整周期(指时序信号a(ck1)~时序信号d(ck4)皆通过一次)后,行闩锁器5与列闩锁器6皆记录了行、列的按键值,此时等到时序信号a(CK1)为高电位时,再将按键值同时写至键盘同步检知器7中。另请参阅图4,图4为本专利技术实施例的键盘配置,于此图示中,若按压按键为K1~K16中的一个时,则按键信号直接送至键盘解码器9即可得知那一键被按下。但若按压按键为K11~K24中之一时,则尚需通过键盘检查器8的配合,才能解出那一键被按下。例如,如图2所示,RL2、CL2为低电位时,表示K6键被按下。又若仅有CL3为低电位而RL1~RL4皆为高电位时,则键盘检查器中的列检查信号(DR)为低电压,则配合此列检查信号(DR)可得知K23键被按下,而将本专利技术与习用一维、二维的键盘配置(请参阅图5及图6)做一比较,于图5中所示,八条接脚线只有接八个按键,而于图6中所示,八条接线只能接十六个按键,然而于本专利技术实施例中(请再参阅图4)使用八条接脚线则连接有廿四个按键,所以,大大地提高了键盘数的使用率。本专利技术具有如下效果综上所述,本专利技术可以最少的接脚数得到最多的按键数,或在相同的按键数下,只需较少的接脚数。如此可降低生产成本,提高产品竞争力,具有较强的实用性。权利要求1.一种混合式键盘检知器,主要包括有一用以产生各种时序信号及致能信号的时序产生器;一键盘扫描器,其电连接至所述时序产生器,以接收所述致能信号及时序信号,并产生行扫描信号、列扫描信号;一行输入接口及列输入接口,其电连接至所述键盘扫描器,以接收行扫描信号、列扫描信号,并产生行信号、列信号;一行闩锁器及列闩锁器,其电连接至所述行输入接口及列输入接口以接收行信号及列信号,并电连接至所述时序产生器以接收时序信号而将行信号及列信号加以闩锁;一键盘同步检知器,电连接至所述时序产生器,以接收致能信号及时序信号,并电连接至行闩锁器及列闩锁器,以接收行信号及列信号而产生行同步信号及列同步信号;一键盘检查器,电连接至所述键盘同步检知器,以接收所述行同步信号及列同步信号而产生行检查信号及列检查信号;一键盘解码器,电连接至所述键盘检查器及键盘同步检知器,以接收所述行检查信号及列检查信号及行同步信号、列同步信号,以解码而得被按压按键的信号。全文摘要本专利技术有关于一种混合式键盘检知器,主要包括有时序产生器、键盘扫描器、行、列输入接口、行、列闩锁器、键盘同步检知器、键盘检查器及键盘解码器,其中藉由键盘检查器并配合各电路的动作而可于同样的脚位(Pin)数下对应到较多的按键数目,或用较少的脚数即可检知到相同的按键数目。文档编号G06F3/02GK1159023SQ9610327本文档来自技高网...

【技术保护点】
一种混合式键盘检知器,主要包括有:一用以产生各种时序信号及致能信号的时序产生器;-键盘扫描器,其电连接至所述时序产生器,以接收所述致能信号及时序信号,并产生行扫描信号、列扫描信号;-行输入接口及列输入接口,其电连接至所述键盘扫描 器,以接收行扫描信号、列扫描信号,并产生行信号、列信号;-行闩锁器及列闩锁器,其电连接至所述行输入接口及列输入接口以接收行信号及列信号,并电连接至所述时序产生器以接收时序信号而将行信号及列信号加以闩锁;-键盘同步检知器,电连接至所述 时序产生器,以接收致能信号及时序信号,并电连接至行闩锁器及列闩锁器,以接收行信号及列信号而产生行同步信号及列同步信号;-键盘检查器,电连接至所述键盘同步检知器,以接收所述行同步信号及列同步信号而产生行检查信号及列检查信号;-键盘解码 器,电连接至所述键盘检查器及键盘同步检知器,以接收所述行检查信号及列检查信号及行同步信号、列同步信号,以解码而得被按压按键的信号。

【技术特征摘要】

【专利技术属性】
技术研发人员:张成才侯粤梅
申请(专利权)人:盛群半导体股份有限公司
类型:发明
国别省市:71[中国|台湾]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1