数字图像数据输入到半导体图像存储电路(G),由控制器(H)读出存储的数字数据。半导体图像存储电路(G)具有一个控制信号发生器(N)和一个通用存储器接口装置(M),控制信号发生器在读出或写入转换期间输出一个控制信号(WAIT);接口装置(M)用于接收通用半导体存储器的控制信号(e)。当不输出控制信号(WAIT)时,控制器(H)根据通用半导体存储器的控制信号(e)对电路(G)进行存取。(*该技术在2017年保护过期,可自由使用*)
【技术实现步骤摘要】
本专利技术涉及摄像机系统及图像用半导体存储电路,特别涉及利用动态随机存取存储器(DRAM)的图像用半导体存储电路。对于现有的,DRAM所代表的具有国际标准的通用存储器,因其控制方式是世界共同的,所以必须存在控制存储器的通用控制器。而且,在普通的MPU内装标准化的通用存储器的控制器的情况较多。另一方面,现在还没有通用控制器,因此为使用非通用存储器,只好用户自己开发一个特制控制器。现有的非通用存储器是为了实现通用存储器未能达到的要求而开发的。如果存储器的内存信息可以由通用DRAM控制器或具有通用DRAM控制器的MPU直接存取的话,这种功能是非常有用途的。即使非通用存储器,基本上也是用通用存储器设计的。从而对类似通用DRAM的控制输入信号进行设计改进。然而,有时其控制方式不一定完全相同。对由DRAM控制器产生的DRAM控制信号的定时或存储器输出进行锁存的定时是固定的,所以对类似早期通有DRAM已作出改良的存储器的控制一般是比较困难的。由存储器一侧把信号发送给存储器控制器或MPU,要求控制它们的动作,这就是本专利技术的基本思路。下面说明采用现有方式的系统具体例。作为个人计算机(以下记为PC)的人机接口有键盘和鼠标。近年来,另一种人机接口-数字式摄像机已显露头角。可以把由摄像机获取的数字图像传送到PC中。数字式摄像机通常使用叫作现场存储器(以下记为FRAM)的专用存储器(其动作后述)。附图说明图1中表示的是可向PC传送数字图像的摄像系统的简单方框图。下面,阐述图1中摄像系统的工作方式。首先,对摄像部分A进行说明。图像(a)是通过CCD(B)来获取,并变成模拟数据(b)。该模拟数据在模/数转换器(A/D)(C)中进行模数转换,转换成数字数据(C),输入到FRAM(G)中。通过存储的数字图像数据根据控制(D)的控制信号(d),通过时间轴补偿或滤波等数字图像处理技术进行加工。一方面,考虑与PC的接口时,因图像数据非常庞大,就产生暂时储存的缓冲器增多,传送到PC中的时间过长等问题。从而有必要压缩图像数据,而且一般采用叫JPEG压缩的压缩装置(实际上有各种各样的压缩方法,并不限于JPEG压缩方法,但在这里,采用JPEG压缩方法)。在JPEG压缩中需要复杂的运算,采用MPU的情况比较多。从而,为了JPEG压缩,除现有的摄像部分之外,还需要MPU(H)和由MPU控制的通用DRAM(M,I,J)。作为通用DRAM20能使用可分为暂时缓冲器(M),压缩用数据缓冲器(I),暂时存储区(J)。MPU(H)不能直接存取FRAM(G),所以要求向暂时缓冲器(M)提前传递已储存在FRAM(H)中的图像信息(e)。临时缓冲器(M)中的图像信息(e’)通过MPU(H)受到压缩,已压缩的输出数据(h)储存在压缩用数据缓冲器(I)中。作为工作时的暂存区使用暂时存储区(J)。已储存在压缩用数据缓冲器(I)中的压缩数据(f)通过接口(k)传送到PC中。压缩数据(f)有时在摄像机内被释放并传送到FRAM中。下面作为非通用存储器的例子,对在电视有关系统中广泛使用的FRAM进行说明。图3为现有FRAM电路图。存储单元θij(i=1~m,j=1~n)由电容和传输门组成。读出放大器SAi(i=1~m)是如图3所示,串行存储到单位A与多个的存储单元相连的位线对BLi,BLi/和位线对BLi,BLi/连接。位线对BLi,BLi/(i=1~m),在一端通过根据开关信号WTR开关的开关装置Trib,Trib/(i=1~m),与写入用数据寄存器单位Fi1(i=1~m)相接,在另一端,通过根据开关信号RTR开关的开关部Tric,Tric/(i=1~m)与读出用数据寄存器Fi2(i=1~m)相通。写入用数据寄存器单位Fi1(i=1~m)是通过根据写入用Y译码器装置B的输出WYi(i=1~m)开关的开关装置Tria,Tria/使之连接到与输入启动信号DIE输入的输入装置D相连的数据传送装置(写入数据总线对)WD,WD/上。输入装置D上连接着输入端子DI。读出用数据寄存器单位Fi2(i=1~m)是通过根据读出用Y译码器装置C的输出RYi(i=1~m)开关的开关装置Trid,Trid/(i=1~m),使之连接到与输出启动信号DOE输入的输出装置G相连的数据传送装置(读出数据总线对)RD,RD/上。输出装置G上连接着输出端子DO。字线WLj(j=1~n)通过写入用X地址WYA和读出用X地址RXA以及字线驱动信号PW所输入的X译码器装置E来选择。写入用Y译码器装置B中输入写入用Y地址WYA和Y地址驱动信号WCL,读出用Y译码器装置C中输入读出用Y地址RAY和读出用Y地址驱动器信号RCL。输入外部Y地址信号YAD,输出写入用Y地址WYA以及读出用Y地址RYA的Y地址缓冲器P由决定输出地址是读还是写的控制信号SRW(若把Y地址缓冲器分为读出用地址缓冲器和写入用地址缓冲器的话,就不需要和读出用地址取入信号RADE,写入用地址取入信号WADE来控制。输入外部X地址信号XAD、输出写入用X地址WXA以及读出用X地址RXA的X地址缓冲器Q,由决定输出地址是读还写的控制信号SRW(X地址缓冲器分为读出X地址缓冲器和写入X地址缓冲器时是不必要的)和读出用地址选取信号RADE,写入用地址选取信号WADE来控制。输入本身为外部输入信号的读出时钟信号RCLK、读出启动信号RE、写入时钟信号WCLK、写入启动信号WE和地址输入启动信号ADE输入的存储器控制信号产生装置R输出上述本身为存储器控制信号的读出用地址取入信号RADE、写入用地址取入信号WADE,输出启动信号DOE、输入启动信号DIE、控制信号SRW、写入用Y地址驱动信号WCL,读出用Y地址驱动信号RCL、开关信号RTR、WTR以及字线驱动信号PW。对如图3所示的现有例中的FRAM的电路工作方式用图5、图6,按时间顺序进行说明。(1)读出工作(参照图5)在时刻t0,信号XAE,跟读出时钟信号RYAE同步变为高电平,取入外部地址信号XAD、YAD。然后,选择字线WLn,存储单元信息(即将要读出的信息)加到位线对BLi,BLi/(i=1~m)上。以上的动作叫作。接着在时刻t1,开关信号RTR变为高电平,位线对BLi,BLi/(i=1~m)上的信息传送到读出用数据寄存器单位Fi2(i=1~m)。在时刻t2,自时刻t1开始的传送结束,字线WLn下降。在时刻t3,读出启动信号RE为高电平,DRAM部分回到复位状态。在时刻t4,与读出时钟信号RCLK同步,信号YR1上升,存储在读出用数据寄存器单位F12中的信息被传送到读出数据总线对RD,RD/上,由输出装置输出信息DO。在时刻t5,跟时刻t4一样,与读出时钟信号RCLK同步,信号YR2上升,存储在读出用数据寄存器单位F22中的信息被传送到读出数据总线对RD,RD/上,由输出装置输出信息DO。到时刻t6为止重复上述动作,从而实现串行输出。(2)写入工作(参照图6)在时刻t0,跟写入时钟信号WCLK同步,信号XAE,WYA高电平状态,取入外部地址信号XAD、YAD。接着,在时刻t1,输入启动信号DIE变为高(图6中未表示),已由输入装置输入的输入信息DI被传送到写入数据总线对WD,WD/上,并跟写入本文档来自技高网...
【技术保护点】
一种摄像机系统,把数字图像数据输入到图像用半导体存储器电路中,且通过控制电路读出已储存在该图像用半导体存储器电路中的数字数据,其特征在于:上述图像用半导体存储器电路具有在进行读出传送或写入传送的期间输出控制信号的控制信号发生装置和接收通用半导体存储器的控制信号的通用存储器接口装置,且当上述控制电路不输出上述控制信号时,根据通用半导体存储器的控制信号,对上述图像用半导体存储器电路进行存取。
【技术特征摘要】
...
【专利技术属性】
技术研发人员:高杉敦,
申请(专利权)人:冲电气工业株式会社,
类型:发明
国别省市:JP[日本]
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。