实时音频处理的内存分配制造技术

技术编号:2888471 阅读:160 留言:0更新日期:2012-04-11 18:40
本发明专利技术披露了一种在具有第一处理器和第二处理器的系统中分配N个音频通道的实时音频数据的方法。该方法包括的步骤是:(1)提供P个存储体,其中每个存储体均可被第一和第二处理器访问;(2)将音频数据的P个子集分别储存于P个存储体中,其中,P个子集对应于P个不同的音频通道组。(*该技术在2018年保护过期,可自由使用*)

【技术实现步骤摘要】
【国外来华专利技术】
本专利技术涉及为实时音频处理进行的内存分配。具体来说,本专利技术涉及为实时音频数据储存进行的DRAM存储体切换。实时音频信号处理要求存取时间要快。典型的音频系统中,有通用处理器和专用信号处理器(DSP)。通用处理器也叫主处理器,它可以是任何通用中央处理单元(CPU),例如个人电脑(PC)中的CPU。主处理器通常执行数据储存、用户接口、网络控制、以及其它通用命令和内部管理功能。主处理器也交接到外围设备,诸如串行通讯、磁盘控制器(例如硬盘控制器)。DSP通常执行信号处理功能,处理实时音频数据,例如数字过滤。若干个独立的存储体既可以被主处理器访问,也可以被SCSI控制器之类的其它直接内存存取(DMA)设备访问。实时音频信号处理通常有三种基本操作模式录音、放音和编辑。在录音模式期间,音频数据从音频输入通道发出,被DSP储存在随机存取存储器(RAM)中。随后,音频数据通过SCSI控制器被转送到硬盘驱动器之类的存储设备中。在放音模式期间,在硬盘驱动器中储存的音频数据首先通过SCSI控制器被转送到随机访问存储器(RAM)中。然后,DSP访问RAM,以处理音频数据,并输出到适当的音频输出通道。RAM的组织结构一般是可以被主处理器和SCSI控制器访问的若干个存储体。传统技术采用的方法是,存储数据时,要在一个存储体存满数据后再向下一个存储体存储数据。然而,如果某存储体正忙于接受数据,DSP将不能立即访问它,这就导致处理延迟。因此,有必要提供一种方法和设备,有效地为实时音频信号处理进行内存分配。本专利技术披露了一种在具有第一处理器和第二处理器的系统中分配N个音频通道的实时音频数据的方法。该方法包括的步骤是(1)提供P个存储体,其中每个存储体均可被第一和第二处理器访问;(2)将音频数据的P个子集分别储存于P个存储体中,其中,P个子集对应于P个不同的音频通道组。本专利技术的特点和优点,显见于以下对本专利技术的详细说明中,其中附图说明图1是表示按照本专利技术的教导操作的一个音频录/放系统的实施例的框图。图2是表示该音频录/放系统中一个嵌入框的实施例的示意图。图3是存储体的一个实施例的示意图。图4是表示音频信号采样的定时图。图5是表示储存在存储体中的音频采样数据的分配的一个实施例的示意图。图6是表示从大容量存储器读取音频采样并播放音频数据的过程的流程图。本专利技术披露了一种在实时音频信号处理系统中有效地分配内存,以减少内存等待时间的方法。内存被划分为能被主处理器和数字信号处理器独立访问的若干独立的存储体。音频信号采样是以将内存存取分布在若干个存储体的交叉方式被存入各存储体的。这种内存分配使小型计算机系统接口(SCSI)控制器和DSP能同等程度地访问存储体。以下说明中为了便于解释,列举了大量细节,这是为了能让读者对本专利技术有透彻的理解。然而,对于本领域的熟练人员来说,这些具体细节对于本专利技术的实施显然并非必须。在其它例子中,为了避免徒劳无益地干扰对本专利技术的说明,对一些已知的电气设备和电路是用框图的形式来表示的。参见图1,这是表示按照本专利技术的教导操作的一个音频录/放系统100的实施例的框图。系统100含有嵌入框(EBX)EBX1~EBXN(1101~110N,“N”为正整数)、K个远程客户计算机(RCC)1201~120K(“K”为正整数)、网络通道115、符合音频工程学会(AES-audio engineering society)标准的输入/输出通道125、同步时钟130。每个嵌入框1101~110N都是一个带有大容量存储器的音频信号处理系统。在一个实施例中,每个EBX都含有一个个人电脑(PC)系统以及一个或多个数字信号处理器(DSP)。其它具有类似诸功能的配置也可以考虑。音频采样数据被储存在多个动态随机访问存储器(DRAM)体中。这些DRAM体既可以被PC的主处理器访问,也可以被DSP访问。关于EBX的详细结构,本文将在以后讨论。每个远程客户计算机(RCC)1201~120K都提供图形用户接口(GUI),供用户在网络通道115上向嵌入框1101~110N发送命令和控制信息。每个RCC有两种与EBX进行通讯的模式个别寻址模式和广播模式。在个别寻址模式中,RCC向指定的EBX发送命令或控制信息。目的地的各个地址被作为命令或控制信息的一部分编码。按照AES标准,AES标准的I/O通道125对应每个EBX有16个音频I/O通道。该标准的编号是AES3-1992,可从音频工程学会公司得到(该机构位于美国纽约州纽约市)。同步时钟130为同步嵌入框1101~110N的所有实时活动提供一个主定时信号。参见图2,这是表示嵌入框110的一个实施例的框图。嵌入框110中有一个或多个处理器2051~205M(“M”为正整数)和一个主存储器230(例如动态随机访问存储器DRAM、静态随机访问存储器SRAM,等等),处理器与主存储器由芯片集(chipset)220连接。一般来说,芯片集220起着主总线210与外部总线235之间的接口的作用。处理器2051~205M可以是任何微处理器。本实施例中的处理器2051~205M是Intel公司(位于美国加州Santa Clara)生产的Pentium或Pentium Pro。芯片集220一般包括高速缓冲存储器DRAM控制器(CDC)、外部总线控制器和数据路径单元(SPU)。外部设备互连(PCI)桥(PB)提供一组主总线到PCI总线和PCI总线到主总线的事务处理的翻译。主总线210是一种能够支持向许多连接的处理器进行事务处理的总线。主总线210也可以称作并行总线或多处理器总线,因为它支持并行操作,支持多个处理器。可考虑主总线210能按流水线方式操作以提高效率。不过,不应将这些特点当作是对本专利技术教导的限定。即使在只有一个连接到主总线210的处理器、或者主总线210是单处理器总线的情况下,照样可以使用本专利技术。外部总线235提供了处理器2051~205M(“M”为正整数)或主存储器230与多个外部设备2501~250P(“P”为正整数)之间的一个通讯通路。这些外部设备2501~250P可以包括I/O设备,例如磁盘控制器2501、局域网(LAN)卡2502。在一个实施例中,磁盘控制器2501是一个小型计算机系统接口(SCSI)-2控制器,它通过SCSI-2总线与许多大容量存储器(例如光读写驱动器252和硬盘驱动器254)连接。与本专利技术相关的信号处理子系统(SPS)270,包括数字信号处理器(DSP)、多个动态随机访问存储器(DRAM)体和PCI接口电路。SPS270与串行输入/输出通讯设备272连接,后者又与AES标准I/O通道接口274相连。外部总线235可以包括一个外部设备互连(PCI)总线或任何其它类型的总线体系结构。扩展总线255在外部总线235与多个扩展外围设备2601~260L(“L”为正整数)之间构成一个通讯通路。扩展总线255可以包括工业标准体系结构(ISA)的总线或扩展的工业标准体系结构(EISA)的总线。PCI至ISA/EISA桥240在外部总线或PCI总线235与扩展总线或ISA/EISA总线255之间提供一个通讯通路。术语PCI处理器,指的是能够控制PCI总线进行数据传送的处理器。信号名称后的符号#表示这本文档来自技高网...

【技术保护点】
一种在具有第一处理器和第二处理器的系统中分配N个音频通道的实时音频数据的方法。该方法包括的步骤是:提供P个存储体,其中每个存储体均可被第一和第二处理器访问;将所述音频数据的P个子集分别储存于P个存储体中,其中,P个子集对应于P个不同的音频通道组。

【技术特征摘要】
【国外来华专利技术】...

【专利技术属性】
技术研发人员:PM埃姆布雷JM克拉
申请(专利权)人:索尼电影娱乐公司
类型:发明
国别省市:US[美国]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1