本发明专利技术涉及一种计算机主板及环境设定内存清除动作侦测电路和清除方法,于计算机主板中运用一锁定电路,以侦测使用者是否曾有设定清除其环境设定内存的动作,并于侦测到使用者有设定清除其环境设定内存的动作时,设定一清除锁定信号。当计算机开机时,利用计算机的BIOS系统来读取清除锁定信号的状态,以决定是否需将其清除值逐一写入环境设定内存的所有地址内,以便确保其清除动作成功完成。(*该技术在2022年保护过期,可自由使用*)
【技术实现步骤摘要】
本专利技术涉及一种计算机主板,且特别涉及一种。
技术介绍
在现今科技发达的年代,无可避免地,计算机已成为人们生活上不可或缺的信息处理工具。随着电子科技的不断演进,计算机的功能也愈加强化,因而可供使用者随着个人需求来改变其作业环境设定的功能也渐趋复杂,例如设定个人使用密码、周边配备型式与地址的设定及能源管理功能的设定等,一般均于开机时,由使用者经由特殊按键来激活其环境设定功能,并于设定完成后,将其储存于计算机主板的专用环境设定内存中,以作为往后开机使用的运作环境设定值。为了确保在计算机丧失电源时仍能维持其既有的运作环境设定值,而不会因数据流失,造成使用者的困扰,通常会在计算机主板上使用电池来作为其后备电源,以避免储存于环境设定内存中的设定数据流失。另一方面,当使用者欲清除环境设定内存中的设定值,以让计算机主板的基本输入/输出系统(BasicInput/OutputSystem,简称BIOS)重新加载其预设的运作环境设定值,或当使用者忘记其设定的个人使用密码,导致无法开机而必须清除其运作环境设定值时,亦需提供使用者可以清除环境设定内存中的设定值的功能。常见的清除电路通常以跳线将环境设定内存的电源接脚改为接地,以提供环境设定内存的放电路径,藉以清除其中的运作环境设定值。然而,由于每批生产的环境设定内存的放电时间并不一致,有些需要很长的放电时间才能清除干净,导致当使用者设定的放电时间不足时,会有不完全清除的情形发生。此时如其未完全清除的区域又恰可通过检查码(checksum)的检查,即可能造成开机后的工作环境不正确、或开机不正常、甚至无法开机的情形发生。无论其为何者,皆非使用者所愿。
技术实现思路
本专利技术的目的在于提供一种计算机主板的环境设定内存清除动作侦测电路与其清除方法,可以侦测使用者是否曾有设定清除其环境设定内存的动作,再于开机时,利用计算机内的BIOS系统,来再次清除环境设定内存的内容,以确保其清除动作成功完成。为达上述及其它目的,本专利技术提供一种计算机主板,适用于一计算机,其包括南桥控制芯片及环境设定内存清除动作侦测电路,而环境设定内存清除动作侦测电路则包括电源供应和清除选择电路及锁定电路。南桥控制芯片中具有一环境设定内存,用以储存计算机的运作环境设定值。电源供应和清除选择电路用以提供使用者选择环境设定内存的电源供应状态或内容清除状态,其中的电源供应状态环境设定内存的正常供电状态,而内容清除状态则为将环境设定内存接地的状态。锁定电路耦接电源供应和清除选择电路及南桥控制芯片,用以当环境设定内存的状态由电源供应状态变更为内容清除状态时,设定一清除锁定信号。本专利技术的较佳实施例中,其锁定电路包括一二极管及二反相器组件。且其计算机主板中更包括一BIOS系统,以在计算机开机时,读取其清除锁定信号的状态,且若清除锁定信号被设定时,BIOS将再次清除环境设定内存的内容,并重置其清除锁定信号。其中,较佳地,其环境设定内存为CMOSRAM。由上述的说明中可知,由于本专利技术所提供的计算机主板已运用其锁定电路来侦测其环境设定内存的清除设定动作,并于使用者曾有设定清除其环境设定内存的动作时,以一清除锁定信号记录其状态,且于开机时以BIOS来读取清除锁定信号的状态,以决定是否再次清除其设定内容。因此,本专利技术所提供的计算机主板可有效地改善因放电时间不一致所造成的不完全清除情形,并避免其所带来不正常开机的困扰。为让本专利技术的上述和其它目的、特征和优点能更明显易懂,下文特以较佳实施例,并配合附图,作详细说明如下。附图说明图1显示根据本专利技术较佳实施例的一种计算机主板部分线路图;以及图2显示根根据本专利技术较佳实施例的BIOS系统流程图。符号组件对照表100计算机主板110环境设定内存清除动作侦测电路120南桥控制芯片130电源供应和清除选择电路131跳线132、137、142二极管135电池136、139、146、147电阻140锁定电路141、148、149节点143、145反相器具体实施方式请参考图1所示,其为根据本专利技术较佳实施例的一种计算机主板部分线路图。此计算机主板100提供计算机的主控制功能使用,其可配合一些外围设备以达成完整的计算机功能。图中显示,此计算机主板100包括南桥控制芯片120及环境设定内存清除动作侦测电路110,而环境设定内存清除动作侦测电路110则包括电源供应和清除选择电路130及锁定电路140。南桥控制芯片120中具有一例如是CMOSRAM的环境设定内存(未绘示),用以储存例如是个人使用密码、周边配备型式及能源管理功能等计算机所需的运作环境设定值。如图1所示,电源供应和清除选择电路130具有一跳线131,用以提供使用者选择CMOSRAM的电源供应状态或内容清除状态。当跳线131的脚位1和2连接时为选择其电源供应状态,此时,由电源供应器(未绘示)所提供的电源+3.3VSUS,将经由二极管132连接至南桥控制芯片120的3.3VBAT脚位,以维持CMOSRAM的正常供电状态。或当电源供应器关闭时,则由计算机主板100的备用电池135经由电阻136、二极管137连接至南桥控制芯片120的3.3VBAT脚位,以维持CMOSRAM的正常供电状态。另一方面,当跳线131的脚位2和3连接时则为选择其内容清除状态。此时,南桥控制芯片120的3.3VBAT脚位将经电阻139而接地,以便提供CMOSRAM的放电路径,来清除储存于CMOSRAM中的运作环境设定值。如前所言,因每批CMOSRAM所需的放电时间并不一致,故当使用者设定跳线131的脚位2和3连接的放电时间不足时,将会有不完全清除的情形发生。为避免此问题的发生,故另提供一锁定电路140,以当跳线131设定的状态由电源供应状态变更为内容清除状态时,设定输入至南桥控制芯片120的GPIO的清除锁定信号,其工作原理将详细说明于后。当使用者将跳线131设定为其脚位2和3连接的内容清除状态时,节点141将经电阻139而接地。此时,二极管142将导通使得节点149的准位为“0”(亦即低准位),因节点149为反相器143的输入端,故反相器143的输出端将为“1”(亦即高准位),此准位将经电阻147传递至节点148,因而将节点148上的清除锁定信号设定为“1”。因节点148同时亦为反相器145的输入端,故反相器145的输出端将为“0”,此准位将经电阻146传递回节点149。故当使用者再度将跳线131设定为其脚位1和2连接的电源供应状态时,因此时节点141的准位为“1”,故二极管142将不导通,使得由反相器143、145及电阻146、147所形成的锁定回路可以维持节点148的准位为“1”的状态,故可将清除锁定信号维持其设定值为“1”。当然,本领域技术人员当知,亦可以其它具有锁定功能的电路来取代,只要其可有效锁定住清除锁定信号的状态即可。请配合参考图2,其为根据本专利技术较佳实施例的BIOS系统流程图。图中显示,当计算机开机时,计算机中的BIOS系统将经由南桥控制芯片120的GPIO读取其清除锁定信号(S210),之后进入S220判断其读取值是否为“1”。当其值非为“1”时,代表使用者未曾设定清除CMOSRAM,因此程序进入S250以继续其既有的BIOS流程。但当其值为“1”时,代表使用者曾经本文档来自技高网...
【技术保护点】
一种计算机主板,适用于一计算机,其特征在于,包括: 一南桥控制芯片,具有一环境设定内存,用以储存该计算机的一运作环境设定值; 一电源供应和清除选择电路,用以在该环境设定内存的一电源供应状态及一内容清除状态间二者择一;以及 一锁定电路,耦接该电源供应和清除选择电路及该南桥控制芯片,用以当该环境设定内存的状态由该电源供应状态变更为该内容清除状态时,设定一清除锁定信号。
【技术特征摘要】
【专利技术属性】
技术研发人员:王荣安,苏敏杰,
申请(专利权)人:威盛电子股份有限公司,
类型:发明
国别省市:71[中国|台湾]
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。