本发明专利技术涉及一种具有管理外围I/O控制装置功能的系统,至少包括:一系统芯片、一管理控制装置以及一外围I/O控制装置;其中,该系统的架构,以一低接脚数总线(LowPinCountBus,LPCBus)而将该系统芯片、该管理控制装置以及该外围I/O控制装置予以电连接于一起,并且三者依序相邻形成一串接架构,使该管理控制装置可输出一处理信号至该外围I/O控制装置处,以对该外围I/O控制装置直接进行管理与控制;通过本发明专利技术的做法,可降低维护系统的成本、提高维护效率以及增加系统的应用功能。(*该技术在2022年保护过期,可自由使用*)
【技术实现步骤摘要】
本专利技术涉及一种具有管理外围I/O控制装置功能的系统,尤指一种使用低接脚数总线(Low Pin Count Bus,LPC Bus)的具有管理外围I/O控制装置功能的系统。请参阅附图说明图1,其为现有计算机系统中南桥芯片组与其外围输入/输出装置或其它控制或储存装置间的组合架构示意图。于图1中,一计算机系统10系至少包括有一南桥芯片组11、一基板管理控制装置12、一基本输入/输出系统内存(System BIOS)13以及一整合型输入/输出(Super I/O)控制装置14。且,于该基板管理控制装置12处,系以一般数据总线电连接有可供其独立使用的一管理控制内存121;至于图1中所示的该整合型输入/输出控制装置14,其至少可电连接一键盘141、一鼠标142、一软盘机143以及一通讯端口144等等外围输入/输出组件。另外,该南桥芯片组11系通过低接脚数总线LPC而将该基板管理控制装置12、该基本输入/输出系统内存13以及该整合型输入/输出控制装置14等组件予以电连接于一起。换言之,因该管理控制内存121与该基本输入/输出系统内存13系都为一种快闪式(Flash)内存,故于该管理控制内存121中,可储存包括有供该基板管理控制装置12读取并执行的数个管理控制指令的固件(Firmware)。而且,以上述所举例而言,该基板管理控制装置12可通过电连接的散热风扇或温度或电压感测电路(因散热风扇或温度或电压感测电路都为现有技术,故图未示出)来运行监控该计算机系统10的环境运作温度或电压是否出现异常状况。又,该基板管理控制装置12也可于该计算机系统10当机后,使该计算机系统10进行重新激活或重新开/关机的程序。另外,该基本输入/输出系统内存13也为一种快闪式内存,其可用以储存一基本输入/输出系统(BIOS)固件(Firmware),并通过该南桥芯片组11来提供给该计算机系统10使用。至于该计算机系统10要进行一输入/输出作业时,其则可通过该南桥芯片组11以对该整合型输入/输出控制装置14进行该输入/输出作业。图1所示现有做法的缺陷在于,该南桥芯片组11与该基板管理控制装置12(及其所电连接的该管理控制内存121)、该基本输入/输出系统内存13或该整合型输入/输出控制装置14等组件间的各别传输与控制信号(图1中标示S12、S13、S14者),系以一种上对下的单向Bus(总线)控制型态来架构。易言的,该基板管理控制装置12、该基本输入/输出系统内存13或该整合型输入/输出控制装置14等组件,彼此间并无法进行横向联系;造成此现象的因素,乃系因为该管理控制内存121、该基本输入/输出系统内存13或该整合型输入/输出控制装置14的制造商,为节省制造成本,往往仅使用该低接脚数总线LPC规格中下传(Down Stream)传输模式,如此一来,形成只允许该南桥芯片组11发出控制指令的上对下单向Bus(总线)控制模式,同时也不支持横向的联系(即不提供Peer-to-Peer传输模式);一旦,该南桥芯片组11发生当机现象而无法运作时,该南桥芯片组11显即无法再通过该些传输与控制信号S12、S13、S14而分别与该基板管理控制装置12、该基本输入/输出系统内存13或该整合型输入/输出控制装置14进行任何纵向联系,且,受限该基板管理控制装置12、该基本输入/输出系统内存13或该整合型输入/输出控制装置14间无法进行横向的联系,此更将使得该计算机系统10整个陷入停摆状态。举例而言,一旦该基本输入/输出系统内存13中所储存的该基本输入/输出系统固件发生毁损而使该南桥芯片组11发生当机时,因为此时该南桥芯片组11已无法运作,且该基板管理控制装置12也无法以Peer-to-Peer的传输协议与该基本输入/输出系统内存13有任何横向联系,故现有做法仅能以人工方式对该基本输入/输出系统内存13进行更新。此等情形如果是发生在该计算机系统10位处于远程(remote terminal)(通常为客户端处)时,因本地端(local terminal)(通常为系统厂商或主机板制造商处)无法以远程登入方式通过该基板管理控制装置12来对该基本输入/输出系统内存13进行更新作业,除非派专人至该远程或于该远程处安排专门的维修人员,否则将无法更新已毁损的该基本输入/输出系统固件。如此结果,该计算机系统10的维护成本将难以降低,而维护效率也无法提升。本专利技术的另一目的,在于提供一种可增加系统的应用范围的具有管理外围I/O控制装置功能的系统。本专利技术公开一种具有管理外围I/O控制装置功能的系统,包括一系统芯片以及一外围I/O控制装置,该系统更可包括一管理控制装置,电连接于该系统芯片以及该外围I/O控制装置之间,且依序形成一串接架构;其中,该管理控制装置可直接输出一第一处理信号至该外围I/O控制装置处,以管理该外围I/O控制装置。依据本专利技术上述的构想,其中该管理控制装置可为一基板管理控制装置(Baseboard Management Controller,BMC)。依据本专利技术上述的构想,其中该系统芯片、该管理控制装置以及该外围I/O控制装置依序形成的串接架构,其所使用的总线规格可为一低接脚数总线(Low Pin Count Bus,LPC Bus)。依据本专利技术上述的构想,其中该系统芯片可为一南桥芯片组(SouthBridge Chipset)。依据本专利技术上述的构想,其中该外围I/O控制装置可至少包括一管理控制内存、供该系统使用的一系统基本输入/输出系统(System BIOS)内存,以及一整合型输入/输出(Super I/O)控制装置。依据本专利技术上述的构想,其中该管理控制内存,或供该系统使用的该基本输入/输出系统内存,都可为一快闪式(Flash)内存。依据本专利技术上述的构想,其中该整合型输入/输出控制装置系至少可用以控制一键盘、一鼠标、一软盘机以及一通讯端口等外围输入/输出组件。依据本专利技术上述的构想,其中该第一处理信号可为该管理控制装置用以接收并响应一外部控制信号而产生的输出信号。依据本专利技术上述的构想,其中该外部控制信号可为一远程基本输入/输出系统更新请求(Remote BIOS Update Request)信号,以使该管理控制装置对于该外围I/O控制装置中所包括供该系统使用的一基本输入/输出系统内存(System BIOS)进行一BIOS更新动作,俾将处于一当机状态的该系统回复至一正常运作状态。依据本专利技术上述的构想,其中该外部控制信号可为一远程整合型输入/输出控制(Remote Super I/O Control)信号,以使该管理控制装置对于该外围I/O控制装置中所包括的一整合型输入/输出控制装置进行一输入/输出控制动作。依据本专利技术上述的构想,其中该第一处理信号可为该管理控制装置用以接收并响应自该系统芯片处所输入的一系统控制信号而产生的输出信号。依据本专利技术上述的构想,其中该第一处理信号可为该管理控制装置用以独立控制该外围I/O控制装置而产生的输出信号。依据本专利技术上述的构想,其中该管理控制装置可输出一第二处理信号至该系统芯片处,以供该系统芯片使用。依据本专利技术上述的构想,其中该第一及第二处理信号可分别为一下传(Down Stream)与上传(Up Stream)处理信本文档来自技高网...
【技术保护点】
一种具有管理外围I/O控制装置功能的系统,包括一系统芯片以及一外围I/O控制装置,其特征在于,该系统还包括: 一管理控制装置,电连接于该系统芯片以及该外围I/O控制装置之间,且依序形成一串接架构;其中,该管理控制装置可直接输出一第一处理信号至该外围I/O控制装置处,以管理该外围I/O控制装置。
【技术特征摘要】
【专利技术属性】
技术研发人员:林志钢,
申请(专利权)人:威盛电子股份有限公司,
类型:发明
国别省市:71[中国|台湾]
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。