像素驱动电路、其驱动方法、阵列基板及显示装置制造方法及图纸

技术编号:28745000 阅读:20 留言:0更新日期:2021-06-06 18:05
本申请实施例提供了一种像素驱动电路、其驱动方法、阵列基板及显示装置。该像素驱动电路包括驱动模块、存储模块、发光模块和第一漏电抑制模块,该第一漏电抑制模块分别与第一节点、第二节点、栅极信号端和第二电源端电连接,且被配置为在数据写入阶段响应于栅极信号端输入的工作电平将第一节点和第二节点导通以使数据电压写入第一节点,并对数据电压进行存储,在发光阶段响应于栅极信号端输入的非工作电平断开第一节点和第二节点的电连接,并通过存储的数据电压降低第一节点和第二节点之间的漏电流。使得第一节点的电位能够更好地保持,也就是能够使得驱动电流更为稳定,从而改善闪烁现象,提升显示效果。提升显示效果。提升显示效果。

【技术实现步骤摘要】
像素驱动电路、其驱动方法、阵列基板及显示装置


[0001]本申请涉及显示
,具体而言,本申请涉及一种像素驱动电路、其驱动方法、阵列基板及显示装置。

技术介绍

[0002]有源矩阵(Active

matrix,AM)显示产品的像素驱动电路中,由于存储电容容易通过一些路径漏电,使得发光过程中驱动晶体管的栅极电位难以维持稳定,从而使得有机发光二极管(Organic Light

Emitting Diode,OLED)、量子点等发光元件难以维持稳定的亮度进行发光,产生闪烁等降低显示效果的现象。

技术实现思路

[0003]本申请针对现有方式的缺点,提出一种像素驱动电路、其驱动方法、阵列基板及显示装置,以抑制关键路径的漏电,从而提升显示效果。
[0004]第一个方面,本申请实施例提供了一种像素驱动电路,包括:
[0005]驱动模块,分别与第一电源端、第一节点、第二节点、栅极信号端和数据写入端电连接,且被配置为在数据写入阶段响应于所述栅极信号端输入的工作电平将所述数据写入端写入的数据信息写入所述第一节点,并在发光阶段根据所述第一节点的电位和所述第一电源端的电位产生驱动所述发光模块的驱动电流;
[0006]存储模块,分别与所述第一电源端和所述第一节点电连接,且被配置为对写入所述第一节点的电压进行存储;
[0007]发光模块,分别与所述第二节点和第二电源端电连接,且在所述驱动电流的驱动下进行发光;
[0008]第一漏电抑制模块,分别与所述第一节点、所述第二节点、所述栅极信号端和所述第二电源端电连接,且被配置为在所述数据写入阶段响应于所述栅极信号端输入的工作电平将所述第一节点和所述第二节点导通以使所述数据电压写入所述第一节点,并对所述数据电压进行存储,在所述发光阶段响应于所述栅极信号端输入的非工作电平断开所述第一节点和所述第二节点的电连接,并通过存储的所述数据电压降低所述第一节点和所述第二节点之间的漏电流。
[0009]可选地,所述像素驱动电路还包括:第二漏电抑制模块,分别与所述第一节点、复位控制端、复位电源端、复合控制端和所述第二电源端电连接,所述第二漏电抑制模块被配置为:
[0010]在复位阶段,响应于所述复位信号端输入的工作电平和所述复合控制端输入的工作电平将所述第一节点和所述复位电源端导通以使所述复位电压写入所述第一节点,并对所述复位电压进行存储;
[0011]在所述数据写入阶段,响应于所述复合控制端输入的工作电平对所述数据电压进行存储;
[0012]在所述发光阶段,响应于所述复位信号端输入的非工作电平和所述复合控制端输入的非工作电平,断开所述第一节点和所述复位电源端的电连接,并通过存储的所述数据电压降低所述第一节点和所述复位电源端之间的漏电流。
[0013]可选地,所述像素驱动电路具有第一显示模式和第二显示模式,所述第一显示模式为低频显示模式,第二显示模式为高频显示模式;在所述第一显示模式下的所述数据写入阶段,所述第二漏电抑制模块响应于所述复合控制端输入的工作电平对所述数据电压进行存储,在所述第二显示模式下的所述数据写入阶段,所述第二漏电抑制模块响应于所述复合控制端输入的非工作电平断开与所述第一节点的电连接。
[0014]可选地,所述存储模块包括存储电容,所述存储电容的两端分别与所述第一电源端和所述第一节点电连接;所述第一漏电抑制模块包括第一晶体管、第二晶体管和第一电容,所述第一晶体管的栅极和所述第二晶体管的栅极均与所述栅极信号端电连接,所述第一晶体管的第一极与所述第一节点电连接,所述第一晶体管的第二极、所述第二晶体管的第一极和所述第一电容的第一端均与第三节点电连接,所述第二晶体管的第二极与所述第二节点电连接,所述第一电容的第二端与第二电源端电连接。
[0015]可选地,所述第二漏电抑制模块包括第三晶体管、第四晶体管和第二电容,所述第三晶体管的栅极与所述复位控制端电连接,所述第三晶体管的第一极与所述复位电源端电连接,所述第三晶体管的第二极、所述第四晶体管的第一极和所述第二电容的第一端均与第四节点电连接,所述第四晶体管的栅极与所述复合控制端电连接,所述第四晶体管的第二极与所述第一节点电连接,所述第二电容的第二端与所述第二电源端电连接。
[0016]可选地,所述驱动模块包括:第五晶体管,栅极与所述栅极信号端电连接,第一极与所述数据写入端电连接,第二极与第五节点电连接;第六晶体管,栅极与所述第一节点电连接,第一极与所述第五节点电连接,第二极与所述第二节点电连接;第七晶体管,栅极与发光控制端电连接,第一极与所述第一电源端电连接,第二极与所述第五节点电连接。
[0017]第二个方面,本申请实施例提供了一种阵列基板,该阵列基板包括上述的像素驱动电路。
[0018]第三个方面,本申请实施例提供了一种显示装置,该显示装置包括上述的阵列基板。
[0019]第四个方面,本申请实施例提供了一种像素驱动方法,包括:
[0020]数据写入阶段,驱动模块响应于栅极信号端输入的工作电平将数据写入端写入的数据电压写入第一节点,第一漏电抑制模块响应于所述栅极信号端输入的工作电将第一节点和第二节点导通,以使所述数据电压写入所述第一节点并对所述数据电压进行存储,存储模块对写入所述第一节点的数据电压进行存储;
[0021]发光阶段,所述驱动模块根据所述第一节点的电位和第一电源端的电位产生驱动电流以驱动发光模块进行发光,所述第一漏电抑制模块通过存储的所述数据电压降低所述第一节点和所述第二节点之间的漏电流。
[0022]可选地,所述像素驱动方法具有第一显示模式和第二显示模式,所述第一显示模式为低频显示模式,第二显示模式为高频显示模式,所述像素驱动方法还包括:
[0023]复位阶段,第二漏电抑制模块应于复位信号端输入的工作电平和复合控制端输入的工作电平将所述第一节点和第四节点导通,以使复位电压写入所述第一节点并对所述复
位电压进行存储;
[0024]在第一显示模式下的所述数据写入阶段,所述第二漏电抑制模块响应于所述复合控制端输入的工作电平将所述第一节点和所述第四节点导通,以使所述数据电压写入所述第一节点并对所述数据电压进行存储,在第二显示模式下的所述数据写入阶段,响应于所述复合控制端输入的非工作电平将所述第一节点和所述第四节点断开;
[0025]在所述第一显示模式下的所述发光阶段,响应于所述复位信号端输入的非工作电平和所述复合控制端输入的非工作电平,断开所述第一节点和所述复位电源端的电连接,并通过存储的所述数据电压降低所述第一节点和所述复位电源端之间的漏电流;在所述第二显示模式下的所述发光阶段,响应于所述复位信号端输入的非工作电平和所述复合控制端输入的非工作电平,断开所述第一节点和所述复位电源端的电连接。
[0026]本申请实施例提供的技术方案带来的有益技术效果是:
[0027]本申请实施例提供的本实施例提供的像素驱动电路、其驱动方法、阵列基板及本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种像素驱动电路,其特征在于,包括:驱动模块,分别与第一电源端、第一节点、第二节点、栅极信号端和数据写入端电连接,且被配置为在数据写入阶段响应于所述栅极信号端输入的工作电平将所述数据写入端写入的数据信息写入所述第一节点,并在发光阶段根据所述第一节点的电位和所述第一电源端的电位产生驱动所述发光模块的驱动电流;存储模块,分别与所述第一电源端和所述第一节点电连接,且被配置为对写入所述第一节点的电压进行存储;发光模块,分别与所述第二节点和第二电源端电连接,且在所述驱动电流的驱动下进行发光;第一漏电抑制模块,分别与所述第一节点、所述第二节点、所述栅极信号端和所述第二电源端电连接,且被配置为在所述数据写入阶段响应于所述栅极信号端输入的工作电平将所述第一节点和所述第二节点导通以使所述数据电压写入所述第一节点,并对所述数据电压进行存储,在所述发光阶段响应于所述栅极信号端输入的非工作电平断开所述第一节点和所述第二节点的电连接,并通过存储的所述数据电压降低所述第一节点和所述第二节点之间的漏电流。2.根据权利要求1所述的像素驱动电路,其特征在于,还包括:第二漏电抑制模块,分别与所述第一节点、复位控制端、复位电源端、复合控制端和所述第二电源端电连接,所述第二漏电抑制模块被配置为:在复位阶段,响应于所述复位信号端输入的工作电平和所述复合控制端输入的工作电平将所述第一节点和所述复位电源端导通以使所述复位电压写入所述第一节点,并对所述复位电压进行存储;在所述数据写入阶段,响应于所述复合控制端输入的工作电平对所述数据电压进行存储;在所述发光阶段,响应于所述复位信号端输入的非工作电平和所述复合控制端输入的非工作电平,断开所述第一节点和所述复位电源端的电连接,并通过存储的所述数据电压降低所述第一节点和所述复位电源端之间的漏电流。3.根据权利要求2所述的像素驱动电路,其特征在于,所述像素驱动电路具有第一显示模式和第二显示模式,所述第一显示模式为低频显示模式,第二显示模式为高频显示模式;在所述第一显示模式下的所述数据写入阶段,所述第二漏电抑制模块响应于所述复合控制端输入的工作电平对所述数据电压进行存储,在所述第二显示模式下的所述数据写入阶段,所述第二漏电抑制模块响应于所述复合控制端输入的非工作电平断开与所述第一节点的电连接。4.根据权利要求2所述的像素驱动电路,其特征在于,所述存储模块包括存储电容,所述存储电容的两端分别与所述第一电源端和所述第一节点电连接;所述第一漏电抑制模块包括第一晶体管、第二晶体管和第一电容,所述第一晶体管的栅极和所述第二晶体管的栅极均与所述栅极信号端电连接,所述第一晶体管的第一极与所述第一节点电连接,所述第一晶体管的第二极、所述第二晶体管的第一极和所述第一电容的第一端均与第三节点电连接,所述第二晶体管的第二极与所述第二节点电连接,所述第
一电容的第二端与第二电源端电连接。5.根据权利要求2所述的像...

【专利技术属性】
技术研发人员:李威黄建邦刘长波茹巧巧吴章敏
申请(专利权)人:成都京东方光电科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1