双向环布局存储系统及其存储模块技术方案

技术编号:2871219 阅读:235 留言:0更新日期:2012-04-11 18:40
本发明专利技术说明了一种存储系统、存储模块和存储器件。存储系统包括在第一信号路径上串联配置的多个存储模块。第一信号路径和第二信号路径在存储模块和存储器控制器之间传送存储器控制和数据信号。存储器控制器在第一和第二信号路径上发送和接收控制信号和数据信号。第一和第二信号路径彼此连接,以便存储模块以环状配置连接。控制信号和数据信号在第一和第二信号路径的相反方向上传送。第一和第二信号路径被数据信号和控制信号共享。存储模块包括多功能端口,其中每个可以接收控制信号和数据信号并且重新驱动信号到所连接的信号路径上。按照本发明专利技术的存储器件可以包括多功能导线或引线,它们可以接收和重新驱动控制信号和数据信号。(*该技术在2023年保护过期,可自由使用*)

【技术实现步骤摘要】

本专利技术涉及在计算机中的存储系统。具体而言,本专利技术涉及菊花链式环状布局存储系统,它具有可以用作数据信号线或控制(CA)信号线的信号线。
技术介绍
一般,随着诸如使用DRAM设备的存储系统的存储系统中总线频率的提高,在存储系统中的信号完整性恶化。在利用多点布局的传统系统中,在总线和存储器件之间的抽头将电容性负载的不连续引入发送到存储器件和从存储器件发送的信号中。多种能够降低信号失真的总线布局已经得到开发。这些布局之一包括点到点连接。用于点到点连接的存储模块一般具有两个端口。端口之一被唯一地用作输入端口,另一个端口被唯一地用作重新驱动端口。这个配置提高了引线的数量,因此提高了存储模块的大小和复杂性。
技术实现思路
本专利技术旨在提供解决现有技术的问题的存储系统、存储模块和存储器件。本专利技术的存储系统包括由在此被称为CA信号的存储器控制信号和数据信号共享的信号路径。存储器控制器在信号路径的第一端发送CA信号,并且在数据路径的第二端双向地发送数据信号。以闭环配置由信号路径来连接多个存储模块和存储控制器。按照本专利技术的存储模块包括至少一个存储电路,用于存储数据。所述模块也包括第一和第二端口。第一端口是分别用于数据信号和CA信号的一个输入和重新驱动端口。第二端口是分别用于CA信号和数据信号的一个输入和重新驱动端口。本专利技术的存储器件包括用于存储数据的存储电路。所述器件也包括第一和第二端口。第一端口是分别用于数据信号和CA信号的一个输入和重新驱动端口。第二端口是分别用于CA信号和数据信号的一个输入和重新驱动端口。缓冲电路提供在存储电路和第一和第二端口之间的接口。信号路径可以包括多条信号线。M指的是CA信号的数量,N指的是数据信号的数量。在数据路径中的信号线的数量是M和N中的最大的一个,即如果M大于N则信号线的数量是M,如果N大于M则信号线的数量是N。可以由存储器控制器的第一端口在信号路径上输出CA信号,并且可以以由存储器控制器的第二端口在信号路径上双向发送数据信号。可以由存储器控制器的第一端口在信号路径的第一端输出CA信号和数据信号之一,并且可以由存储器控制器的第二端口在信号路径的第二端输出数据信号和CA信号的另一个。本专利技术的存储模块可以包括用于接收CA信号和数据信号的端口。这些端口可以是多功能的端口,它们可以用于重新驱动CA信号和接收数据信号或重新驱动数据信号和接收CA信号。在一个实施例中,存储模块的第一端口分别是用于数据信号和CA信号的输入端口和重新驱动端口。存储模块的第二端口可以分别是用于CA信号和数据信号的输入端口和重新驱动端口。在一个实施例中,存储模块包括一个目的电路(destination circuit),用于确定是否所接收的信号要被存储模块接收。每个存储模块可以包括一个重新驱动缓冲器,用于如果确定所接收的信号不打算被存储模块接收,则将所接收的信号重新驱动到信号路径上。目的电路也可以接收所接收的信号。即,信号可以穿过端口之一到达目的电路。目的电路也可以确定是否所接收的信号是CA信号或数据信号。目的电路可以随后产生信号模式信号,它指示是否所接收的信号是数据信号或CA信号。每个存储模块也可以包括一个路由电路,用于将已经被识别为数据信号的所接收信号取路由到数据信号线上的存储模块的存储电路。路由电路也可以将被识别为CA信号的所接收信号取路由到CA信号线上的存储信号。在一个实施例中,存储模块包括一个同步电路,用于补偿所接收的信号在信号路径上传播的延迟。存储模块也可以包括重新驱动缓冲器,用于如果确定所接收的信号不打算被存储模块接收则重新驱动所接收的信号。按照本专利技术,信号路径用于传送数据信号和CA信号的多个功能,并且可以在相反方向上传送信号。存储模块包括多功能端口,它们可以接收和重新驱动数据信号和控制信号。结果,相对于现有技术的配置降低了在存储模块上的引线的数量。因此,本专利技术的存储模块、存储器件和存储系统与现有技术的相比较复杂性降低,可以更容易地被制造,并且占用更少的空间。附图说明通过下面附解的本专利技术的优选实施例的更具体的说明,本专利技术的上述和其他目的、特点和优点将会变得更加清楚,在全部的不同附图中,类似的附图标号表示相同的元件。附图不必按照比例,重点放在说明本专利技术的原理。图1包括按照本专利技术的一个实施例的、存储系统的双向环布局的配置的示意方框图。图2包括按照本专利技术的存储模块的一个实施例的示意方框图,它可以以图1所示的双向环布局存储系统来实现。图3包括按照本专利技术的存储模块的另一个实施例的示意方框图,它可以以图1所示的双向环布局存储系统来实现。图4包括按照本专利技术的另一个实施例的存储系统的双向环布局的另一种配置的示意方框图。图5包括按照本专利技术的存储模块的另一个实施例的示意方框图,它可以以图4所示的双向环布局存储系统来实现。图6包括按照本专利技术的存储模块的另一个实施例的示意方框图,它可以以图4所示的双向环布局存储系统来实现。图7包括按照本专利技术的另一个实施例的存储模块的示意方框图,它可以用于在此所述的所有存储系统。具体实施例方式图1包括按照本专利技术的一个实施例的、存储系统的双向环布局的配置的示意方框图。这种配置包括存储器控制器150;多个存储模块110a-110n,其中n可以是大于1的任何数字;信号线140a~140n+1。在信号线140a~140n+1上,多个存储模块110a~110n经由菊花链缓冲器130a~130n彼此连接。信号线140a~140n+1包括多条线路。这多条线路可以是数据信号线或控制(CA)信号线,控制信号线可以包括例如寻址线、命令线和时钟线。在传统的点到点连接中,数据信号线和CA信号线是物理地分离的线路,这与图1的本专利技术的配置相反,其中信号线140a~140n+1是由数据信号和CA信号共享的多功能的信号线。存储器控制器150经由信号线140a连接到所述多个存储模块的第一存储模块110a,并且经由信号线140n+1连接到最后的存储模块110n。存储器控制器150在端口150-1利用双向驱动器152a和152b驱动和接收信号。存储器控制器150也利用缓冲器151驱动来自端口150-2的信号。第一存储模块110a包括缓冲器130a。信号线140a连接到缓冲器130a的第一端口130a-1。缓冲器130a自端口130a-3和130a-4通过信号线连接到存储器件或电路120a。缓冲器130a还通过信号线140b经由端口130a-2连接到存储模块110b的缓冲器130b的第一端口130b-1。第二存储模块110b包括缓冲器130b。信号线140b连接到缓冲器130b的第一端口130b-1。缓冲器130b通过信号线从端口130b-3和130b-4连接到存储器件或电路120b。缓冲器130b还通过信号线140c经由端口130b-2连接到下一个存储模块(在此未示出)的缓冲器的第一端口。第n个存储模块110n包括缓冲器130n。信号线140n连接到缓冲器130n的第一端口130n-1。缓冲器130n通过信号线从端口130n-3和130n-4连接到存储器件120n。缓冲器还通过信号线140n+1经由端口130n-2连接到存储器控制器。为了说明图1的系统的操作,假定存储器控制器150向第一存储模块110a发出写命令外加地址信号和数本文档来自技高网...

【技术保护点】
一种存储系统,包括:由CA信号和数据信号共享的信号路径;存储器控制器,用于在信号路径的第一端发送CA信号,并且在数据路径的第二端双向地发送数据信号;多个存储模块,以闭环配置由信号路径来连接多个存储模块和存储控制器。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:庆桂显
申请(专利权)人:三星电子株式会社
类型:发明
国别省市:KR[韩国]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1