卫星通信体制测试装置制造方法及图纸

技术编号:28588107 阅读:21 留言:0更新日期:2021-05-25 19:31
本申请公开了一种卫星通信体制测试装置,包括基带处理芯片FPGA;多组射频电路,包括多个零中频射频芯片以及分别与多个零中频射频芯片连接的射频前端电路;ZYNQ芯片,包括处理系统和可编程逻辑,处理系统与可编程逻辑通过DMA控制器连接,处理系统通过SPI接口分别与多个零中频射频芯片连接,可编程逻辑通过JESD204B接口与各个零中频射频芯片连接,且可编程逻辑通过SRIO接口与基带处理芯片FPGA连接。本申请通过设置多组射频电路,不仅能够实现同时配置多种可测试的工作频率的目的,还起到了扩展同时支持的测试体制的数量的效果;零中频射频芯片的设置可以达到缩小卫星通信体制测试平台体积并降低成本和功耗的目的。

【技术实现步骤摘要】
卫星通信体制测试装置
本申请涉及计算机
,具体涉及一种卫星通信体制测试装置。
技术介绍
随着通信技术的高速发展,下一代通信设备对传输容量需求日益增大,满足对图像、视频、语音等数据或信号传输和处理的终端设备也日益丰富,因而需要对不同卫星通信体制的终端进行协议一致性测试,以提高信号传输质量和可靠性。目前的卫星通信体制标准主要是卫星运营商或产品生产商制订的企业标准,另有少量的行业标准和国家标准,国际组织制订的标准包括DVB-S、DVB-RCS和DVB-S2标准。然而,目前的卫星通信体制测试平台仅能够同时对一种卫星通信体制标准进行测试,存在支持的体制比较单一的问题。同时,由于当前的无线通信测试平台主要采用超外差结构射频芯片,因此,目前的卫星通信体制测试平台还存体积大、造价高、功耗大的问题。
技术实现思路
为了解决上述卫星通信体制测试平台存在的支持的体制单一、模块化、大型化、成本高和功耗大中至少一个技术问题,本申请提供一种卫星通信体制测试装置。本申请提供了一种卫星通信体制测试装置,包括:基带处理芯片FPGA;多组射频电路,包括多个零中频射频芯片以及分别与多个所述零中频射频芯片连接的射频前端电路;ZYNQ芯片,包括处理系统和可编程逻辑,所述处理系统与所述可编程逻辑通过DMA控制器连接,所述处理系统通过SPI接口分别与多个所述零中频射频芯片连接,所述可编程逻辑通过JESD204B接口与各个所述零中频射频芯片连接,且所述可编程逻辑通过SRIO接口与所述基带处理芯片FPGA连接。进一步地,所述射频前端电路包括:信号接收电路,包括依次连接的第一天线、衰减器和功率放大器;信号发送电路,包括依次连接的第二天线、衰减器、增益调节器和低噪声放大器。进一步地,该装置还包括上位机,上位机通过以太网接口与所述处理系统连接。进一步地,零中频射频芯片为ADRV9009芯片。进一步地,ADRV9009芯片的工作频率范围为75Mhz~6GHz,信号带宽为200MH。进一步地,基带处理芯片FPGA为KU085或KU095。本申请通过设置多组射频电路,不仅能够实现同时配置多种可测试的工作频率的目的,还起到了扩展同时支持的测试体制的数量的效果;而且,零中频射频芯片的设置可以达到缩小卫星通信体制测试平台体积并降低成本和功耗的效果;通过多组射频电路、基带处理芯片FPGA和ZYNQ芯片的配合,可以实现卫星通信体制测试平台的测试体制多样化、小型化目的,同时还可以降低卫星通信体制测试平台的成本。附图说明为了更清楚地说明本申请实施例中的技术方案,下面将对本申请实施例描述中所需要使用的附图作简单地介绍。图1为本申请实施例提供的一种卫星通信体制测试装置的框图结构示意图。具体实施方式为了使本申请的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本申请进行进一步详细说明。应当理解,此处所描述的具体实施例仅用以解释本申请,并不用于限定本申请。需要说明的是,虽然在装置示意图中进行了功能模块划分,在流程图中示出了逻辑顺序,但是在某些情况下,可以以不同于装置中的模块划分,或流程图中的顺序执行所示出或描述的步骤。下面详细描述本技术的实施例,所述实施例的示例在附图中示出,其中自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。下面通过参考附图描述的实施例是示例性的,仅用于解释本技术,而不能理解为对本技术的限制。在本技术的描述中,若干的含义是一个或者多个,多个的含义是两个以上,大于、小于、超过等理解为不包括本数,以上、以下、以内等理解为包括本数。如果有描述到第一、第二只是用于区分技术特征为目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量或者隐含指明所指示的技术特征的先后关系。在本技术的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本技术中的具体含义在本说明书的描述中,参考术语“一个实施例”、“一些实施例”、“示意性实施例”、“示例”、“具体示例”、或“一些示例”等的描述意指结合该实施例或示例描述的具体特征、结构、材料或者特点包含于本技术的至少一个实施例或示例中。在本说明书中,对上述术语的示意性表述不一定指的是相同的实施例或示例。而且,描述的具体特征、结构、材料或者特点可以在任何的一个或多个实施例或示例中以合适的方式结合。上面结合附图对本技术实施例作了详细说明,但是本技术不限于上述实施例,在所属
普通技术人员所具备的知识范围内,还可以在不脱离本技术宗旨的前提下作出各种变化。为使本申请的目的、技术方案和优点更加清楚,下面将结合附图对本申请实施方式作进一步地详细描述。本申请提供了一种卫星通信体制测试装置,如图1所示,该装置包括基带处理芯片FPGA10、多组射频电路和ZYNQ芯片20。其中,多组射频电路包括多个零中频射频芯片30以及分别与多个零中频射频芯片连接的射频前端电路;ZYNQ芯片包括处理系统(ProcessingSystem,简称PS)和可编程逻辑(ProgrammableLogic,简称PL),处理系统与可编程逻辑通过DMA控制器连接,处理系统通过SPI接口分别与多个零中频射频芯片连接,可编程逻辑通过JESD204B接口分别与多个零中频射频芯片连接,可编程逻辑通过SRIO接口与基带处理芯片FPGA10连接。本实施例提供的装置包括3组射频电路,即,提供有3个零中频射频芯片以及与各个零中频射频芯片分别连接的射频前端电路。当然,本领域技术人员可根据实际需要,选择射频电路的数量。在本实施例中,射频前端电路包括信号接收电路和信号发送电路,其中,信号接收电路包括依次电连接的第一天线、衰减器和功率放大器;信号发送电路包括依次电连接的第二天线、衰减器、增益调节器和低噪声放大器。应用前,通过ZYNQ芯片20的处理系统配置各个零中频射频芯片30的接收频点和带宽,并通过其各自对应的射频前端电路(例如LNA、VGA、DSA器件)进行模拟调节,以得到合适的信号功率。通过为这三个射频芯片分配配置不同的频点和带宽,并通过对这三个射频芯片分别对应的射频前端电路的调整,使得本申请实施例提供的装置能够对三种不同信号功率的无线信号进行测试。应用时,通过第二天线接收电子设备(如支撑2G、3G、4G、5G等无线通信信号的手机、DVB卫星手机终端等)发送的无线信号。由于本申请实施例提供的装置包括多个零中频射频芯片,因此,通过对应的支持该无线信号的信号频率的零中频射频芯片的射频前端电路的信号接收进行处理。例如,天线端采集的模拟信本文档来自技高网
...

【技术保护点】
1.一种卫星通信体制测试装置,其特征在于,包括:/n基带处理芯片FPGA;/n多组射频电路,包括多个零中频射频芯片以及分别与多个所述零中频射频芯片连接的射频前端电路;/nZYNQ芯片,包括处理系统和可编程逻辑,所述处理系统与所述可编程逻辑通过DMA控制器连接,所述处理系统通过SPI接口分别与多个所述零中频射频芯片连接,所述可编程逻辑通过JESD204B接口分别与多个所述零中频射频芯片连接,且所述可编程逻辑通过SRIO接口与所述基带处理芯片FPGA连接。/n

【技术特征摘要】
1.一种卫星通信体制测试装置,其特征在于,包括:
基带处理芯片FPGA;
多组射频电路,包括多个零中频射频芯片以及分别与多个所述零中频射频芯片连接的射频前端电路;
ZYNQ芯片,包括处理系统和可编程逻辑,所述处理系统与所述可编程逻辑通过DMA控制器连接,所述处理系统通过SPI接口分别与多个所述零中频射频芯片连接,所述可编程逻辑通过JESD204B接口分别与多个所述零中频射频芯片连接,且所述可编程逻辑通过SRIO接口与所述基带处理芯片FPGA连接。


2.根据权利要求1所述的装置,其特征在于,所述射频前端电路包括:
信号接收电路,包括依次连接的第一天线、衰减器和功...

【专利技术属性】
技术研发人员:吉鸿伟赵峰苏泳涛王本庆施渊籍周一青石晶林
申请(专利权)人:中科院计算技术研究所南京移动通信与计算创新研究院
类型:新型
国别省市:江苏;32

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1