本发明专利技术涉及一种控制访问寄存器的装置、方法及集成电路芯片,其中装置包括:接口,用于接收外部电路发送的用于验证的验证信息;第一模块,用于根据接口接收到的验证信息在预先设置的至少一个信息中找到匹配的信息,并根据匹配的信息生成指示连通电路的连接信号,其中,至少一个信息中的每一个信息与至少一个寄存器对应;至少一个第二模块,至少一个第二模块中的每一个第二模块与至少一个寄存器对应连接,至少一个第二模块用于根据第一模块生成的连接信号连通至少一对应寄存器与外部电路;方法通过在外部电路访问寄存器前,对外部电路进行验证,避免了寄存器被误设。其中集成电路芯片包括寄存器与控制访问寄存器的装置。上述技术方案避免了寄存器被误设。
【技术实现步骤摘要】
本专利技术涉及一种集成电路系统技术,尤其涉及一种控制访问寄存器的装置、方法及集成电路芯片。
技术介绍
集成电路系统中,可靠性作为一个重要的指标,直接表示了集成电路系统的稳定性和可用性。系统的功能越强大,其需要配置的寄存器也就越多,例如数字信号处理器(DSP,Digital Signal processing)等专用集成电路芯片(ASIC Chip),都是通过特定的接口去访问和改写电路中其他专用芯片内部的寄存器来达到控制整个集成电路系统工作的目的。系统中的处理器根据软件指令配置该芯片的内部资源,如对系统中的寄存器进行设置,以及通过各类总线接口配置该芯片所管理的其他专用芯片,来执行软件指令。因此,芯片中的寄存器的设置直接决定了该芯片所处的工作模式及工作参数,寄存器设置是否正确,直接决定该芯片是否正常工作。实际系统中,由于受软件和硬件本身的可靠性限制,如软件本身存在错误(BUG),硬件元器件出现失效导致程序错误等等,使得无法完全避免寄存器出现设置错误的情况。为了避免错误设置寄存器,提高系统的可靠性,目前,有两种方案,一种方案是在系统中增加冗余硬件元器件,对实现某一功能的硬件作备份,当主电路异常时,启动备用电路并接替主用电路工作。另一种方案是增加软件可靠性,为控制器等增加看门狗等监控装置。在实现本专利技术过程中,专利技术人发现现有技术中至少存在如下问题增加冗余硬件元器件虽可实现功能电路的备份,却无法避免寄存器被误设,只是在误设寄存器后采取补救措施;提高软件可靠性无法解决硬件故障导致的问题,看门狗等监控装置虽然可在系统故障后对控制器作尝试性的恢复工作,但这仍无法避免寄存器被误设,也只是误设寄存器后采取的一种补救措施,并且需要在硬件完好的前提下实现,此外,在监控装置起作用前,仍存在一段不可控时间,影响系统正常工作。
技术实现思路
本专利技术实施例的目的在于针对现有技术存在的问题,提出一种控制访问寄存器的装置、方法及集成电路芯片,以避免寄存器被误设。为实现上述目的,本专利技术实施例提供了一种控制访问寄存器的装置,包括接口、第一模块及至少一个第二模块;其中,接口用于接收外部电路发送的用于验证的验证信息;第一模块用于根据所述接口接收到的验证信息在预先设置的至少一个信息中找到匹配的信息,并根据所述匹配的信息生成指示连通电路的连接信号,其中,所述至少一个信息中的每一个信息与至少一个寄存器对应;所述至少一个第二模块中的每一个第二模块与至少一个寄存器对应连接,所述至少一个第二模块用于根据所述第一模块生成的连接信号连通对应的寄存器与所述外部电路。为实现上述目的,本专利技术实施例还提供了一种控制访问寄存器的方法,包括接收用于验证的验证信息;根据所述验证信息在预先设置的至少一个信息中找到匹配的信息后,发送用于指示连通电路的连接信号,其中,所述至少一个信息中的每一个信息与至少一个寄存器对应;根据所述连接信号连通所述匹配的信息对应的寄存器与外部电路,所述外部电路访问对应的所述寄存器。为实现上述目的,本专利技术实施例还提供了一种集成电路芯片,包括寄存器,所述集成电路芯片还包括接口、第一模块及至少一个第二模块;接口用于接收外部电路发送的用于验证的验证信息;所述第一模块用于根据所述接口接收到的验证信息在预先设置的至少一个信息中找到匹配的信息,并根据所述匹配的信息生成指示连通电路的连接信号,其中,所述至少一个信息中的每一个信息与至少一个寄存器对应;所述至少一个第二模块中的每一个第二模块与至少一个所述寄存器对应连接,所述至少一个第二模块用于根据所述第一模块生成的连接信号连通对应的寄存器与所述外部电路。为实现上述目的,本专利技术实施例还提供了一种集成电路芯片,包括寄存器和控制器,其中,所述控制器与所述寄存器之间连接控制访问寄存器的装置,所述控制访问寄存器的装置控制所述控制器对所述寄存器的访问;所述控制访问寄存器的装置包括接口、第一模块及至少一个第二模块;接口用于接收外部电路发送的用于验证的验证信息;所述第一模块用于根据所述接口接收到的验证信息在预先设置的至少一个信息中找到匹配的信息,并根据所述匹配的信息生成指示连通电路的连接信号,其中,所述至少一个信息中的每一个信息与至少一个寄存器对应;所述至少一个第二模块中的每一个第二模块与至少一个寄存器对应连接,所述至少一个第二模块用于根据所述第一模块生成的连接信号连通对应的寄存器与所述外部电路。通过上述技术方案,通过第一模块对外部电路进行验证来控制外部电路访问寄存器,避免了寄存器被误设。下面通过附图和实施例,对本专利技术的技术方案做进一步的详细描述。附图说明图1为本专利技术控制访问寄存器的装置实施例一的结构示意图;图2为本专利技术控制访问寄存器的装置实施例二的结构示意图;图3为本专利技术控制访问寄存器的装置实施例三的结构示意图; 图4为本专利技术控制访问寄存器的装置实施例四的结构示意图;图5为本专利技术控制访问寄存器的装置实施例五的结构示意图;图6为本专利技术控制访问寄存器的装置实施例六的结构示意图;图7为本专利技术控制访问寄存器的装置实施例七的结构示意图;图8为本专利技术控制访问寄存器的装置实施例八的结构示意图;图9为本专利技术控制访问寄存器的装置实施例九的结构示意图;图10为本专利技术控制访问寄存器的装置实施例十的结构示意图;图11为本专利技术控制访问寄存器的装置实施例十一的结构示意图;图12为本专利技术控制访问寄存器的装置实施例十二的结构示意图;图13为本专利技术集成电路芯片一实施例的结构示意图;图14为本专利技术集成电路芯片另一实施例的结构示意15为本专利技术控制访问寄存器的方法实施例一的流程图;图16为本专利技术控制访问寄存器的方法实施例二的流程图。具体实施例方式图1为本专利技术控制访问寄存器的装置实施例一的结构示意图,控制访问寄存器的装置00包括接口5、第一模块1和至少两个第二模块2,每个第二模块2至少与至少一个寄存器连接;接口5从配置总线9接收来自外部电路如控制器的用于验证的验证信息,第一模块1根据验证信息在预先设置的信息中找到匹配的信息,如判断接口5接收到的验证信息与预先设置的一个信息是否一致,若一致,则生成一指示连通电路的信号,若不一致,则第二模块2保持断开,避免了对寄存器的错误改写;第二模块2为开关装置,设置在寄存器的前端;在外部电路访问寄存器前,第二模块2处于关闭状态,寄存器与外部电路断开;接收到第一模块1生成的指示连通电路的信号时,第二模块2导通,连通寄存器与外部电路,提高了寄存器被访问的安全性,尤其是对专用芯片中的寄存器进行写操作的情况下,通过输入正确的验证信息获得设置权限,有效保证了外部电路如控制器失效情况下,寄存器仍能正常工作,避免了系统故障影响的扩大以及系统的瘫痪。图2为本专利技术控制访问寄存器的装置实施例二的结构示意图,其与本专利技术控制访问寄存器的装置实施例一的不同之处在于控制访问寄存器的装置01设置一个第二模块2控制所有需要保护的寄存器,简化了装置,节约了成本。如图3、图4所示,控制访问寄存器的装置的实施例三及实施例四,其中,实施例三与本专利技术控制访问寄存器的装置实施例一的不同之处在于每一寄存器与对应的第二模块2之间还设有一个第三模块3;实施例四与本专利技术控制访问寄存器的装置实施例二的不同之处在于每一寄存器与对应的第二模块2之间还设有一个第三模块3。第三模块3,第三模块本文档来自技高网...
【技术保护点】
一种控制访问寄存器的装置,其特征在于,包括:接口,用于接收外部电路发送的用于验证的验证信息;第一模块,用于根据所述接口接收到的验证信息在预先设置的至少一个信息中找到匹配的信息,并根据所述匹配的信息生成指示连通电路的连接信号, 其中,所述至少一个信息中的每一个信息与至少一个寄存器对应;至少一个第二模块,所述至少一个第二模块中的每一个第二模块与至少一个寄存器对应连接,所述至少一个第二模块用于根据所述第一模块生成的连接信号连通对应的寄存器与所述外部电路。
【技术特征摘要】
【专利技术属性】
技术研发人员:马黎,
申请(专利权)人:华为技术有限公司,
类型:发明
国别省市:94[中国|深圳]
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。