用于物流传输收发装置的双总线控制电路制造方法及图纸

技术编号:2778579 阅读:194 留言:0更新日期:2012-04-11 18:40
本实用新型专利技术涉及一种双总线控制电路,特别涉及一种用于物流传输收发装置的双总线控制电路;用于物流传输收发装置的双总线控制电路含有微处理器和外围控制器,微处理器的输入/输出端口含有低电压端口和高电压端口,外围控制器含有数据存储器、显示器和CAN总线控制器,数据存储器的数据口和地址口与所述低电压端口连接,显示器和CAN总线控制器的外接端口与所述高电压端口连接,低电压端口的电压值在0~3.3V之间,高电压端口的电压值在0~5V之间;本实用新型专利技术提供了一种结构简单、运行速度快、可靠性高的用于物流传输收发装置的双总线控制电路。(*该技术在2018年保护过期,可自由使用*)

Double bus control circuit for logistic transmission and receiving device

The utility model relates to a double bus control circuit, in particular to a double bus control circuit used for transmission transceiver; double bus control circuit used for transmission transceiver with microprocessor and peripheral controller, input / output port of the microprocessor with low voltage and high voltage port port, the peripheral controller contains data storage and display and CAN bus controller, data storage and data port address port is connected to the low voltage port, display and CAN bus controller of the external port connected with the high voltage port, low voltage port voltage value between 0 ~ 3.3V, voltage high voltage port value is between 0 and 5V; the utility model provides a simple structure, fast operation and high reliability for logistics transmission transceiver Dual bus control circuit based on.

【技术实现步骤摘要】

本技术涉及一种双总线控制电路,特别涉及一种用 于物流传输收发装置的双总线控制电路。(二) 、
技术介绍
物流传输收发装置中的控制电路是整个物流传输系统中 的重要控制单元,它控制着物流传输系统的正常运行,由于其需要控制多种部 件,致使其电路复杂,这不仅影响其工作速度,而且电路的繁杂也使其成本提 高、可靠性降低,因此需要对其进行改进。(三) 、
技术实现思路
本技术要解决的技术问题是克服现有技术的缺陷,提供一种结构简 单、运行速度快、可靠性高的用于物流传输收发装置的双总线控制电路。 本技术的技术方案一种用于物流传输收发装置的双总线控制电路,含有微处理器和外围控制 器,微处理器的输入/输出端口含有低电压端口和高电压端口,外围控制器含有 数据存储器、显示器和CAN总线控制器,数据存储器的数据口和地址口与低电 压端口连接,显示器和CAN总线控制器的外接端口与高电压端口连接。低电压端口的电压值在0 3.3V之间,高电压端口的电压值在0 5V之间。微处理器的型号为C8051F020;数据存储器的型号为SST39VF016; CAN 总线控制器的型号为SJA1000;显示器的型号为LCD320240。低电压端口含有微处理器的P4.0 P4.7脚、P5.0 P5.7脚、P6.0 P6.7脚和 P7.0 P7.7脚,微处理器的P7.0 P7.7脚分别与数据存储器的DQ0 DQ7脚连 接,微处理器的P6.0 P6.7脚分别与数据存储器的A0 A7脚连接,微处理器 的P5.0 P5.7脚分别与数据存储器的A8 A15脚连接,微处理器的P4.0 P4.4 脚分别与数据存储器的A16 A20脚连接,微处理器的P4.5 P4.7脚分别与数 据存储器的CE弁脚、OE弁脚、WE弁脚连接;高电压端口含有微处理器的P0.5 P0.7脚、P2.0 P2.3脚和P3.0 P3.7脚,微处理器的P3.0 P3.7脚分别与显示 器的D0 D7脚和CAN总线控制器的AD0 AD7脚连接,微处理器的P0.5 P0.7脚分别与显示器的ALE脚、RD脚、WR脚和CAN总线控制器的AEL/AS脚、 RD/E脚、WR脚连接,微处理器的P2.0 P2.2脚分别与显示器的A0脚、Al脚、 CS脚连接,微处理器的P2.3脚与CAN总线控制器的CS脚连接。高电压端口与上拉电阻的一端连接,上拉电阻的另一端与5V电源连接。本技术的有益效果1. 本技术利用型号为SST39VF016的微处理器的输入/输出端口具有0 5V容忍电压的特点,将微处理器的输入/输出端口分为0 3.3V的低电压端 口和0 5V高电压端口,可同时兼容电源电压为3.3V和5V的外围控制器。2. 本技术的微处理器由于采用了双总线方案,因此,其与外围控制器连接时不需要使用锁存器进行电压转换,使得整个电路结构简单、运行速度 快、可靠性高。(四) 、附图说明图1为用于物流传输收发装置的双总线控制电路的原理框图示意图; 图2为用于物流传输收发装置的双总线控制电路的电路原理示意(五) 具体实施方式参见图l、图2,图中, 一种用于物流传输收发装置的双总线控制电路,含 有微处理器U1和外围控制器,微处理器U1的输入/输出端口含有低电压端口和 高电压端口,外围控制器含有数据存储器U2、显示器U4和CAN总线控制器 U3,数据存储器U2的数据口和地址口与低电压端口连接,显示器U4和CAN 总线控制器U3的外接端口与高电压端口连接。低电压端口的电压值在0 3.3V之间,高电压端口的电压值在0 5V之间。微处理器U1的型号为C8051F020;数据存储器U2的型号为SST39VF016; CAN总线控制器U3的型号为SJA1000;显示器U4的型号为LCD320240。低电压端口含有微处理器U1的P4.0 P4.7脚、P5.0 P5.7脚、P6.0 P6.7 脚和P7.0 P7.7脚,微处理器Ul的P7.0 P7.7脚分别与数据存储器U2的DQ0 DQ7脚连接,微处理器Ul的P6.0 P6.7脚分别与数据存储器U2的A0 A7脚 连接,微处理器Ul的P5.0 P5.7脚分别与数据存储器U2的A8 A15脚连接, 微处理器Ul的P4.0 P4.4脚分别与数据存储器U2的A16 A20脚连接,微处理器Ul的P4.5 P4.7脚分别与数据存储器U2的CE弁脚、OE弁脚、WE弁脚连接; 高电压端口含有微处理器U1的P0.5 P0.7脚、P2.0 P2.3脚和P3.0 P3.7脚, 微处理器Ul的P3.0 P3.7脚分别与显示器U4的D0 D7脚和CAN总线控制 器U3的AD0 AD7脚连接,微处理器Ul的P0.5 P0.7脚分别与显示器U4的 ALE脚、RD脚、WR脚和CAN总线控制器U3的AEL/AS脚、RD/E脚、WR 脚连接,微处理器Ul的P2.0 P2.2脚分别与显示器U4的AO脚、Al脚、CS 脚连接,微处理器Ul的P2.3脚与CAN总线控制器U3的CS脚连接。微处理器U1的P0.5 P0.7脚、P2.0 P2.3脚和P3.0 P3.7脚分别与上拉电 阻R14、 R13、 R12、 R22、 R21、 R20、 R19、 Rll、 RIO、 R9、 R8、 R7、 R6、 R5、 R4的一端连接,上拉电阻R14、 R13、 R12、 R22、 R21、 R20、 R19、 Rll、 RIO、 R9、 R8、 R7、 R6、 R5、 R4的另一端与5V电源连接。权利要求1、一种用于物流传输收发装置的双总线控制电路,含有微处理器和外围控制器,其特征是微处理器的输入/输出端口含有低电压端口和高电压端口,外围控制器含有数据存储器、显示器和CAN总线控制器,数据存储器的数据口和地址口与所述低电压端口连接,显示器和CAN总线控制器的外接端口与所述高电压端口连接。2、 根据权利要求1所述的用于物流传输收发装置的双总线控制电路,其特 征是所述低电压端口的电压值在0 3.3V之间,所述高电压端口的电压值 在0 5V之间。3、 根据权利要求1或2所述的用于物流传输收发装置的双总线控制电路, 其特征是所述微处理器的型号为C8051F020;所述数据存储器的型号为 SST39VF016;所述CAN总线控制器的型号为SJA1000;所述显示器的型号 为LCD320240。4、 根据权利要求3所述的用于物流传输收发装置的双总线控制电路,其特 征是所述低电压端口含有微处理器的P4.0 P4.7脚、P5.0 P5.7脚、P6.0 P6.7脚和P7.0 P7.7脚,所述微处理器的P7.0 P7.7脚分别与数据存储器的 DQ0 DQ7脚连接,微处理器的P6.0 P6.7脚分别与数据存储器的A0 A7 脚连接,微处理器的P5.0 P5.7脚分别与数据存储器的A8 A15脚连接,微 处理器的P4.0 P4.4脚分别与数据存储器的A16 A20脚连接,微处理器的 P4.5 P4.7脚分别与数据存储器的CE弁脚、OE弁脚、WE弁脚连接;所述高电 压端口含有微处理器的P0.5 P0.7脚、P2.0 P2.3脚和P3.0 P3.7脚,所述 微处理器的P3.0 P3.7脚分别与显示器的D0 D7脚和CAN总线控制器的 AD0 A本文档来自技高网...

【技术保护点】
一种用于物流传输收发装置的双总线控制电路,含有微处理器和外围控制器,其特征是:微处理器的输入/输出端口含有低电压端口和高电压端口,外围控制器含有数据存储器、显示器和CAN总线控制器,数据存储器的数据口和地址口与所述低电压端口连接,显示器和CAN总线控制器的外接端口与所述高电压端口连接。

【技术特征摘要】

【专利技术属性】
技术研发人员:程舒秋范洪兵侯兆锋
申请(专利权)人:河南省脱颖实业有限公司
类型:实用新型
国别省市:41[中国|河南]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1