GOA电路、阵列基板和显示面板制造技术

技术编号:27216065 阅读:38 留言:0更新日期:2021-02-04 11:33
本申请公开了一种GOA电路、阵列基板和显示面板,阵列基板包括多个驱动区域,GOA电路包括选择电路和GOA驱动电路,选择电路输出端与GOA驱动电路的输入端连接;选择电路包括选择信号运算单元,选择信号运算单元用于生成选择信号,并将所述选择信号输入至所述GOA驱动电路;GOA驱动电路用于驱动阵列基板进行显示;在多个驱动区域中包括至少一个目标驱动区域,目标驱动区域包括一个选择电路与至少一个GOA驱动电路。本申请提供的GOA电路包括选择电路和GOA驱动电路,且选择电路的输出端与GOA驱动电路的输入端连接,使得可以利用选择电路,实现对不同区域GOA驱动电路的驱动,进而实现对驱动区域分区控制;使得电路可以快速响应,且无需逐行扫描降低功耗。需逐行扫描降低功耗。需逐行扫描降低功耗。

【技术实现步骤摘要】
GOA电路、阵列基板和显示面板


[0001]本申请涉及显示面板
,尤其涉及一种GOA电路、阵列基板和显示面板。

技术介绍

[0002]目前,显示装置作为电子设备的显示部件已经广泛的应用于各种电子产品中,而GOA(Gate Driver On Array)电路是显示装置中的一个重要组成部分,GOA,也就是利用现有薄膜晶体管液晶显示器Array制程将栅极行扫描驱动信号电路制作在Array基板上,实现对栅极逐行扫描的驱动方式的一项技术。
[0003]随着显示技术的发展,GOA技术应用类型的多样化,例如面内指纹识别中对于指纹的快速识别、折叠屏中折叠后仅对正面(1/2、1/3屏)显示区域进行画面刷新,这些应用都要求驱动能够快速响应,对于驱动区域的分区控制需求逐渐强烈,若采用常规方式逐行扫描实现这些操作会有以下问题:首先,由于每行都操作使得扫描速率变慢,其次功耗增加。

技术实现思路

[0004]本申请实施例提供一种GOA电路,通过在现有的GOA驱动电路上新增一选择电路,使得可以利用选择电路实现对驱动区域的分区控制的效果,达到电路快速响应,节省功耗的目的。
[0005]本申请实施例提供一种GOA电路,应用于阵列基板,
[0006]所述阵列基板包括多个驱动区域,所述GOA电路包括选择电路和GOA驱动电路,所述选择电路输出端与所述GOA驱动电路的输入端连接;
[0007]所述选择电路包括选择信号运算单元,所述选择信号运算单元用于生成选择信号,并将所述选择信号输入至所述GOA驱动电路
[0008]所述GOA驱动电路用于驱动所述阵列基板进行显示;
[0009]在所述多个驱动区域中包括至少一个目标驱动区域,所述目标驱动区域包括一个所述选择电路与至少一个所述GOA驱动电路。
[0010]进一步的,所述选择电路还包括:
[0011]选择信号保持单元,所述选择信号保持单元维持所述选择信号;
[0012]运算控制单元,所述运算控制单元控制所述选择信号运算单元生成所述选择信号;
[0013]所述选择信号运算单元分别和所述运算控制单元以及所述选择信号保持单元连接,所述运算控制单元和所述选择信号保持单元连接。
[0014]进一步的,所述运算控制单元包括:第一薄膜晶体管(T1)和第七薄膜晶体管(T7);
[0015]其中,第一薄膜晶体管(T1)的漏级与所述第七薄膜晶体管(T7)的源级连接;所述第一薄膜晶体管(T1)和所述第七薄膜晶体管(T7)分别与所述选择信号保持单元连接。
[0016]进一步的,所述选择信号运算单元包括所述第二薄膜晶体管(T2)、所述第三薄膜晶体管(T3)、所述第九薄膜晶体管(T9)和所述第十一薄膜晶体管(T11);
[0017]其中,所述第九薄膜晶体管(T9)的漏级与所述第二薄膜晶体管(T2)的源级连接,所述第二薄膜晶体管(T2)的漏级分别与所述第三薄膜晶体管(T3)的栅极和源级连接,所述第三薄膜晶体管(T3)的源级与所述第十一薄膜晶体管(T11)的漏级连接。
[0018]进一步的,所述第九薄膜晶体管(T9)的栅极与所述第一薄膜晶体管(T1)的源级连接,所述第十一薄膜晶体管(T11)的栅极与所述第八薄膜晶体管(T8)的漏级连接。
[0019]进一步的,所述选择信号保持单元包括:所述第五薄膜晶体管(T5)、所述第六薄膜晶体管(T6)、所述第八薄膜晶体管(T8)和所述第十薄膜晶体管(T10),所述选择信号保持单元与所述第十一薄膜晶体管(T11)连接;
[0020]其中,所述第八薄膜晶体管(T8)的漏级与所述第六薄膜晶体管(T6)源级、所述第五薄膜晶体管(T5)的栅极、所述第十薄膜晶体管(T10)的栅极连接,所述第五薄膜晶体管(T5)的漏级与所述第十薄膜晶体管(T10)的漏级连接。
[0021]进一步的,所述GOA电路中的选择电路的数量,与所述多个驱动区域中驱动区域的数量相同。
[0022]进一步的,所述选择电路为多个,所述GOA驱动电路为多个,同一个所述驱动区域内所述选择电路的数量与所述GOA驱动电路的数量相同。
[0023]本申请还提供一种阵列基板,所述阵列基板包括如上任一项所述的GOA电路。
[0024]本申请还提供一种显示面板,所述显示面板包括如上任一项所述的阵列基板。
[0025]本申请实施例提供的GOA电路,包括选择电路和GOA驱动电路,且选择电路的输出端与GOA驱动电路的输入端连接,使得可以利用选择电路,实现对不同区域GOA驱动电路的驱动,进而实现对驱动区域分区控制;使得电路可以快速响应,且无需逐行扫描降低功耗。
附图说明
[0026]下面结合附图,通过对本申请的具体实施方式详细描述,将使本申请的技术方案及其它有益效果显而易见。
[0027]图1为本申请实施例提供的阵列基板的电路结构一实施例示意图;
[0028]图2为本申请实施例提供的选择电路一实施例示意图;
[0029]图3为本申请实施例提供的GOA驱动电路一实施例示意图;
[0030]图4为本申请实施例提供的电路信号时序图一实施例示意图。
具体实施方式
[0031]下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
[0032]在本申请的描述中,需要理解的是,术语“中心”、“纵向”、“横向”、“长度”、“宽度”、“厚度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”、“顺时针”、“逆时针”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本申请和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本申请的限制。此外,术语“第一”、“第二”仅用于
描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个所述特征。在本申请的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
[0033]在本申请的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接或可以相互通讯;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通或两个元件的相互作用关系。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本申请中的具体含义。
[0034]在本申请中,除非另有明确的规定和限定,第一特征在第二特征之“上”或之“下”可以包括第一和第二特征直接接触,也可以包括第本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种GOA电路,其特征在于,应用于阵列基板,所述阵列基板包括多个驱动区域,所述GOA电路包括选择电路和GOA驱动电路,所述选择电路输出端与所述GOA驱动电路的输入端连接;所述选择电路包括选择信号运算单元,所述选择信号运算单元用于生成选择信号,并将所述选择信号输入至所述GOA驱动电路;所述GOA驱动电路用于驱动所述阵列基板进行显示;在所述多个驱动区域中包括至少一个目标驱动区域,所述目标驱动区域包括一个所述选择电路与至少一个所述GOA驱动电路。2.根据权利要求1所述的GOA电路,其特征在于,所述选择电路还包括:选择信号保持单元,所述选择信号保持单元维持所述选择信号;运算控制单元,所述运算控制单元控制所述选择信号运算单元生成所述选择信号;所述选择信号运算单元分别和所述运算控制单元以及所述选择信号保持单元连接,所述运算控制单元和所述选择信号保持单元连接。3.根据权利要求2所述的GOA电路,其特征在于,所述运算控制单元包括:第一薄膜晶体管(T1)和第七薄膜晶体管(T7);其中,第一薄膜晶体管(T1)的漏级与所述第七薄膜晶体管(T7)的源级连接;所述第一薄膜晶体管和所述第七薄膜晶体管(T7)分别与所述选择信号保持单元连接。4.根据权利要求3所述的GOA电路,其特征在于,所述选择信号运算单元包括所述第二薄膜晶体管(T2)、所述第三薄膜晶体管(T3)、所述第九薄膜晶体管(T9)和所述第十一薄膜晶体管(T11);其中,所述第九薄膜晶体管(T9)的漏级与所述第二薄膜晶体管(T2)的...

【专利技术属性】
技术研发人员:田超曹海明管延庆周永祥
申请(专利权)人:武汉华星光电技术有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1