像素电路及其驱动方法、显示装置制造方法及图纸

技术编号:27087306 阅读:58 留言:0更新日期:2021-01-25 18:12
本公开提供了一种像素电路,包括:重置电路、阈值补偿电路、数据写入电路、发光控制电路和驱动晶体管,其中,重置电路、阈值补偿电路、数据写入电路和驱动晶体管的控制极连接于控制节点;重置电路配置为在重置控制线的控制下,将重置电源端所提供的重置电压写入至控制节点;阈值补偿电路配置为在补偿控制线的控制下,对驱动晶体管进行阈值补偿;数据写入电路配置为在第一栅线的控制下,根据第一数据线所提供的数据电压来对控制节点进行充电;发光控制电路配置为在发光控制信号线的控制下,控制驱动晶体管的第二极与发光器件的第一极之间的通断;驱动晶体管配置为根据控制节点处的电压输出相应的驱动电流。压输出相应的驱动电流。压输出相应的驱动电流。

【技术实现步骤摘要】
像素电路及其驱动方法、显示装置


[0001]本专利技术涉及显示
,特别涉及一种像素电路及其驱动方法、显示装置。

技术介绍

[0002]显示装置在显示一帧画面的过程,其至少包括驱动阶段和显示阶段,驱动阶段用于完成数据信号的写入,显示阶段用于进行画面显示;其中,一帧画面内显示阶段所占时长的长短,会直接影响最终的显示效果。

技术实现思路

[0003]本专利技术旨在至少解决现有技术中存在的技术问题之一,提出了一种像素电路及其驱动方法、显示装置。
[0004]为实现上述目的,第一方面,本公开提供了一种像素电路,包括:重置电路、阈值补偿电路、数据写入电路、发光控制电路和驱动晶体管,其中,所述重置电路、所述阈值补偿电路、所述数据写入电路和所述驱动晶体管的控制极连接于控制节点;
[0005]所述重置电路,与重置控制线和重置电源端连接,配置为在所述重置控制线的控制下,将所述重置电源端所提供的重置电压写入至所述控制节点;
[0006]所述阈值补偿电路,与补偿控制线连接,配置为在所述补偿控制线的控制下,对所述驱动晶体管进行阈值补偿;
[0007]数据写入电路,与对应的第一栅线和第一数据线连接,配置为在所述第一栅线的控制下,根据所述第一数据线所提供的数据电压来对所述控制节点进行充电;
[0008]所述发光控制电路,与所述驱动晶体管的第二极、发光控制线、发光器件的第一极连接,配置为在所述发光控制信号线的控制下,控制所述驱动晶体管的第二极与所述发光器件的第一极之间的通断;
[0009]所述驱动晶体管,其第一极与第一工作电源端连接,配置为在所述驱动晶体管的第二极与所述发光器件的第一极之间通路时,根据所述控制节点处的电压输出相应的驱动电流。
[0010]在一些实施例中,所述阈值补偿电路包括:第一晶体管;
[0011]所述第一晶体管的控制极与所述补偿控制线连接,所述第一晶体管的第一极与所述控制节点连接,所述第一晶体管的第二极与所述驱动晶体管的第二极连接。
[0012]在一些实施例中,所述重置电路包括:第二晶体管;
[0013]所述第二晶体管的控制极与所述重置控制线连接,所述第二晶体管的第一极与所述控制节点连接,所述第二晶体管的第二极与所述重置电源端连接。
[0014]在一些实施例中,所述数据写入电路包括:第三晶体管和第一电容;
[0015]所述第三晶体管的控制极与所述第一栅线连接,所述第三晶体管的第一极与所述第一数据线连接,所述第三晶体管的第二极与所述第一电容的第一端连接;
[0016]所述第一电容的第二端与所述控制节点连接。
[0017]在一些实施例中,所述发光控制电路包括:第四晶体管;
[0018]所述第四晶体管的控制极与发光控制线连接,所述第四晶体管的第一极与所述驱动晶体管的第二极连接,所述第四晶体管的第二极与所述发光器件的第一端连接。
[0019]在一些实施例中,所述发光控制电路包括:第四晶体管、第五晶体管、第六晶体管和第二电容;
[0020]所述第四晶体管的控制极与发光控制线连接,所述第四晶体管的第一极与所述驱动晶体管的第二极连接,所述第四晶体管的第二极与所述第六晶体管的第一极连接;
[0021]所述第五晶体管的控制极与第二栅线连接,所述第五晶体管的第一极与第二数据线连接,所述第五晶体管的第二极与所述第六晶体管的控制极连接;
[0022]所述第六晶体管的控制极与所述第二电容的第一端连接,所述第六晶体管的第二极与所述发光器件的第一端连接;
[0023]所述第二电容的第二端与公共电源端连接。
[0024]在一些实施例中,所述像素电路的中全部晶体管均为N型晶体管;
[0025]或者,所述像素电路中的全部晶体管均为P型晶体管。
[0026]第二方面,本公开实施例还提供了一种显示装置,包括:显示基板,所述显示基板上包括多个发光器件,所述多个发光器件中的至少一个与前述的一个像素电路连接。
[0027]在一些实施例中,所述像素电路的数量大于或等于2个;
[0028]至少两个所述像素电路同时与相同的重置控制线连接,至少两个所述像素电路同时与相同的补偿控制线连接,至少两个所述像素电路同时与相同的发光控制线相连。
[0029]第三方面,本公开实施例还提供了一种像素电路的驱动方法,其特征在于,所述像素电路采用前述任一所述像素电路,所述像素电路的驱动方法包括:
[0030]在重置阶段,所述发光控制电路在所述重置控制线的控制下,控制所述驱动晶体管的第二极与所述发光器件的第一极之间形成断路;以及,所述重置电路在所述重置控制线的控制下,将所述重置电源端所提供的重置电压写入至所述控制节点;
[0031]在补偿阶段,所述发光控制电路在所述重置控制线的控制下,控制所述驱动晶体管的第二极与所述发光器件的第一极之间形成断路;以及,所述阈值补偿电路在所述补偿控制线的控制下,对所述驱动晶体管进行阈值补偿;
[0032]在驱动阶段中的一个驱动子阶段,所述数据写入电路在所述第一栅线的控制下,根据所述第一数据线所提供的数据电压来对所述控制节点进行充电;
[0033]在显示阶段中的至少部分时间段,所述发光控制电路在所述发光控制信号线的控制下,控制所述驱动晶体管的第二极与所述发光器件的第一极之间的通路,所述驱动晶体管根据所述控制节点处的电压输出相应的驱动电流。
[0034]第四方面,本公开实施例还提供了一种多个像素电路的驱动方法,所述像素电路采用前述任一所述像素电路,多个所述像素电路对应于至少两条所述第一栅线,多个所述像素电路的驱动方法包括:
[0035]在重置阶段,全部所述像素电路内的所述发光控制电路同时在所述重置控制线的控制下,控制各所述像素电路内的所述驱动晶体管的第二极与所述发光器件的第一极之间形成断路;以及,全部所述像素电路内的所述重置电路在所述重置控制线的控制下,将所述重置电源端所提供的重置电压写入至各所述像素电路内的所述控制节点;
Diode,发光二极管)、Micro-LED(微发光二极管)、OLED(Organic Light Emitting Diode,有机发光二极管)或在内的电流驱动的发光器件,在下述实施例中是以LED为例进行的说明。
[0054]此外,在公开中所涉及的各个晶体管可分别独立选自多晶硅薄膜晶体管、非晶硅薄膜晶体管、氧化物薄膜晶体管以及有机薄膜晶体管中的一种。在本公开中涉及到的“控制极”具体是指晶体管的栅极,“第一极”具体是指晶体管的源极,相应的“第二极”具体是指晶体管的漏极。当然,本领域的技术人员应该知晓的是,该“第一极”与“第二极”可进行互换。
[0055]另外,晶体管可以划分为N型晶体管和P型晶体管,本公开中的各晶体管可分别独立选自N型晶体管或P型晶体管;在下述实施例中将以各晶体管均为P型晶体管为例进行示例性描述,其不会对本公开的技术方案产生限制。
[0056]图1为本公开实施例提供的像素电本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种像素电路,其特征在于,包括:重置电路、阈值补偿电路、数据写入电路、发光控制电路和驱动晶体管,其中,所述重置电路、所述阈值补偿电路、所述数据写入电路和所述驱动晶体管的控制极连接于控制节点;所述重置电路,与重置控制线和重置电源端连接,配置为在所述重置控制线的控制下,将所述重置电源端所提供的重置电压写入至所述控制节点;所述阈值补偿电路,与补偿控制线连接,配置为在所述补偿控制线的控制下,对所述驱动晶体管进行阈值补偿;数据写入电路,与对应的第一栅线和第一数据线连接,配置为在所述第一栅线的控制下,根据所述第一数据线所提供的数据电压来对所述控制节点进行充电;所述发光控制电路,与所述驱动晶体管的第二极、发光控制线、发光器件的第一极连接,配置为在所述发光控制信号线的控制下,控制所述驱动晶体管的第二极与所述发光器件的第一极之间的通断;所述驱动晶体管,其第一极与第一工作电源端连接,配置为在所述驱动晶体管的第二极与所述发光器件的第一极之间通路时,根据所述控制节点处的电压输出相应的驱动电流。2.根据权利要求1所述的像素电路,其特征在于,所述阈值补偿电路包括:第一晶体管;所述第一晶体管的控制极与所述补偿控制线连接,所述第一晶体管的第一极与所述控制节点连接,所述第一晶体管的第二极与所述驱动晶体管的第二极连接。3.根据权利要求1所述的像素电路,其特征在于,所述重置电路包括:第二晶体管;所述第二晶体管的控制极与所述重置控制线连接,所述第二晶体管的第一极与所述控制节点连接,所述第二晶体管的第二极与所述重置电源端连接。4.根据权利要求1所述的像素电路,其特征在于,所述数据写入电路包括:第三晶体管和第一电容;所述第三晶体管的控制极与所述第一栅线连接,所述第三晶体管的第一极与所述第一数据线连接,所述第三晶体管的第二极与所述第一电容的第一端连接;所述第一电容的第二端与所述控制节点连接。5.根据权利要求1所述的像素电路,其特征在于,所述发光控制电路包括:第四晶体管;所述第四晶体管的控制极与发光控制线连接,所述第四晶体管的第一极与所述驱动晶体管的第二极连接,所述第四晶体管的第二极与所述发光器件的第一端连接。6.根据权利要求1所述的像素电路,其特征在于,所述发光控制电路包括:第四晶体管、第五晶体管、第六晶体管和第二电容;所述第四晶体管的控制极与发光控制线连接,所述第四晶体管的第一极与所述驱动晶体管的第二极连接,所述第四晶体管的第二极与所述第六晶体管的第一极连接;所述第五晶体管的控制极与第二栅线连接,所述第五晶体管的第一极与第二数据线连接,所述第五晶体管的第二极与所述第六晶体管的控制极连接;所述第六晶体管的控制极与所述第二电容的第一端连接,所述第六晶体管的第二极与所述发光器件的第一端连接;所述第二电容的第二端与公共电源端连接。7.根据权利要求1所述的像素电路,其特征在于,所述像素电路的中全部晶体管均为N
型晶体管;或者,所述像素电路中的全部晶体管均为P型...

【专利技术属性】
技术研发人员:刘冬妮玄明花
申请(专利权)人:京东方科技集团股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1