栅极驱动电路制造技术

技术编号:26732401 阅读:26 留言:0更新日期:2020-12-15 14:36
一种栅极驱动电路,包含多级且串接的多个移位寄存器,其中第n级移位寄存器包含驱动电路以及下拉电路。驱动电路电性耦接至输出端以及第一节点,用以接收第一时钟信号并且根据第一时钟信号输出栅极信号。下拉电路电性耦接至输出端,用以接收第(n‑m)级栅极信号以及第(n+m)级栅极信号,用以根据第(n‑m)级栅极信号以及第(n+m)级栅极信号的其中之一,将栅极信号下拉至低位准电压;其中,m及n为正整数。

【技术实现步骤摘要】
栅极驱动电路
本公开有关一种栅极驱动电路,尤指一种用于正向及反向扫描的栅极驱动电路。
技术介绍
一般而言,显示装置中的栅极驱动电路是由多级且串接的移位寄存器组成,每级移位寄存器用以输出当级的栅极驱动信号,并通过此栅极驱动信号开启对应的像素列,使得该像素列中的每一像素皆能写入显示数据。然而,在传统的移位寄存器电路架构下,当栅极驱动电路将其所提供的脉冲由高位准转态为低位准时,由于脉冲的下降时间(fallingtime)过长而导致像素写入错误的灰阶值,进而影响显示品质。因此,需要一种可以缩短脉冲下降时间的显示面板。
技术实现思路
本公开的第一实施态样是在提供一种栅极驱动电路,包含多级且串接的多个移位寄存器,其中第n级移位寄存器包含:驱动电路以及下拉电路。驱动电路电性耦接至输出端以及第一节点,用以接收第一时钟信号并且根据第一时钟信号输出栅极信号。下拉电路电性耦接至输出端,用以接收第(n-m)级栅极信号以及第(n+m)级栅极信号,用以根据第(n-m)级栅极信号以及第(n+m)级栅极信号的其中之一,将栅极信号下拉至低位准电压;其中,m及n为正整数。本公开的栅极驱动电路主要是利用第(n-m)级及第(n+m)级的栅极信号帮助第n级移位寄存器的输出端可以更快的放电至低准位,达到缩短移位寄存器所提供的脉冲下降时间的功效。附图说明为让公开的上述和其他目的、特征、优点与实施例能更明显易懂,附图的说明如下:图1为根据本公开一实施例的栅极驱动电路的电路方块图;图2为根据本公开一实施例的栅极信号的时序图;图3为根据本公开一实施例的移位寄存器的电路图;图4为根据本公开一实施例的移位寄存器的运作时序图;图5为根据本公开一实施例的栅极信号G1、G8及G15的时序图;以及图6为根据本公开一实施例的栅极信号G1、G8及G15的时序图。符号说明100:栅极驱动电路300、SR1~SRn:移位寄存器mH、1H、7H:水平扫描时间310:驱动电路320:下拉电路330:上拉电路340:稳压控制电路350:稳压电路Q、P:节点G1~Gn、G(n+1)、G(n-1)、G(n+m)、G(n-m):栅极信号CK1~CK8、XCK1~XCK8:时钟信号T1~T9:晶体管C1、C2:电容VSS:低电压OUT:输出端U2D、D2U:选择信号Q(n)、P(n):电压信号VGH、2VGH:栅极高电压VGL:栅极低电压TP1~TP4:阶段具体实施方式以下将配合相关附图来说明本专利技术的实施例。在附图中,相同的标号表示相同或类似的元件或方法流程。请参阅图1。图1为根据本公开一实施例的栅极驱动电路100的电路方块图。如图1所绘示,栅极驱动电路100包含多级且串接的多个移位寄存器SR1~SRn。每一移位寄存器SR1~SRn分别输出对应的栅极信号G1~Gn,并且每一移位寄存器SR1~SRn分别用以接收时钟信号CK及XCK。如图1所示,第n级移位寄存器用以分别接收时钟信号CK1~CK8及XCK1~XCK8、第(n-1)级栅极信号G(n-1)、第(n+1)级栅极信号G(n+1)、第(n-m)级栅极信号G(n-m)以及第(n+m)级栅极信号G(n+m)。其中m可以实施为栅极信号的水平扫描时间。承上述,举例而言,第1级移位寄存器用以接收时钟信号CK1及XCK1,第2级移位寄存器用以接收时钟信号CK2及XCK2,以此类推。值得注意的是,第9级移位寄存器用以接收时钟信号CK1及XCK1,因此本公开所示的移位寄存器是以8级作为一次循环,然而,本公开不限于此。请参考图2,图2为根据本公开一实施例的栅极信号的时序图。如图2所绘示,为了能使像素有预充电(pre-charging)的时间,因此会延长栅极信号的致能时间。于此实施例中,分配给一列像素的水平扫描时间(linetime)为m个水平扫描时间mH,第1级栅极信号G1与第2级栅极信号G2相差1个水平扫描时间1H,并且第1级栅极信号G1的截止时间与第8级栅极信号G8的开启时间相同,因此在图2所示的实施例中,m个水平扫描时间mH可以实施为7H。值得注意的是,m个水平扫描时间mH可以实施为不同的水平扫描时间,本公开不限于此。请再参考图1,移位寄存器以第8级移位寄存器(n=8)为例,第8级移位寄存器用以接收时钟信号CK及XCK、第7级栅极信号G7、第9级栅极信号G9、第1级栅极信号G1以及第15级栅极信号G15。每一级的移位寄存器用以接收前一级的栅极信号、后一级的栅极信号、前七级的栅极信号以及后七级的栅极信号。进一步参考图3,图3为根据本公开一实施例的移位寄存器300的电路图。如图3所绘示,移位寄存器300包含驱动电路310、下拉电路320、上拉电路330、稳压控制电路340以及稳压电路350。驱动电路310电性耦接至输出端OUT以及节点Q。下拉电路320电性耦接至输出端OUT。上拉电路330以及稳压控制电路340电性耦接至节点Q。稳压电路350电性耦接至稳压控制电路340、节点Q以及输出端OUT。承上述,驱动电路310用以接收时钟信号CK并且根据时钟信号CK输出栅极信号Gn。于此实施例中,移位寄存器以第8级移位寄存器(n=8)为例,因此驱动电路310用以根据时钟信号CK输出第8级栅极信号G8。驱动电路310包含晶体管T1以及电容C1,晶体管T1的第一端用以接收时钟信号CK,晶体管T1的第二端电性耦接至输出端OUT,晶体管T1的控制端电性耦接至节点Q。电容C1的第一端电性耦接至节点Q,电容C1的第二端电性耦接至输出端OUT。承上述,下拉电路320用以接收第(n-m)级栅极信号G(n-m)以及第(n+m)级栅极信号G(n+m),用以根据第(n-m)级栅极信号以及该第(n+m)级栅极信号的其中之一,将栅极信号Gn下拉至低电压VSS。下拉电路320包含晶体管T2及T3。晶体管T2的第一端电性耦接至输出端OUT,晶体管T2的第二端电性耦接至低电压VSS,晶体管T2的控制端用以接收第(n-m)级栅极信号G(n-m)。晶体管T3的第一端电性耦接至输出端OUT,晶体管T3的第二端电性耦接至晶体管T2的第二端,晶体管T3的控制端用以接收第(n+m)级栅极信号G(n+m)。于此实施例中,晶体管T2的控制端用以接收第1级栅极信号G1,晶体管T3的第一端用以接收第15级栅极信号G15。承上述,上拉电路330用以接收第一选择信号U2D、第二选择信号D2U、第(n-1)级栅极信号G(n-1)以及第(n+1)级栅极信号G(n+1),用以将节点Q的第n级电压信号Q(n)抬升至高准位。上拉电路330包含晶体管T4及T5。晶体管T4的第一端用以接收第一选择信号U2D,晶体管T4的第二端电性耦接至节点Q,晶体管T4的控制端用以接收第(n-1)级栅极信号G(n-1)。晶体管T5的第本文档来自技高网...

【技术保护点】
1.一种栅极驱动电路,包含多级且串接的多个移位寄存器,其中第n级移位寄存器包含:/n一驱动电路,电性耦接至一输出端以及一第一节点,用以接收一第一时钟信号并且根据该第一时钟信号输出一栅极信号;以及/n一下拉电路,电性耦接至该输出端,用以接收一第(n-m)级栅极信号以及一第(n+m)级栅极信号,用以根据该第(n-m)级栅极信号以及该第(n+m)级栅极信号的其中之一,将该栅极信号下拉至一低位准电压;其中,m及n为正整数。/n

【技术特征摘要】
20200206 TW 1091037721.一种栅极驱动电路,包含多级且串接的多个移位寄存器,其中第n级移位寄存器包含:
一驱动电路,电性耦接至一输出端以及一第一节点,用以接收一第一时钟信号并且根据该第一时钟信号输出一栅极信号;以及
一下拉电路,电性耦接至该输出端,用以接收一第(n-m)级栅极信号以及一第(n+m)级栅极信号,用以根据该第(n-m)级栅极信号以及该第(n+m)级栅极信号的其中之一,将该栅极信号下拉至一低位准电压;其中,m及n为正整数。


2.如权利要求1所述的栅极驱动电路,更包含:
一上拉电路,电性耦接至该第一节点,用以接收一第一选择信号、一第二选择信号、一第(n-1)级栅极信号以及一第(n+1)级栅极信号,并将该第一节点的电压抬升至一高位准电压。


3.如权利要求1所述的栅极驱动电路,更包含:
一稳压电路,电性耦接至该驱动电路以及一第二节点,用以接收该第二节点的电压以及一第二时钟信号,并且根据该第二节点的电压将该第一节点的电压维持在该低电压,以及根据该第二时钟信号将该驱动电路关断。


4.如权利要求3所述的栅极驱动电路,更包含:
一稳压控制电路,电性耦接至该稳压电路以及该第一节点,用以接收该第一时钟信号,并根据该第一时钟信号控制该稳压电路。


5.如权利要求1所述的栅极驱动电路,其中该驱动电路,更包含:
一晶体管,具有一第一端、一第二端以及一控制端,该第一端用以接收该第一时钟信号,该第二端电性耦接至该输出端,该控制端电性耦接至该第一节点;以及
一电容,具有一第三端以及一第四端,该第三端电性耦接至该第一节点,该第四端电性耦接至该输出端。


6.如权利要求1所述的栅极驱动电路,其中该下拉电路,更包含:
一第一晶体管,具有一第一端、一第二端以及一第一控制端,该第一端电性耦接至该输出端,该第一控制端用以接收该第(n-m)级栅极...

【专利技术属性】
技术研发人员:陈宥任蔡孟杰
申请(专利权)人:友达光电股份有限公司
类型:发明
国别省市:中国台湾;71

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1