像素补偿电路及显示面板制造技术

技术编号:26691752 阅读:25 留言:0更新日期:2020-12-12 02:44
本申请提供一种像素补偿电路及显示面板,该像素补偿电路利用第一参考电压和第二参考电压钳制像素内部驱动电路中第一节点与第二节点之间的电位差,从而通过外部补偿模块探测第二节点的电位能获得驱动模块的阈值电压,将阈值电压叠加至数据信号电压后输入像素内部驱动电路,再通过像素内部驱动电路内部补偿阈值电压的漂移。本申请能利用第一参考电压和第二参考电压调节第一节点和第二节点的电位差,从而能通过探测第二节点的电位获得驱动模块的阈值电压,适用于驱动薄膜晶体管为P型薄膜晶体管,并且利用像素内部驱动电路结合外部补偿电路对驱动薄膜晶体管的阈值电压进行补偿,具有更好的补偿效果,保证流过有机发光二极管的电流的稳定性。

【技术实现步骤摘要】
像素补偿电路及显示面板
本申请涉及显示
,尤其涉及一种像素补偿电路及显示面板。
技术介绍
有机发光二极管(OLED)显示面板因高对比度、可视角度广、响应速度快及可柔性的特点,有望取代液晶显示面板,成为下一代显示技术。OLED显示面板的像素驱动电路中的驱动薄膜晶体管因光罩、压应力作用等因素,在使用过程中会发生阈值电压漂移现象,因此需要对其阈值电压进行补偿。目前对阈值电压的漂移进行补偿的方法包括内部补偿和外部补偿,由于这两种补偿方法各有优缺点,因此可结合应用。图1为现有技术的像素内外部结合补偿电路的电路图,该电路采用3T1C结构,扫描信号Scan和感测信号Sense分别使T20和T30开启后,驱动管T10的栅极(G点)写入数据信号的电压Vdata,源极(S点)逐渐上升至Vdata-Vth时T10截止(Vth为T10的阈值电压),此时外部补偿的开关S1闭合,模数转换器ADC对S点的电压进行侦测,得到T10的Vth,然后通过逻辑控制器对数据信号电压进行调节,将Vth叠加至数据信号电压,再利用内部补偿实现对Vth的补偿。但是,该3T1C像素外部补偿电路仅适用于驱动管T10为N型薄膜晶体管的情况,若驱动管T10为P型薄膜晶体管,则其源极S点一般与电源高压端VDD相连,即S点的电压保持VDD,T10截止时,栅极(G点)的电压为VDD+Vth,即在阈值电压Vth未知的情况下,需要不断对数据电压Vdata尝试加压,使数据电压Vdata达到VDD+Vth时才能使T10截止。虽然最终可以通过G点的电压侦测到Vth,但效率较低。另外,虽然目前通过内部补偿电路也可以实现对驱动管T10为P型薄膜晶体管的阈值电压的侦测,从而实现对阈值电压的补偿,但是内部补偿电路复杂,并且补偿的范围有限。因此,需要针对驱动管为P型薄膜晶体管设计一种像素补偿电路。
技术实现思路
为了解决上述驱动薄膜晶体管为P型薄膜晶体管时源极一般连接电源正电压,难以利用薄膜晶体管的截止公式|Vgs|=|Vth|进行阈值电压抓取的问题,本申请提供一种像素补偿电路及显示面板。第一方面,本申请提供一种像素补偿电路,该像素补偿电路包括多个像素内部驱动电路以及与多个所述像素内部驱动电路均连接的外部补偿电路。所述像素内部驱动电路包括驱动模块、第一钳位模块、第二钳位模块、第一发光控制模块、第二发光控制模块、存储电容和有机发光二极管,其中,所述驱动模块的控制端连接第一节点,第一端连接第二节点,第二端连接第三节点;所述第一钳位模块的控制端接入第一扫描信号,第一端通过所述外部补偿电路接入第一参考电压或数据信号电压,第二端与所述第一节点连接;所述第二钳位模块的控制端接入第二扫描信号,第一端通过所述外部补偿电路接入第二参考电压,第二端与所述第二节点连接;所述第一发光控制模块的控制端接入所述发光控制信号,第一端接入电源正电压,第二端与所述第二节点连接;所述第二发光控制模块的控制端接入发光控制信号,第一端与所述第三节点连接,第二端与所述有机发光二极管的阳极连接;所述有机发光二极管的阴极接入电源负电压;所述存储电容的第一端连接所述第一节点,第二端连接所述第二节点。相应地,所述外部补偿电路用于对每个所述像素内部驱动电路进行外部补偿,通过探测所述第二节点的电位以获得所述驱动模块的阈值电压,并将所述阈值电压叠加至所述数据信号电压;所述像素内部驱动电路用于利用所述第一参考电压和所述第二参考电压以钳制所述第一节点与所述第二节点之间的电位差,以及根据叠加后获取的所述数据信号电压进行内部补偿,以补偿所述驱动模块的阈值电压的漂移。在一些实施例中,所述像素内部驱动电路还包括第三钳位模块,所述第三钳位模块的控制端接入所述第二扫描信号,第一端接入第三参考电压,第二端连接所述第三节点。在一些实施例中,所述驱动模块包括第一薄膜晶体管;所述第一薄膜晶体管的栅极连接所述第一节点,源极连接所述第二节点,漏极连接所述第三节点。在一些实施例中,所述第一钳位模块包括第四薄膜晶体管,所述第四薄膜晶体管的栅极接入所述第一扫描信号,源极接入所述第一参考电压或所述数据信号电压,漏极连接所述第一节点;所述第二钳位模块包括第六薄膜晶体管,所述第六薄膜晶体管的栅极接入所述第二扫描电压,源极连接所述外部补偿电路,漏极连接所述第二节点;所述第三钳位模块包括第五薄膜晶体管,所述第五薄膜晶体管的栅极接入所述第二扫描电压,源极接入所述第三参考电压,漏极连接所述第三节点。在一些实施例中,所述第一发光控制模块包括第二薄膜晶体管,所述第二薄膜晶体管的栅极接入所述发光控制信号,源极接入所述电源正电压,漏极连接所述第二节点;所述第二发光控制模块包括第三薄膜晶体管,所述第三薄膜晶体管的栅极接入所述发光控制信号,源极连接所述第三节点,漏极连接所述有机发光二极管的阳极。在一些实施例中,所述外部补偿电路包括模数转换器、存储器、逻辑控制器、数模转换器、第一开关和第二开关;其中,所述模数转换器的输入端通过第一开关连接所述第六薄膜晶体管的漏极,所述模数转换器的输出端连接所述存储器的输入端;所述第六薄膜晶体管的漏极还通过所述第二开关接入所述第二参考电压;所述存储器的输出端连接所述逻辑控制器的输入端;所述逻辑控制器的输出端连接所述数模转换器的输入端,所述数模转换器的输出端连接所述第四薄膜晶体管的源极。在一些实施例中,所述第二薄膜晶体管、第三薄膜晶体管、第四薄膜晶体管、第五薄膜晶体管和第六薄膜晶体管均为P型薄膜晶体管。第二方面,本申请还提供一种像素补偿方法,该像素补偿方法应用于像素补偿电路中,所述像素补偿电路包括多个像素内部驱动电路以及与多个所述像素内部驱动电路均连接的外部补偿电路。所述像素内部驱动电路包括第一薄膜晶体管、第二薄膜晶体管、第三薄膜晶体管、第四薄膜晶体管、第五薄膜晶体管、第六薄膜晶体管、存储电容及有机发光二极管;其中,所述第一薄膜晶体管的栅极连接第一节点,源极连接第二节点,漏极连接第三节点;所述第二薄膜晶体管的栅极接入发光控制信号,源极接入电源正电压,漏极连接所述第二节点;所述第三薄膜晶体管的栅极接入所述发光控制信号,源极连接所述第三节点,漏极连接所述有机发光二极管的阳极;所述第四薄膜晶体管的栅极接入第二扫描信号,源极通过所述外部补偿电路接入第一参考电压或数据信号电压,漏极连接所述第一节点;所述第五薄膜晶体管的栅极接入第一扫描信号,源极接入第三参考电压,漏极连接所述有机发光二极管的阳极;所述第六薄膜晶体管的栅极接入第二扫描信号,源极接入所述第二节点,漏极通过所述外部补偿电路接入第二参考电压;所述存储电容的第一端连接所述第一节点,所述存储电容的第二端连接所述第二节点;所述有机发光二极管的阴极接入电源负电压。所述外部补偿电路包括模数转换器、逻辑控制器、存储器、数模转换器、第一开关和第二开关;其中,所述模数转换器的输入端通过第一开关连接所述第六薄膜晶体管的漏极,所述模数转换器的输出端连接所述存储器的输入端;所述第六薄膜晶体管的漏极还通过所述第二开关接入所述第二参考电压;所述存储器的本文档来自技高网
...

【技术保护点】
1.一种像素补偿电路,其特征在于,包括多个像素内部驱动电路以及与多个所述像素内部驱动电路均连接的外部补偿电路;/n所述像素内部驱动电路包括驱动模块、第一钳位模块、第二钳位模块、第一发光控制模块、第二发光控制模块、存储电容和有机发光二极管,其中,/n所述驱动模块的控制端连接第一节点,第一端连接第二节点,第二端连接第三节点;/n所述第一钳位模块的控制端接入第一扫描信号,第一端通过所述外部补偿电路接入第一参考电压或数据信号电压,第二端与所述第一节点连接;/n所述第二钳位模块的控制端接入第二扫描信号,第一端通过所述外部补偿电路接入第二参考电压,第二端与所述第二节点连接;/n所述第一发光控制模块的控制端接入所述发光控制信号,第一端接入电源正电压,第二端与所述第二节点连接;/n所述第二发光控制模块的控制端接入发光控制信号,第一端与所述第三节点连接,第二端与所述有机发光二极管的阳极连接;所述有机发光二极管的阴极接入电源负电压;/n所述存储电容的第一端连接所述第一节点,第二端连接所述第二节点;/n相应地,所述外部补偿电路用于对每个所述像素内部驱动电路进行外部补偿,通过探测所述第二节点的电位以获得所述驱动模块的阈值电压,并将所述阈值电压叠加至所述数据信号电压;/n所述像素内部驱动电路用于利用所述第一参考电压和所述第二参考电压以钳制所述第一节点与所述第二节点之间的电位差,以及根据叠加后获取的所述数据信号电压进行内部补偿,以补偿所述驱动模块的阈值电压的漂移。/n...

【技术特征摘要】
1.一种像素补偿电路,其特征在于,包括多个像素内部驱动电路以及与多个所述像素内部驱动电路均连接的外部补偿电路;
所述像素内部驱动电路包括驱动模块、第一钳位模块、第二钳位模块、第一发光控制模块、第二发光控制模块、存储电容和有机发光二极管,其中,
所述驱动模块的控制端连接第一节点,第一端连接第二节点,第二端连接第三节点;
所述第一钳位模块的控制端接入第一扫描信号,第一端通过所述外部补偿电路接入第一参考电压或数据信号电压,第二端与所述第一节点连接;
所述第二钳位模块的控制端接入第二扫描信号,第一端通过所述外部补偿电路接入第二参考电压,第二端与所述第二节点连接;
所述第一发光控制模块的控制端接入所述发光控制信号,第一端接入电源正电压,第二端与所述第二节点连接;
所述第二发光控制模块的控制端接入发光控制信号,第一端与所述第三节点连接,第二端与所述有机发光二极管的阳极连接;所述有机发光二极管的阴极接入电源负电压;
所述存储电容的第一端连接所述第一节点,第二端连接所述第二节点;
相应地,所述外部补偿电路用于对每个所述像素内部驱动电路进行外部补偿,通过探测所述第二节点的电位以获得所述驱动模块的阈值电压,并将所述阈值电压叠加至所述数据信号电压;
所述像素内部驱动电路用于利用所述第一参考电压和所述第二参考电压以钳制所述第一节点与所述第二节点之间的电位差,以及根据叠加后获取的所述数据信号电压进行内部补偿,以补偿所述驱动模块的阈值电压的漂移。


2.如权利要求1所述的像素补偿电路,其特征在于,所述像素内部驱动电路还包括第三钳位模块,所述第三钳位模块的控制端接入所述第二扫描信号,第一端接入第三参考电压,第二端连接所述第三节点。


3.如权利要求1所述的像素补偿电路,其特征在于,所述驱动模块包括第一薄膜晶体管;所述第一薄膜晶体管的栅极连接所述第一节点,源极连接所述第二节点,漏极连接所述第三节点。


4.如权利要求2所述的像素补偿电路,其特征在于,所述第一钳位模块包括第四薄膜晶体管,所述第四薄膜晶体管的栅极接入所述第一扫描信号,源极接入所述第一参考电压或所述数据信号电压,漏极连接所述第一节点;
所述第二钳位模块包括第六薄膜晶体管,所述第六薄膜晶体管的栅极接入所述第二扫描电压,源极连接所述外部补偿电路,漏极连接所述第二节点;
所述第三钳位模块包括第五薄膜晶体管,所述第五薄膜晶体管的栅极接入所述第二扫描电压,源极接入所述第三参考电压,漏极连接所述第三节点。


5.如权利要求1所述的像素补偿电路,其特征在于,所述第一发光控制模块包括第二薄膜晶体管,所述第二薄膜晶体管的栅极接入所述发光控制信号,源极接入所述电源正电压,漏极连接所述第二节点;
所述第二发光控制模块包括第三薄膜晶体管,所述第三薄膜晶体管的栅极接入所述发光控制信号,源极连接所述第三节点,漏极连接所述有机发光二极管的阳极。


6.如权利要求4所述的像素补偿电路,其特征在于,所述外部补偿电路包括模数转换器、存储器、逻辑控制器、数模转换器、第一开关和第二开关;其中,所述模数转换器的输入端通过第一开关连接所述第六薄膜晶体管的漏极,所述模数转换器的输出端连接所述存储器的输入端;所述第六薄膜晶体管的漏极还通过所述第二开关接入所述第二参考电压;
所述存储器的输出端连接所述逻辑控制器的输入端;
所述逻辑控制器的输出端连接所述数模转换器的输入端,
所述数模转换器的输出端连接所述第四薄膜晶体管的源极。


7.如权利要求3所述的像素补偿电路,其特征在于,所述第一薄膜晶体管为P型薄膜晶体管。


8.一种像素补偿方法,其特征在于,所述像素补偿方法应用于像素补偿电路中,所述像素补偿电路包括多个像素内部驱动电路以及与多个所述像素内部驱动电路均连接的外部补偿电路;
所述像素内部驱动电路包括第一薄膜晶体管、第二薄膜晶体管、第三薄膜晶体管、第四薄膜晶体管、第五薄膜晶体管、第六薄膜晶体管、存储电容及有机发光二极管;其中,所述第...

【专利技术属性】
技术研发人员:蔡振飞
申请(专利权)人:武汉华星光电半导体显示技术有限公司
类型:发明
国别省市:湖北;42

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1