断电保护电路以及芯片制造技术

技术编号:26434035 阅读:58 留言:0更新日期:2020-11-20 14:39
本实用新型专利技术实施例提供了一种断电保护电路以及芯片,该断电保护电路包括储能电路、泄放电路和主控电路,泄放电路连接储能电路,主控电路包括电源输入端、低电压检测电路和断电存储电路,电源输入端连接储能电路并用于连接预设电源,低电压检测电路分别连接电源输入端和断电存储电路,断电存储电路还连接泄放电路。该芯片包括上述的断电保护电路。本实用新型专利技术实施例提供的断电保护电路和芯片可以使用小容量的储能电路进行储能,同时在数据保存完之后,可以启动泄放电路对储能电路的剩余储能进行快速泄放,从而让主控电路可以快速掉电复位,实现低成本、高可靠性的断电保护。

【技术实现步骤摘要】
断电保护电路以及芯片
本技术涉及掉电保存电路
,具体涉及一种断电保护电路以及芯片。
技术介绍
断电保护电路是电路设计中常常要用到的一种电路,这种电路对于整个系统的稳定运行以及数据得以可靠保护具有重要的作用。尤其对于一些需要进行断电数据保护的产品来说,断电保护电路是必不可少的。因为外部电源在日常使用中,都有可能会由于供电故障或人为疏忽造成供电中断,如果不能及时切换到备用电源供电,则会造成关键数据的丢失。现有的断电保存电路需要用到大电容储电,以具有足够的电能满足数据存储时间要求。然而,在贴片工艺里,大容量的电容十分昂贵;同时,电容容量增大后掉电缓慢,导致电路不能够及时的进行复位,这个时候突然上电将会导致系统死机。
技术实现思路
本技术实施例的目的在于提出一种断电保护电路以及芯片,以解决上述问题。本技术实施例通过以下技术方案来实现上述目的。本技术实施例提供了一种断电保护电路,包括:储能电路;泄放电路,泄放电路连接储能电路;主控电路,主控电路包括电源输入端、低电压检测电路和断电存储电路,电源输入端连接储能电路并用于连接预设电源,低电压检测电路分别连接电源输入端和断电存储电路,断电存储电路还连接泄放电路。在一种实施方式中,断电保护电路还包括第一分压电路,第一分压电路连接储能电路,第一分压电路具有第一分压节点;主控电路还包括第一基准电压端和第一比较器,第一比较器的第一输入端连接第一分压节点,第一比较器的第二输入端连接第一基准电压端,第一比较器的输出端连接断电存储电路。在一种实施方式中,第一分压电路包括第一电阻和第二电阻,第一电阻的一端连接储能电路,第一电阻的另一端通过第二电阻接地,第一电阻与第二电阻的连接节点为第一分压节点。在一种实施方式中,第一比较器的第一输入端为同相输入端、第二输入端为反相输入端;或者,第一比较器的第一输入端为反相输入端、第二输入端为同相输入端。在一种实施方式中,断电保护电路还包括第二分压电路、第二比较器和第二基准电压端;第二分压电路连接储能电路,第二分压电路具有第二分压节点;第二比较器的第一输入端连接第二分压节点,第二比较器的第二输入端连接第二基准电压端,第二比较器的输出端连接断电存储电路。在一种实施方式中,第二分压电路包括第三电阻和第四电阻,第三电阻的一端连接储能电路,第三电阻的另一端通过第四电阻接地,第三电阻与第四电阻的连接节点为第二分压节点。在一种实施方式中,储能电路包括储能电容,储能电容的一端接地,储能电容的另一端连接电源输入端。在一种实施方式中,泄放电路包括泄放开关和泄放负载,泄放开关包括控制端、第一连接端和第二连接端,控制端连接断电存储电路,第一连接端连接泄放负载,第二连接端连接储能电路。在一种实施方式中,泄放开关为MOS管,MOS管的源极接地,MOS管的漏极连接泄放负载,MOS管的栅极连接断电存储电路。本技术实施例还提供一种芯片,包括上述的断电保护电路。相对于现有技术,本技术实施例提供的断电保护电路和芯片通过低电压检测电路能够及时检测到电源断电,使得断电存储电路可在第一时间开始数据保存工作,缩短储能电路的供电时间,从而可以使用小容量的储能电路进行储能,减少成本;另一方面,断电存储电路连接泄放电路,可在数据保存完毕之后开启泄放电路快速泄放完储能电路的剩余储能,从而让主控电路可快速掉电复位,提高反应速度。附图说明为了更清楚地说明本技术实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本技术的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。图1示出了本技术实施例提供的断电保护电路的模块图。图2示出了本技术实施例提供的断电保护电路的另一模块图。图3示出了本技术实施例提供的断电保护电路的电路图。图4示出了本技术实施例提供的断电保护电路的另一模块图。图5示出了本技术实施例提供的断电保护电路的另一电路图。图6示出了本技术实施例提供的断电保护电路的另一模块图。图7示出了本技术实施例提供的断电保护电路的另一电路图。具体实施方式下面详细描述本技术的实施方式,所述实施方式的示例在附图中示出,其中自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。下面通过参考附图描述的实施方式是示例性的,仅用于解释本技术,而不能理解为对本技术的限制。为了使本
的人员更好地理解本技术方案,下面将结合本技术实施例中的附图,对本技术实施例中的技术方案进行清楚、完整的描述。显然,所描述的实施例仅仅是本技术一部分实施例,而不是全部的实施例。基于本技术中的实施例,本领域技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本技术保护的范围。请参阅图1所示,本技术实施例提供的断电保护电路100包括储能电路10、泄放电路20和主控电路30,泄放电路20连接储能电路10,主控电路30包括电源输入端31、低电压检测电路32和断电存储电路33,电源输入端31连接储能电路10并用于连接预设电源40,低电压检测电路32分别连接电源输入端31和断电存储电路33,断电存储电路33还连接泄放电路20。本实施例提供的断电保护电路100中适用于微处理器、存储器等各种数字集成电路中,用于提供断电保护,其工作原理为:低电压检测电路31对电源输入端31的输入电压进行检测,当检测到输入电压低于设定的电压阈值时向断电存储电路33发送信号,断电存储电路33在接收信号后开始进行数据保存,避免因突然断电造成的数据丢失或损坏,此时的供电由储能电路10提供;当数据保存完毕后,断电存储电路33启动泄放电路20,泄放电路20与储能电路10连接形成耗电回路,从而快速泄放完储能电路10的剩余电能,让主控电路30能够快速掉电复位,提高反应速度。在一些实施例中,主控电路30可以通过MCU芯片(MicrocontrollerUnit,微控制单元)实现,电源输入端31、低电压检测电路32和断电存储电路33均集成于MCU芯片,电源输入端31可以是MCU芯片的任一VCC(VoltCurrentCondenser,电路供电电压)接口,断电存储电路33可以通过MCU芯片的IO(InputOutput,输入输出)接口与泄放电路20连接。MCU芯片提供LVD(LowVoltageDirective,低电压指令)检测,通过LVD检测可检测到电池电压下降。上述低电压检测电路32利用LVD检测对电源输入端31的输入电压进行检测,当检测到该输入电压低于LVD电压阈值时发出LVD信号,断电存储电路33在接收到LVD信号后开始进行数据保存,避免因突然断电造成的数据丢失或损坏,此时的供电由储能电路10提供;当数据保存完毕后,断电存储电路33启动泄放电路20,泄放电路2本文档来自技高网
...

【技术保护点】
1.一种断电保护电路,其特征在于,包括:/n储能电路;/n泄放电路,所述泄放电路连接所述储能电路;以及/n主控电路,所述主控电路包括电源输入端、低电压检测电路和断电存储电路,所述电源输入端连接所述储能电路并用于连接预设电源,所述低电压检测电路分别连接所述电源输入端和所述断电存储电路,所述断电存储电路还连接所述泄放电路。/n

【技术特征摘要】
1.一种断电保护电路,其特征在于,包括:
储能电路;
泄放电路,所述泄放电路连接所述储能电路;以及
主控电路,所述主控电路包括电源输入端、低电压检测电路和断电存储电路,所述电源输入端连接所述储能电路并用于连接预设电源,所述低电压检测电路分别连接所述电源输入端和所述断电存储电路,所述断电存储电路还连接所述泄放电路。


2.根据权利要求1所述的断电保护电路,其特征在于,所述断电保护电路还包括第一分压电路,所述第一分压电路连接所述储能电路,所述第一分压电路具有第一分压节点;
所述主控电路还包括第一基准电压端和第一比较器,所述第一比较器的第一输入端连接所述第一分压节点,所述第一比较器的第二输入端连接所述第一基准电压端,所述第一比较器的输出端连接所述断电存储电路。


3.根据权利要求2所述的断电保护电路,其特征在于,所述第一分压电路包括第一电阻和第二电阻,所述第一电阻的一端连接所述储能电路,所述第一电阻的另一端通过所述第二电阻接地,所述第一电阻与所述第二电阻的连接节点为所述第一分压节点。


4.根据权利要求2所述的断电保护电路,其特征在于,所述第一比较器的第一输入端为同相输入端、第二输入端为反相输入端;或者,
所述第一比较器的第一输入端为反相输入端、第二输入端为同相输入端。


5.根据权利要求1所述的断电保护电路,其特征在于,...

【专利技术属性】
技术研发人员:胡用赖奕佳
申请(专利权)人:芯海科技深圳股份有限公司
类型:新型
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1