移位寄存器单元、栅极驱动电路及其方法、显示装置制造方法及图纸

技术编号:26036563 阅读:17 留言:0更新日期:2020-10-23 21:14
本公开提供了一种移位寄存器单元、一种栅极驱动电路及其补偿方法和驱动方法以及一种显示装置。所述一种移位寄存器单元包括:移位寄存器电路,具有检测节点,所述移位寄存器电路配置为接收输入信号和时钟信号,并在输入信号的控制下基于时钟信号产生输出信号;以及检测电路,连接至所述移位寄存器电路的检测节点,所述检测电路配置为基于检测节点的电位产生检测信号。

【技术实现步骤摘要】
移位寄存器单元、栅极驱动电路及其方法、显示装置
本公开涉及显示
,具体涉及一种移位寄存器单元、一种栅极驱动电路及其补偿方法和驱动方法以及一种显示装置。
技术介绍
传统的显示装置中,栅极驱动电路包括多级移位寄存器单元,每级移位寄存器单元产生的输出信号用于驱动显示面板上相应行的像素单元。由于制造工艺等因素,移位寄存器单元中的某个或某些节点的电压会出现异常,导致输出信号异常,从而影响显示。
技术实现思路
本公开的实施例提出了一种移位寄存器单元、一种栅极驱动电路及其补偿方法和驱动方法以及一种显示装置,使得能够实现对栅极驱动电路中移位寄存器单元内部节点的电位异常的检测。根据本公开实施例的一方面,提供了一种移位寄存器单元,包括:移位寄存器电路,具有检测节点,所述移位寄存器电路配置为接收输入信号和时钟信号,并在输入信号的控制下基于时钟信号产生输出信号;以及检测电路,连接至所述移位寄存器电路的检测节点,所述检测电路配置为基于检测节点的电位产生检测信号。例如,所述检测电路包括:采样和保持子电路,连接至所述检测节点,配置为对所述检测节点的电位进行采样和保持,以得到采样信号;以及模数转换子电路,配置为对来自采样和保持子电路的采样信号进行模数转换,以得到检测信号。例如,所述检测电路还包括:开关子电路,连接在所述采样和保持子电路与所述检测节点之间,配置为在开关信号的控制下将采样和保持子电路与所述检测节点连接或断开。例如,所述检测节点为多个,所述检测电路的数目与检测节点的数目相同,每个检测电路连接相应的检测节点并且配置为基于所连接的检测节点的电位产生相应的检测信号。例如,所述移位寄存器电路包括:输入子电路,连接至所述移位寄存器电路的上拉节点和输入信号端,所述输入子电路配置为从所述输入信号端接收输入信号并将所述输入信号输出至所述上拉节点;输出子电路,连接至所述上拉节点以及所述移位寄存器电路的时钟信号端和输出信号端,所述输出子电路配置为从所述时钟信号端接收时钟信号,并在所述上拉节点的电位的控制下基于所接收的时钟信号向所述输出信号端提供输出信号;下拉子电路,连接至所述输出信号端和所述移位寄存器电路的下拉节点,所述下拉子电路配置为在所述下拉节点的电位的控制下控制所述输出信号端的电位;以及下拉控制子电路,连接至所述上拉节点、所述下拉节点和电源信号端,所述下拉控制子电路配置为在所述上拉节点和电源信号端的电位的控制下控制所述下拉节点的电位。例如,所述检测节点包括所述移位寄存器电路的下拉节点和输出信号端中的至少一个。根据本公开实施例的另一方面,提供了一种栅极驱动电路,包括:N级级联的移位寄存器单元,所述N级级联的移位寄存器单元中的至少一个移位寄存器单元作为被测单元,其中N为大于1的整数;每个被测单元的相邻处设置有至少一个由上述的移位寄存器单元实现的检测单元,每个被测单元与相邻的检测单元的移位寄存器电路的结构相同并且除了输出信号端以外的信号端连接方式相同。例如,以输出信号端作为检测节点的检测单元设置在第N级移位寄存器单元的下级,或者设置在第1级移位寄存器单元的上级。例如,每个检测单元的移位寄存器电路的输出信号端连接相应的负载电路,每个检测单元所连接的负载电路与相邻的被测单元所连接的负载电路具有相同的结构。例如,所述被测单元为多个,所述多个被测单元分别位于所述N级中的首部、中部和尾部。根据本公开实施例的另一方面,提供了一种显示装置,包括上述栅极驱动电路。例如,所述显示装置还包括:多行像素单元,分别与所述栅极驱动电路的多个输出信号端相连,其中每个检测单元的输出信号端连接到与相应的被测单元的输出信号端所连接的像素单元行相邻的像素单元行。例如,所述多行像素单元包括多行显示像素单元和多行辅助像素单元,其中以输出信号端作为检测节点的检测单元的信号输出端连接至相应的辅助像素单元行。根据本公开实施例的另一方面,提供了一种应用于上述栅极驱动电路的补偿方法,包括:从所述栅极驱动电路的检测单元接收检测信号以从检测信号中获得检测节点的电位;以及根据所述检测节点的电位来调整用于对所述检测节点的电位进行控制的信号端的电位。例如,所述从所述栅极驱动电路的检测单元接收检测信号以从检测信号中获得检测节点的电位包括:在第一时刻从所述栅极驱动电路的检测单元接收检测信号以从接收到的检测信号中获得所述检测节点在第一时刻的电位;以及在第二时刻从所述栅极驱动电路的检测单元接收检测信号以从接收到的检测信号中获得所述检测节点在第二时刻的电位。例如,所述检测单元为一个,所述根据检测节点的电位来调整用于控制所述检测节点的电位的信号端的电位包括:计算所述检测节点在第一时刻的电位与在第二时刻的电位的差值;以及基于所述差值来调整用于控制所述检测节点的电位的信号端的电位。例如,所述检测单元为多个,每个检测单元包括一种或多种检测节点,所述根据所述检测节点的电位来调整用于对所述检测节点的电位进行控制的信号端的电位包括:针对每一种检测节点,计算每个检测单元的该种检测节点在第一时刻的电位与在第二时刻的电位的差值;对多个检测单元的所述差值求平均,以得到差值的平均值;以及基于所述差值的平均值来调整每个检测单元的用于对该种检测节点的电位进行控制的信号端的电位。例如,所述根据检测节点的电位来调整用于控制所述检测节点的电位的信号端的电位还包括:在对多个检测单元的所述差值求平均之前,判断从每个检测单元获得的检测节点的电位是否超出预设范围,如果是,则判定从所述检测单元获得的检测节点的电位为异常值并去除所述异常值。例如,如果检测节点为所述移位寄存器电路的下拉节点,则以所述移位寄存器电路中的电源信号端作为用于对所述检测节点的电位进行控制的信号端;如果检测节点为所述移位寄存器电路的输出信号端,则以所述移位寄存器电路的时钟信号端作为用于对所述检测节点的电位进行控制的信号端。附图说明图1示出了根据本公开一实施例的移位寄存器单元的示意框图。图2示出了根据本公开实施例的移位寄存器单元的检测电路的示意框图。图3示出了根据本公开另一实施例的移位寄存器单元的示意框图。图4示出了根据本公开实施例的栅极驱动电路的示意图。图5A示出了根据本公开实施例的未添加检测单元的栅极驱动电路的结构示意图。图5B示出了根据本公开实施例的已添加检测单元的栅极驱动电路的结构示意图。图6A示出了图5B的栅极驱动电路中奇数级移位寄存器单元的电路图。图6B示出了图6A的移位寄存器单元的相邻检测单元的一个示例的电路图。图6C示出了图6A的移位寄存器单元的相邻检测单元的另一示例的电路图。图7A示出了图5B的栅极驱动电路中偶数级移位寄存器单元的示例电路图。图7B示出了图7A的移位寄存器单元本文档来自技高网...

【技术保护点】
1.一种移位寄存器单元,包括:/n移位寄存器电路,具有检测节点,所述移位寄存器电路配置为接收输入信号和时钟信号,并在输入信号的控制下基于时钟信号产生输出信号;以及/n检测电路,连接至所述移位寄存器电路的检测节点,所述检测电路配置为基于所述检测节点的电位产生检测信号。/n

【技术特征摘要】
1.一种移位寄存器单元,包括:
移位寄存器电路,具有检测节点,所述移位寄存器电路配置为接收输入信号和时钟信号,并在输入信号的控制下基于时钟信号产生输出信号;以及
检测电路,连接至所述移位寄存器电路的检测节点,所述检测电路配置为基于所述检测节点的电位产生检测信号。


2.根据权利要求1所述的移位寄存器单元,其中,所述检测电路包括:
采样和保持子电路,连接至所述检测节点,所述采样和保持子电路配置为对所述检测节点的电位进行采样和保持,以得到采样信号;以及
模数转换子电路,配置为对来自所述采样和保持子电路的采样信号进行模数转换,以得到所述检测信号。


3.根据权利要求2所述的移位寄存器单元,其中,所述检测电路还包括:
开关子电路,连接在所述采样和保持子电路与所述检测节点之间,所述开关子电路配置为在开关信号的控制下将所述采样和保持子电路与所述检测节点连接或断开。


4.根据权利要求1所述的移位寄存器单元,其中,所述检测电路和所述检测节点均为多个且一一对应,每个检测电路连接相应的检测节点并且配置为基于所连接的检测节点的电位产生相应的检测信号。


5.根据权利要求1所述的移位寄存器单元,其中,所述移位寄存器电路包括:
输入子电路,连接至所述移位寄存器电路的上拉节点和输入信号端,所述输入子电路配置为从所述输入信号端接收输入信号并将输入信号输出至所述上拉节点;
输出子电路,连接至所述上拉节点以及所述移位寄存器电路的时钟信号端和输出信号端,所述输出子电路配置为从所述时钟信号端接收时钟信号,并在所述上拉节点的电位的控制下基于所接收的时钟信号向所述输出信号端提供输出信号;
下拉子电路,连接至所述输出信号端和所述移位寄存器电路的下拉节点,所述下拉子电路配置为在所述下拉节点的电位的控制下控制所述输出信号端的电位;以及
下拉控制子电路,连接至所述上拉节点、所述下拉节点和电源信号端,所述下拉控制子电路配置为在所述上拉节点和电源信号端的电位的控制下控制所述下拉节点的电位。


6.根据权利要求5所述的移位寄存器单元,其中,所述检测节点包括所述移位寄存器电路的下拉节点和输出信号端中的至少一个。


7.一种栅极驱动电路,包括:
N级级联的移位寄存器单元,所述N级级联的移位寄存器单元中的至少一个移位寄存器单元作为被测单元,其中N为大于1的整数;
每个被测单元的相邻处设置有至少一个由根据权利要求1至6中任一项所述的移位寄存器单元实现的检测单元,每个被测单元与相邻的检测单元的移位寄存器电路的结构相同并且除了输出信号端以外的信号端连接方式相同。


8.根据权利要求7所述的栅极驱动电路,其中,以输出信号端作为检测节点的检测单元设置在第N级移位寄存器单元的下级,或者设置在第1级移位寄存器单元的上级。


9.根据权利要求7所述的栅极驱动电路,其中,每个检测单元的移位寄存器电路的输出信号端连接相应的负载电路,每个检测单元所连接的负载电路与相邻的被测单元所连接的负载电路具有相同的结构。


10...

【专利技术属性】
技术研发人员:冯雪欢李永谦张星
申请(专利权)人:合肥京东方卓印科技有限公司京东方科技集团股份有限公司
类型:发明
国别省市:安徽;34

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1