当前位置: 首页 > 专利查询>山东大学专利>正文

一种导航信号接收机及其时钟分配方法组成比例

技术编号:26028655 阅读:68 留言:0更新日期:2020-10-23 21:05
本发明专利技术涉及一种导航信号接收机及其时钟分配方法,包括FPGA芯片、第一射频处理RF芯片、第二射频处理RF芯片、射频芯片内部双通道ADC模块、片外双通道ADC模块,板卡上高精度晶振(精准度误差在千万分之五以内,0.5ppm),本发明专利技术具有三种导航信号接收机在射频采样和模数转换过程中的时钟分配方法,时钟相互独立,并能控制内外部时钟智能切换,运行准确度高,效率高,具有北斗和GPS双定位功能,同时采用双射频处理RF芯片与FPGA芯片的组合,处理效率高,成本低廉。

【技术实现步骤摘要】
一种导航信号接收机及其时钟分配方法
本专利技术涉及导航通信
,特别涉及一种导航信号接收机及其在射频采样和模数转换过程中的时钟分配方法。
技术介绍
现有的导航信号接收机主要由单个的模数转换器(ADC)和FPGA芯片组成,其中模数转换模块主要完成模拟中频信号的采样,并转化得到数字化的中频信号,FPGA芯片将需求的信号转换至基带,同时做抽样率变换及滤波处理,得到正交的I、Q信号后送后续的数字信号处理器进行基带信号处理,在整个导航信号接收机里面FPGA模块和模数转换器模块是整个导航信号接收机的核心,但通常情况下,现有的导航信号接收机仅能实现单通道的信号采样,工作效率低,工作方式单一,还未设有内外时钟分配模块,不能进行各个模块的时钟同步或时钟异步,以及各模块时钟的任意切换,同时未设有北斗卫星信号的接收处理功能,对在移动设备上使用的导航信号接收机存在定位缺陷。对于现有的多通道导航信号接收机的实现方法,通常是设有多个AD通道,每个AD通道对应一个ADC模块,ADC模块采样转换后再与FPGA模块连接,整个过程只有FPGA模块提供时钟,这样的设计虽然能保证多通道采样处理的精确率,但是,时钟方法单一,容易陷入混乱,而且每一个AD通道就需要一块与之对应的数字下变频器,不仅成本高昂,同时还增加了接收机板卡设计的难度。中国专利文献CN103684514A公开了“多通道ADC同步采样中频接收机及同步采样方法”,该专利技术利多通道信号采样,采样时钟相互独立的技术,使ADC同步采样处理效率高,但是,该专利技术仅仅使多通道ADC的采样时钟相互独立,没有片外ADC模块,更没有对FPGA芯片进行时钟的处理。同时,该专利技术多通道ADC模块和与FPGA芯片的组合连续性差,存在较大误差,无法确保数据的准确度。中国专利文献CN107786220A公开了“一种接收机的射频采样ADC方法、装置和接收机”,该专利技术利用接收机的射频采样ADC装置,可以对不同频段的信号进行增益调整和处理,直接把射频信号转换成基带信号进行数字信号处理,省去了混频器和滤波器等器件,缩减了接收机板卡的面积。但是,该专利技术仅仅利用了接收机的射频采样ADC装置,没有FPGA芯片参与处理信号,无法得到准确的基带有用信号,同时未对接收机板卡的射频采样ADC模块进行有效的时钟分配,时钟基准不一致,无法高效率连续的进行信号的处理。
技术实现思路
针对现有技术的不足,本专利技术提供了一种导航信号接收机及其在射频采样和模数转换过程中的时钟分配方法;本专利技术提供一种导航信号接收机的射频芯片RF、ADC模块和FPGA芯片具有三种时钟分配方法,具有北斗和GPS卫星定位,能接收处理北斗卫星的信号,同时能进行射频芯片内部ADC和外部ADC芯片的自由切换,能实现同步采集,成本低,性价比高,通道配置和组合方式应用灵活,智能化程度高的多种时钟分配方法的导航信号接收机。术语解释:ADC:模数转换器,就是把连续的模拟信号转换成离散的数字信号的器件。本专利技术的技术方案为:一种导航信号接收机,包括基带处理模块、FPGA芯片、射频采样模块、片外ADC模块、接收机板卡上的高精度晶振(精准度误差在千万分之五以内,0.5ppm)、时钟分配模块及北斗/GPS接口,所述射频采样模块包括第一射频处理RF芯片和第二射频处理RF芯片,所述第一射频处理RF芯片和第二射频处理RF芯片均设有内部ADC模块;所述北斗/GPS接口分别与所述第一射频处理RF芯片和所述第二射频处理RF芯片连接,所述第一射频处理RF芯片的信号输出与所述FPGA芯片的信号输入连接,所述第二射频处理RF芯片的信号输出与所述FPGA芯片的信号输入连接,所述第一射频处理RF芯片的信号与所述片外ADC模块连接,能被外部采样,所述第二射频处理RF芯片与所述片外ADC模块连接,能被外部采样,所述第一射频处理RF芯片与所述第二射频处理RF芯片之间双向数据连接,所述基带处理模块连接所述FPGA芯片,所述FPGA芯片与板卡上所述高精度晶振连接,所述第一射频处理RF芯片与板卡上所述高精度晶振连接,所述第二射频处理RF芯片与板卡上所述高精度晶振连接,所述片外ADC模块与所述高精度晶振连接,所述FPGA芯片通过锁相环PLL输出时钟,所述片外ADC模块提供时钟,所述高精度晶振也提供时钟,所述时钟分配模块分别与所述FPGA芯片、片外ADC模块、高精度晶振连接;射频采样模块,由第一射频处理RF芯片及第二射频处理RF芯片构成,用于对经外置滤波器滤波后的射频信号进行模数转换得到数字信号;所述第一射频处理RF芯片及所述第二射频处理RF芯片均用于:将从所述北斗/GPS接口接收到的射频模拟信号转换成数字中频信号;所述FPGA芯片用于:通过提取所述第一射频处理RF芯片及第二射频处理RF芯片的I/Q分量或者所述片外ADC模块处理后的信号,把数字信号进行数字正交解调之后将基带信号发送给基带处理模块处理;所述时钟分配模块用于:为所述FPGA芯片、第一射频处理RF芯片、第二射频处理RF芯片、片外ADC模块提供内时钟或外时钟;所述内部ADC模块用于:内部ADC模块是第一射频处理RF芯片和第二射频处理RF芯片的片上集成的模块,为I通道和Q通道输出1位或2位CMOS逻辑电平,或者为I通道输出高达3位CMOS逻辑电平;所述片外ADC模块用于:对所述第一射频处理RF芯片和第二射频处理RF芯片进行外部采样提取,输出最高8位分辨率的数字信号,具有100Msps的最大采样速率;所述高精度晶振用于:位于导航接收机板卡上,精准度误差在千万分之五以内,0.5ppm,为所述FPGA芯片、射频采样模块、片外ADC模块提供工作时钟;所述北斗/GPS接口用于:北斗和GPS双导航;所述基带处理模块用于:由DPS芯片组成,也称为数字信号处理器,把所述FPGA芯片传输过来的基带信号进行调制处理。根据本专利技术优选的,所述FPGA芯片的型号为ZYNQ7035,所述第一射频处理RF芯片及第二射频处理RF芯片的型号均为MAX2771。时钟自由切换,有三种时钟方法:FPGA芯片,外部ADC模块和高精度晶振分别能为其它模块提供时钟。根据本专利技术优选的,不通过所述片外ADC模块对所述第一射频处理RF芯片和第二射频处理RF芯片进行外部采样提取,是指:从所述北斗/GPS接口获取的信号分别传递给所述第一射频处理RF芯片、第二射频处理RF芯片,第一射频处理RF芯片和第二射频处理RF芯片均拥有内部ADC模块,所述内部ADC模块为I通道和Q通道输出1位或2位CMOS逻辑电平,或者为I通道输出高达3位CMOS逻辑电平,不需要利用片外ADC模块进行采样,第一射频处理RF芯片和第二射频处理RF芯片直接将从北斗/GPS接口接收的射频模拟信号转换成数字中频信号,并传输到所述FPGA芯片,所述FPGA芯片经过处理把有用信号输送给基带处理模块。根据本专利技术优选的,通过所述片外ADC模块对所述第一射频处理RF芯片和第二射频处理RF芯片进行外部采样提取,是指:从所述北斗/GPS接口获取的信号分别传递给所述第一射频处理RF芯片、第二射频处理本文档来自技高网
...

【技术保护点】
1.一种导航信号接收机,其特征在于,包括基带处理模块、FPGA芯片、射频采样模块、片外ADC模块、高精度晶振、时钟分配模块及北斗/GPS接口,所述射频采样模块包括第一射频处理RF芯片和第二射频处理RF芯片,所述第一射频处理RF芯片和第二射频处理RF芯片均设有内部ADC模块;/n所述北斗/GPS接口分别与所述第一射频处理RF芯片和所述第二射频处理RF芯片连接,所述第一射频处理RF芯片的信号输出与所述FPGA芯片的信号输入连接,所述第二射频处理RF芯片的信号输出与所述FPGA芯片的信号输入连接,所述第一射频处理RF芯片的信号与所述片外ADC模块连接,所述第二射频处理RF芯片与所述片外ADC模块连接,所述第一射频处理RF芯片与所述第二射频处理RF芯片之间双向数据连接,所述基带处理模块连接所述FPGA芯片,所述FPGA芯片与所述高精度晶振连接,所述第一射频处理RF芯片与所述高精度晶振连接,所述第二射频处理RF芯片与所述高精度晶振连接,所述片外ADC模块与所述高精度晶振连接,所述时钟分配模块分别与所述FPGA芯片、片外ADC模块、高精度晶振连接。/n

【技术特征摘要】
1.一种导航信号接收机,其特征在于,包括基带处理模块、FPGA芯片、射频采样模块、片外ADC模块、高精度晶振、时钟分配模块及北斗/GPS接口,所述射频采样模块包括第一射频处理RF芯片和第二射频处理RF芯片,所述第一射频处理RF芯片和第二射频处理RF芯片均设有内部ADC模块;
所述北斗/GPS接口分别与所述第一射频处理RF芯片和所述第二射频处理RF芯片连接,所述第一射频处理RF芯片的信号输出与所述FPGA芯片的信号输入连接,所述第二射频处理RF芯片的信号输出与所述FPGA芯片的信号输入连接,所述第一射频处理RF芯片的信号与所述片外ADC模块连接,所述第二射频处理RF芯片与所述片外ADC模块连接,所述第一射频处理RF芯片与所述第二射频处理RF芯片之间双向数据连接,所述基带处理模块连接所述FPGA芯片,所述FPGA芯片与所述高精度晶振连接,所述第一射频处理RF芯片与所述高精度晶振连接,所述第二射频处理RF芯片与所述高精度晶振连接,所述片外ADC模块与所述高精度晶振连接,所述时钟分配模块分别与所述FPGA芯片、片外ADC模块、高精度晶振连接。


2.根据权利要求1所述的一种导航信号接收机,其特征在于,所述第一射频处理RF芯片及所述第二射频处理RF芯片均用于:将从所述北斗/GPS接口接收到的射频模拟信号转换成数字中频信号;所述FPGA芯片用于:通过提取所述第一射频处理RF芯片及第二射频处理RF芯片的I/Q分量或者所述片外ADC模块处理后的信号,把数字信号进行数字正交解调之后将基带信号发送给基带处理模块处理;所述时钟分配模块用于:为所述FPGA芯片、第一射频处理RF芯片、第二射频处理RF芯片、片外ADC模块提供内时钟或外时钟;所述内部ADC模块用于:为I通道和Q通道输出1位或2位CMOS逻辑电平,或者为I通道输出高达3位CMOS逻辑电平;所述片外ADC模块用于:对所述第一射频处理RF芯片和第二射频处理RF芯片进行外部采样提取,输出最高8位分辨率的数字信号;所述高精度晶振用于:为所述FPGA芯片、射频采样模块、片外ADC模块提供工作时钟;所述北斗/GPS接口用于:北斗和GPS双导航;所述基带处理模块用于:把所述FPGA芯片传输过来的基带信号进行调制处理。


3.根据权利要求1所述的一种导航信号接收机,其特征在于,所述FPGA芯片的型号为ZYNQ7035,所述第一射频处理RF芯片及第二射频处理RF芯片的型号均为MAX2771。


4.根据权利要求1-3任一所述的一种导航...

【专利技术属性】
技术研发人员:宁亚飞贾茹尚邢建平王丽华陈强孟志扬韩帅
申请(专利权)人:山东大学
类型:发明
国别省市:山东;37

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1