用于配网CT误差校验过程的数据同步方法技术

技术编号:25913194 阅读:17 留言:0更新日期:2020-10-13 10:31
本申请实施例提出了用于配网CT误差校验过程的数据同步方法,适用于至少两个直流互感器输出信号的同步过程。包括按预设采样频率对各电流互感器的输出数据进行采样;获取固定时延,经固定时延后将采样得到的输出数据发送至合并单元;在合并单元中采用重采样同步的方式对得到的输出数据进行同步处理。由于重采样算法使用同源的FPGA时钟对采集器数据进行插值运算,同时重采样算法采用抛物线插值算法,具有很高的精确度,可满足直流系统数据精度要求。

【技术实现步骤摘要】
用于配网CT误差校验过程的数据同步方法
本专利技术属于数据处理领域,尤其涉及用于配网CT误差校验过程的数据同步方法。
技术介绍
随着城市化的发展,为了提高配网供电可靠性和提升服务质量,满足人民美好生活对优质供电服务的需求,国家和公司都投入了大量的人力和物力加强配网的建设和升级改造。特别是大量配网自动化装置都含有互感器类设备(如PT或CT),这类设备因为质量、工艺和结构等原因,不满足带电操作的要求而出现事故。因而针对含互感器类配网自动化设备的不停电作业技术研究,可减少或避免这类设备因为不当操作而出现损坏或故障,影响设备和作业人员的安全,并且首次开展配网自动化设备不停电作业技术的研究,填补公司在这方面的空白,减少工程类预安排停电,提高供电可靠性。带电断接引流线是10kV架空配电线路最基本的常规带电作业项目,占电力公司各单位每年带电作业次数的60%左右。为保证带电作业安全,安规规定:“带电断、接空载线路时,必须应确认线路的另一端断路器(开关)和隔离开关(刀开关)确已断开,接入线路侧的变压器、电压互感器确已退出运行后,方可进行”。然而随着城市电网配电线路自动化改造工作的全面推进,各种负荷开关广泛使用,为负荷开关的控制器和操作装置提供电源的变压器(简称取能PT)在带电作业时不能退出运行。能否带电安装取能PT以及带PT断接引流线成为目前带电工作亟需解决的难题。互感器作为电能计量装置的重要组成部分,是发电公司与电网公司、电网公司与供电公司、供电公司与电力用户之间进行公平公正贸易结算,正确计算、考核电力系统内部技术经济指标的法定计量器具。根据现行国家检定规程,电网中用于计量的互感器(包括电压互感器,电流互感器)必须定期进行误差特性检测。根据常规检测方法,需要将运行的互感器离线才能进行误差特性检测,这必然影响供电可靠率。而且我国电力系统有数量庞大的电力互感器,停电测试它们的误差性能工作量庞大,费时费力,而且不能获得三相带电状态下的真实数据。
技术实现思路
为了解决现有技术中存在的缺点和不足,本专利技术提出了一种用于配网CT误差校验过程的数据同步方法,适用于至少两个直流互感器输出信号的同步过程,由于在重采样方法中借助了FPGA的时钟频率,因此能够保证直流系统数据的精度要求。具体的,所述用于配网CT误差校验过程的数据同步方法包括:按预设采样频率对各电流互感器的输出数据进行采样;获取固定时延,经固定时延后将采样得到的输出数据发送至合并单元;在合并单元中采用重采样同步的方式对得到的输出数据进行同步处理。可选的,所述在合并单元中采用重采样同步的方式对得到的输出数据进行同步处理,包括:基于合并单元中的FPGA时钟进行时间运算,得到标记时间;以标记时间为时间基准对得到的输出数据进行二次采集完成同步处理。可选的,所述基于合并单元中的FPGA时钟进行时间运算,得到标记时间包括:调用合并单元中的FPGA硬件逻辑进行规约解析,附加上FPGA的运行频率计数值对采集器数据进行插值运算得到标记时间。可选的,所述以标记时间为时间基准对得到的输出数据进行二次采集完成同步处理,包括:不同通道A/D转换模块以此为时间基准开始数据采集,数据同步及报文组帧模块以此时间基准作为报文序号清零标志,实现不同通道之间的数据同步。可选的,所述获取固定时延包括:用升流器或升压器对合并单元施加电流或电压,再用电子互感器测试仪测试该电流或电压模拟量,同时接收合并单元输出的数字报文;计算二者的角差和比差,得到固定时延。可选的,在按预设采样频率对各电流互感器的输出数据进行采样前还包括数据预处理方法。可选的,所述数据预处理方法,包括:接收GPS单元发出的秒脉冲同步信号;对秒脉冲信号的正确性进行判断,根据判断结果不同选择性生成向A/D转换器发送的采样信号;在A/D转换器接收到采样信号后,对连接在A/D转换器输入端上的第一信号进行转换,将转换后的信号传输至数据同步模块;控制数据接收模块将接收到的第二信号传输至数据同步模块,令数据同步模块对接收到的转换后的信号以及第二信号进行同步处理。可选的,所述对秒脉冲信号的正确性进行判断,根据判断结果不同选择性生成向A/D转换器发送的采样信号,包括:如果秒脉冲信号格式正确,则向A/D转换器发送代表实际时间间隔的采样信号;如果秒脉冲信号格式错误,则向A/D转换器发送标准时间间隔的采样信号。可选的,所述如果秒脉冲信号格式正确,则向A/D转换器发送代表实际时间间隔的采样信号,包括:当秒脉冲信号格式正确时,则获取秒脉冲信号之间的信号时间间隔,基于时间间隔确定采样信号格式,并向A/D转换器发送采样信号。本专利技术提供的技术方案带来的有益效果是:由于重采样算法使用同源的FPGA时钟对采集器数据进行插值运算,同时重采样算法采用抛物线插值算法,具有很高的精确度,可满足直流系统数据精度要求。附图说明为了更清楚地说明本专利技术的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本专利技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。图1为本申请实施例提出的用于配网CT误差校验过程的数据同步方法的流程示意图;图2为本申请实施例提出的数据预处理方法的流程示意图;图3为本申请实施例提出的并单元所实施的预处理步骤对应的示意图。具体实施方式为使本专利技术的结构和优点更加清楚,下面将结合附图对本专利技术的结构作进一步地描述。实施例一在高压直流输电工程和柔性直流输电工程中,直流合并单元对阀厅、极线、中性线等不同测点的直流测量装置转换的电流、电压数据信号进行合并和处理,并按IEC60044-7/8标准规范转换成数字信号输出到保护、阀控等装置,为实现局部采样同步,保证直流换流站全部交直流模拟量采集同步采样,合并单元应满足数据采样同步及误差要求。具体的,如图1所示,所述用于配网CT误差校验过程的数据同步方法包括:11、按预设采样频率对各电流互感器的输出数据进行采样;12、获取固定时延,经固定时延后将采样得到的输出数据发送至合并单元;13、在合并单元中采用重采样同步的方式对得到的输出数据进行同步处理。在实施中,合并单元一般接收一个间隔(直流场区域)的所有电流、电压通道数据。合并单元的同步包括两方面内容:1)各直流互感器间的同步,即本间隔电流电压数据的同步;2)合并单元间的同步,即不同间隔电流、电压数据的同步。对于直流互感器间的同步,目前有硬件脉冲同步、差值同步法(软件)两种。合并单元常用的方式为重采样方式同步。各个互感器间按设定的频率进行数据采样后,经固定时延后发送给合并单元,合并单元使用FPGA硬件逻辑进行规约解析,并附加上FPGA的运行频率计数值。本文档来自技高网
...

【技术保护点】
1.用于配网CT误差校验过程的数据同步方法,适用于至少两个直流互感器输出信号的同步过程,其特征在于,所述数据同步方法包括:/n按预设采样频率对各电流互感器的输出数据进行采样;/n获取固定时延,经固定时延后将采样得到的输出数据发送至合并单元;/n在合并单元中采用重采样同步的方式对得到的输出数据进行同步处理。/n

【技术特征摘要】
1.用于配网CT误差校验过程的数据同步方法,适用于至少两个直流互感器输出信号的同步过程,其特征在于,所述数据同步方法包括:
按预设采样频率对各电流互感器的输出数据进行采样;
获取固定时延,经固定时延后将采样得到的输出数据发送至合并单元;
在合并单元中采用重采样同步的方式对得到的输出数据进行同步处理。


2.根据权利要求1所述的用于配网CT误差校验过程的数据同步方法,其特征在于,所述在合并单元中采用重采样同步的方式对得到的输出数据进行同步处理,包括:
基于合并单元中的FPGA时钟进行时间运算,得到标记时间;
以标记时间为时间基准对得到的输出数据进行二次采集完成同步处理。


3.根据权利要求2所述的用于配网CT误差校验过程的数据同步方法,其特征在于,所述基于合并单元中的FPGA时钟进行时间运算,得到标记时间包括:
调用合并单元中的FPGA硬件逻辑进行规约解析,附加上FPGA的运行频率计数值对采集器数据进行插值运算得到标记时间。


4.根据权利要求2所述的用于配网CT误差校验过程的数据同步方法,其特征在于,所述以标记时间为时间基准对得到的输出数据进行二次采集完成同步处理,包括:
不同通道A/D转换模块以此为时间基准开始数据采集,数据同步及报文组帧模块以此时间基准作为报文序号清零标志,实现不同通道之间的数据同步。


5.根据权利要求1所述的用于配网CT误差校验过程的数据同步方法,其特征在于,所述获取固定时延包括:
用升流器或升压器对合并单元施加电流或电压,再用电子互感器测试仪测试该电流或电...

【专利技术属性】
技术研发人员:蒋红亮王锦义徐政王申华方小方方跃进熊庄管新涌何华庆金志武何湘威
申请(专利权)人:浙江武义电气安装工程有限公司国网浙江武义县供电有限公司
类型:发明
国别省市:浙江;33

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1