用于功率MOS器件的层间介质层结构及其制作方法技术

技术编号:25806838 阅读:27 留言:0更新日期:2020-09-29 18:41
本申请设计半导体制造技术领域,具体涉及一种用于功率MOS器件的层间介质层结构及其制作方法。其中用于功率MOS器件的层间介质层结构,包括沉积在功率MOS器件表面的富硅氧化物SiOx薄膜层,富硅氧化物SiOx薄膜上沉积有二氧化硅薄膜层。用于功率MOS器件的层间介质层结构制作方法,其特征在于,包括以下步骤:在功率MOS器件的表面沉积富硅氧化物SiOx薄膜层;在富硅氧化物SiOx薄膜层上沉积二氧化硅薄膜层。本申请能够解决可动离子能够穿过二氧化硅层间介质膜进入沟道位置,从而会造成该功率MOS器件漏电偏大的问题。

【技术实现步骤摘要】
用于功率MOS器件的层间介质层结构及其制作方法
本申请设计半导体制造
,具体涉及一种用于功率MOS器件的层间介质层结构及其制作方法。
技术介绍
随着集成电路工艺技术的发展,集成电路的尺寸也在不断按照摩尔定律减小,这就要求工艺技术需要不断改进以支持不断提升的产品要求,随着IC工艺技术的提升,12寸生产线开始能够生产功率MOS器件。对于相关技术,通常在功率MOS器件和第一层金属层之间形成二氧化硅层间介质膜,用于对器件起到隔离绝缘的作用。但是,对于中高压功率MOS器件,其层间介质膜的后段工艺会产生大量可动离子,这些可动离子能够穿过二氧化硅层间介质膜进入沟道位置,从而会造成该功率MOS器件漏电偏大的问题,影响产品性能和功率MOS器件在12寸工艺下的生产。
技术实现思路
本申请提供了一种用于功率MOS的层间介质层结构及其制作方法,可以解决相关技术中可动离子能够穿过二氧化硅层间介质膜进入沟道位置,从而会造成该功率MOS器件漏电偏大的问题。作为本申请的第一方面,提供一种用于功率MOS器件的层间介质层结构,包括沉积在功率MOS器件表面的富硅氧化物SiOx薄膜层,所述富硅氧化物SiOx薄膜上沉积有二氧化硅薄膜层。可选地,所述富硅氧化物SiOx薄膜层的折射率为1.5至1.65。可选地,所述富硅氧化物中的硅原子和氧原子的比例大于0小于1/2。作为本申请的第二方面,提供一种用于功率MOS器件的层间介质层结构制作方法,其特征在于,包括以下步骤:在功率MOS器件的表面沉积富硅氧化物SiOx薄膜层;在所述富硅氧化物SiOx薄膜层上沉积二氧化硅薄膜层。可选地,所述在功率MOS器件的表面沉积富硅氧化物SiOx薄膜层的步骤,包括:采用硅烷SiH4和一氧化二氮N2O作为反应原料,通过等离子增强化学气相沉积工艺在所述功率MOS器件表面的富硅氧化物SiOx薄膜层,反应公式为:SiH4+N2O→SiOx+H2+H2O+挥发性物质。可选地,所述富硅氧化物SiOx薄膜层的折射率为1.5至1.65。可选地,所述富硅氧化物SiOx的厚度小于6000A。本申请技术方案,至少包括如下优点:采用含有富硅氧化物SiOx的层间介质层结构,作为金属层和底层器件之间的隔离层,富硅氧化物SiOx薄膜层中的硅原子和氧原子的比值大于0小于1/2,而二氧化硅SiO2中硅原子和氧原子的比值等于1/2,富硅氧化物SiOx相对于二氧化硅SiO2增加了硅原子的比例,增加的硅原子会存在悬挂键,因此产生的可动离子在后续工艺或者环境中由于静电作用能够与硅原子结合,从而避免可动离子进一步穿过层间介质层,降低源漏漏电电流。附图说明为了更清楚地说明本申请具体实施方式或现有技术中的技术方案,下面将对具体实施方式或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本申请的一些实施方式,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。图1示出了本申请实施例提供的一种层间介质层结构;图2示出了带有图1所示层间介质层结构的功率MOS器件;图3示出了本申请实施例提供的用于功率MOS器件的层间介质层结构制作方法流程图;图4为包括本申请实施例提供的层间介质层结构的80V功率MOS器件,其漏源之间漏电流分布图;图5为包括本申请实施例提供的层间介质层结构的120V功率MOS器件,其漏源之间漏电流分布图。具体实施方式下面将结合附图,对本申请中的技术方案进行清楚、完整的描述,显然,所描述的实施例是本申请的一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在不做出创造性劳动的前提下所获得的所有其它实施例,都属于本申请保护的范围。在本申请的描述中,需要说明的是,术语“中心”、“上”、“下”、“左”、“右”、“竖直”、“水平”、“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本申请和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本申请的限制。此外,术语“第一”、“第二”、“第三”仅用于描述目的,而不能理解为指示或暗示相对重要性。在本申请的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电气连接;可以是直接相连,也可以通过中间媒介间接相连,还可以是两个元件内部的连通,可以是无线连接,也可以是有线连接。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本申请中的具体含义。此外,下面所描述的本申请不同实施方式中所涉及的技术特征只要彼此之间未构成冲突就可以相互结合。参照图1,其示出了一种层间介质层100结构,该层间介质层100结构包括富硅氧化物SiOx薄膜层110(0<x<2),该富硅氧化物SiOx薄膜上沉积有二氧化硅薄膜层120。富硅氧化物SiOx薄膜层110中的硅原子和氧原子的比值大于0小于1/2,而二氧化硅SiO2中硅原子和氧原子的比值等于1/2,富硅氧化物SiOx相对于二氧化硅SiO2增加了硅原子的比例,增加的硅原子会存在悬挂键,因此产生的可动离子在后续工艺或者环境中由于静电作用能够与硅原子结合,从而避免可动离子进一步穿过层间介质层。参照图2,其示出了一种带有图1所示层间介质层结构的功率MOS器件,该功率MOS器件包括:形成于半导体基底层上的外延层210。在该外延层210中形成相间隔的源区220。相邻源区220之间通过屏蔽栅230隔离。如图1所示的层间介质层结构沉积于该功率MOS器件上,且沉积在该功率MOS器件上的层间介质层结构上开设有接触孔240,该接触孔240从该层间介质层100的上表面向下延伸至于该功率MOS器件的栅极250和源区220接触,该接触孔240中填充有导电金属。在该接触孔240所在位置的层间介质层100上设置金属引线层260,该接触孔240向上与该金属引线层260接触。对于本实施例,采用含有富硅氧化物SiOx的层间介质层结构,作为金属引线层和底层器件之间的隔离层,富硅氧化物SiOx薄膜层中的硅原子和氧原子的比值大于0小于1/2,而二氧化硅SiO2中硅原子和氧原子的比值等于1/2,富硅氧化物SiOx相对于二氧化硅SiO2增加了硅原子的比例,增加的硅原子会存在悬挂键,因此产生的可动离子在后续工艺或者环境中由于静电作用能够与硅原子结合,从而避免可动离子进一步穿过层间介质层,避免漏电偏大的问题。参照图3,其示出了一种用于功率MOS器件的层间介质层结构制作方法流程图,该用于功率MOS器件的层间介质层结构制作方法包括:步骤S110:提供功率MOS器件。所提供的功率MOS器件如图2所示,包括形成于半导体基底层上的外延层,在该外本文档来自技高网...

【技术保护点】
1.一种用于功率MOS器件的层间介质层结构,其特征在于,包括沉积在功率MOS器件表面的富硅氧化物SiOx薄膜层,所述富硅氧化物SiOx薄膜上沉积有二氧化硅薄膜层。/n

【技术特征摘要】
1.一种用于功率MOS器件的层间介质层结构,其特征在于,包括沉积在功率MOS器件表面的富硅氧化物SiOx薄膜层,所述富硅氧化物SiOx薄膜上沉积有二氧化硅薄膜层。


2.如权利要求1所述的用于功率MOS器件的层间介质层结构,其特征在于,所述富硅氧化物SiOx薄膜层的折射率为1.5至1.65。


3.如权利要求1所述的用于功率MOS器件的层间介质层结构,其特征在于,所述富硅氧化物中的硅原子和氧原子的比例大于0小于1/2。


4.一种用于功率MOS器件的层间介质层结构制作方法,其特征在于,包括以下步骤:
在功率MOS器件的表面沉积富硅氧化物SiOx薄膜层;
在所述富硅氧化物SiOx薄膜层上沉积二氧化硅薄膜层。...

【专利技术属性】
技术研发人员:刘秀勇陈正嵘吴长明张继亮金立培
申请(专利权)人:华虹半导体无锡有限公司
类型:发明
国别省市:江苏;32

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1