实时时钟模块、电子设备以及移动体制造技术

技术编号:25445842 阅读:31 留言:0更新日期:2020-08-28 22:32
提供实时时钟模块、电子设备以及移动体,针对所输入的电源的电压值的变化,能够降低实时时钟模块的内部电压的电压值暂时发生变化的可能性。实时时钟模块具有:开关电路,其与被施加第1电源电压的第1节点以及被施加第2电源电压的第2节点电连接,对是输出第1电源电压还是输出第2电源电压进行切换;电源检测电路,其检测第1电源电压的电压值;开关控制电路,其根据电源检测电路的输出,对开关电路的切换进行控制;恒压电路,其根据开关电路的输出来输出恒压信号;以及电流控制电路,其对供给到恒压电路的电流进行控制,在开关控制电路对开关电路进行切换的情况下,电流控制电路使供给到恒压电路的电流增加。

【技术实现步骤摘要】
实时时钟模块、电子设备以及移动体
本专利技术涉及实时时钟模块、电子设备以及移动体。
技术介绍
实时时钟模块是具有计时功能的电路,其被组装在个人计算机等各种各样的电子设备中。通常,要求即使在不对电子设备供给主电源的情况以及由于瞬时停电等而暂时不供给主电源的情况下,组装在实时时钟模块中的计时功能也继续进行动作。因此,在电子设备中设置有检测到主电源被切断的情况而将实时时钟模块的电源切换为备用电源的电路。例如,在专利文献1中公开了一种实时时钟装置,其具有主电源和备用电源,在主电源被切断的情况下,能够迅速地切换为备用电源。专利文献1:日本特开2014-017965号公报但是,在对实时时钟模块的电源进行了切换的情况下,由于主电源与备用电源的电位差,在切换前后输入到实时时钟模块的电源的电压值会发生变化。在实时时钟模块的生成内部电压的内部恒压电路无法对这样的输入到实时时钟模块的电源的电压值的变化进行追随的情况下,该内部电压的电压值有可能暂时发生变化。
技术实现思路
本专利技术的实时时钟模块的一个方式具有:第1节点,其被施加第1电源电压;第2节点,其被施加第2电源电压;开关电路,其与所述第1节点和所述第2节点电连接,对是输出所述第1电源电压还是输出所述第2电源电压进行切换;电源检测电路,其检测所述第1电源电压的电压值;开关控制电路,其根据所述电源检测电路的输出,对所述开关电路的切换进行控制;恒压电路,其根据所述开关电路的输出来输出恒压信号;以及电流控制电路,其对供给到所述恒压电路的电流进行控制,在所述开关控制电路对所述开关电路进行切换的情况下,所述电流控制电路使供给到所述恒压电路的电流增加。在所述实时时钟模块的一个方式中,也可以是,在所述电流控制电路使供给到所述恒压电路的电流增加之后,所述开关控制电路对所述开关电路进行切换。在所述实时时钟模块的一个方式中,也可以是,所述实时时钟模块具有第1上电复位电路,该第1上电复位电路向所述开关控制电路和所述电流控制电路输出第1复位信号,所述恒压信号被输入到所述第1上电复位电路。在所述实时时钟模块的一个方式中,也可以是,所述恒压电路包含:第1晶体管,其对供给的电流进行控制;以及第2晶体管,其驱动能力比所述第1晶体管的驱动能力大,所述电流控制电路在使供给到所述恒压电路的电流增加的情况下,将所述第1晶体管和所述第2晶体管控制为导通,所述电流控制电路在不使供给到所述恒压电路的电流增加的情况下,将所述第1晶体管控制为导通,将所述第2晶体管控制为截止。在所述实时时钟模块的一个方式中,也可以是,所述实时时钟模块具有第2上电复位电路,该第2上电复位电路根据所述第1电源电压的电压值来输出第2复位信号,所述电流控制电路根据所述第2复位信号来控制供给到所述恒压电路的电流。本专利技术的电子设备的一个方式具有所述实时时钟模块的一个方式。本专利技术的移动体的一个方式具有所述实时时钟模块的一个方式。附图说明图1是示出第1实施方式的实时时钟模块的结构的图。图2是示出开关电路的结构的图。图3是示出电压检测电路的结构的图。图4是示出恒流电路和控制电压输出电路的结构的图。图5是示出振荡电路的结构的图。图6是用于说明从电压VDD的电压值低于阈值电压VR2的状态起电压VDD的电压值上升的情况下的实时时钟模块的动作的流程图。图7是用于说明从电压VDD的电压值超过阈值电压VR1的状态起电压VDD的电压值下降的情况下的实时时钟模块的动作的流程图。图8是用于说明供给到实时时钟模块的电压VDD成为电压值比电压VBAT的电压值低且比阈值电压VR1高的电压的情况下的动作的时序图。图9是用于说明供给到实时时钟模块的电压VDD成为电压值比电压VBAT的电压值高且比阈值电压VR1高的电压的情况下的动作的时序图。图10是示出第2实施方式的实时时钟模块的结构的图。图11是用于说明在第2实施方式的实时时钟模块中从电压VDD的电压值低于阈值电压VR2的状态起电压VDD的电压值上升的情况下的实时时钟模块的动作的流程图。图12是用于说明第2实施方式的实时时钟模块的动作的时序图。图13是示出电子设备的结构的一例的功能框图。图14是示出作为电子设备的一例的智能手机的外观的一例的图。图15是示出移动体的一例的图。标号说明1:RTC模块(实时时钟模块);10:开关电路;11、12、13:晶体管;20:电源检测电路;21、22、23:电阻;24:比较器;25:开关;30:恒流电路;31、32、33、34:晶体管;40:控制电压输出电路;41:差动放大电路;42、43、44、45、46:晶体管;47、48:电容器;50:上电复位电路;60:振荡电压输出电路;61:电流控制电路;62、63、64、65、66、67、68、69:晶体管;70:振荡电路;71、72、73:电容器;74、75:可变电容电容器;76、77:电阻;80:电平移位器;81、82、83、84:晶体管;85:振幅检测电路;90:上电复位电路;91:振子;92、93:电极;100:逻辑电路;101:开关控制电路;102:阈值切换控制电路;103:电流控制电路;210:电平移位器;220:输出电路;230:计时电路;240:接口电路;300:电子设备;310:RTC模块(实时时钟模块);320:CPU;330:操作部;340:ROM;350:RAM;360:通信部;370:显示部;380:电源部;390:备用电源部;400:移动体;410:RTC模块(实时时钟模块);420、430、440:控制器;450:电池;460:备用电池。具体实施方式以下,使用附图对本专利技术的优选的实施方式进行说明。所使用的附图是为了便于说明的图。另外,以下说明的实施方式并非不当地限定权利要求书中记载的本专利技术的内容。另外,以下说明的结构并不一定全部都是本专利技术的必要构成要素。1.实时时钟模块1.1第1实施方式1.1.1实时时钟模块的结构图1是示出第1实施方式的RTC(实时时钟:RealTimeClock)模块1的结构的图。RTC模块1具有开关电路10、电源检测电路20、恒流电路30、控制电压输出电路40、上电复位电路50、振荡电压输出电路60、振荡电路70、电平移位器(L/S)80、逻辑电路100、电平移位器(L/S)210、输出电路220、计时电路230以及接口(I/F)电路240。并且,在RTC模块1中设置有将RTC模块1和外部连接起来的端子Vbat、Vout、Vdd、Vio、Fout、I/F_io。另外,RTC模块1也可以是省略或变更这些要素的一部分或者追加其他要素的结构。以上那样构成的RTC模块1以从端子Vdd输入的作为主电源的电压VDD或从端子Vbat输入的作本文档来自技高网...

【技术保护点】
1.一种实时时钟模块,其具有:/n第1节点,其被施加第1电源电压;/n第2节点,其被施加第2电源电压;/n开关电路,其与所述第1节点和所述第2节点电连接,对是输出所述第1电源电压还是输出所述第2电源电压进行切换;/n电源检测电路,其检测所述第1电源电压的电压值;/n开关控制电路,其根据所述电源检测电路的输出,对所述开关电路的切换进行控制;/n恒压电路,其根据所述开关电路的输出来输出恒压信号;以及/n电流控制电路,其对供给到所述恒压电路的电流进行控制,/n在所述开关控制电路对所述开关电路进行切换的情况下,所述电流控制电路使供给到所述恒压电路的电流增加。/n

【技术特征摘要】
20190221 JP 2019-0294251.一种实时时钟模块,其具有:
第1节点,其被施加第1电源电压;
第2节点,其被施加第2电源电压;
开关电路,其与所述第1节点和所述第2节点电连接,对是输出所述第1电源电压还是输出所述第2电源电压进行切换;
电源检测电路,其检测所述第1电源电压的电压值;
开关控制电路,其根据所述电源检测电路的输出,对所述开关电路的切换进行控制;
恒压电路,其根据所述开关电路的输出来输出恒压信号;以及
电流控制电路,其对供给到所述恒压电路的电流进行控制,
在所述开关控制电路对所述开关电路进行切换的情况下,所述电流控制电路使供给到所述恒压电路的电流增加。


2.根据权利要求1所述的实时时钟模块,其中,
在所述电流控制电路使供给到所述恒压电路的电流增加之后,所述开关控制电路对所述开关电路进行切换。


3.根据权利要求1或2所述的实时时钟模块,其中,
所述实时时钟模块具有第1上电复位电路,该第1上...

【专利技术属性】
技术研发人员:松崎赏
申请(专利权)人:精工爱普生株式会社
类型:发明
国别省市:日本;JP

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1