可重构硬件加速SOC芯片系统技术方案

技术编号:25396263 阅读:32 留言:0更新日期:2020-08-25 23:01
本申请实施例提供一种可重构硬件加速SOC芯片系统,包括:InterconnectionBus、CPU、PCIe接口、NVMe协议模块、DMU数据管理单元、FPGA可重构模块、DMA控制器、DDR_CTRL和NAND_CTRL存储控制器。本申请能够通过内嵌FPGA硬件模块实现硬件加速,根据不同的需求场景,将相应的处理算法动态更新到SSD主控芯片内部,提高灵活性,提高效率。

【技术实现步骤摘要】
可重构硬件加速SOC芯片系统
本申请涉及芯片领域,具体涉及一种可重构硬件加速SOC芯片系统。
技术介绍
随着半导体工艺制程的发展,SSD存储容量迅猛增长。同时,由于SSD主控芯片内部集成了CPU,智能化程度也随之增加,很多应用领域的存储数据处理可以直接在SSD内部进行,然后将包含少量数据的处理结果传送给需求端。这样减少了存储系统中大量的数据搬移,节省网络流量,提高信息获取速度,提高带宽利用率。数据信息正发生着从文字到图像和视频的形式转变,亟需提升信息的处理速度。基于CPU的纯软件处理,已经满足不了实际需求,从而需要内嵌硬件加速功能的芯片架构。由此,本专利技术人凭借多年从事相关行业的经验与实践,提出一种可重构硬件加速SOC芯片系统,以克服现有技术的缺陷。
技术实现思路
针对现有技术中的问题,本申请提供一种可重构硬件加速SOC芯片系统,能够通过内嵌FPGA硬件模块实现硬件加速,根据不同的需求场景,将相应的处理算法动态更新到SSD主控芯片内部,提高灵活性,提高效率。为解决上述技术问题,本申请提供以下技术方案:第一方面,本申请提供一种可重构硬件加速SOC芯片系统,包括:InterconnectionBus、CPU、PCIe接口、NVMe协议模块、DMU数据管理单元、FPGA可重构模块、DMA控制器、DDR_CTRL和NAND_CTRL存储控制器;所述InterconnectionBus用于SOC芯片中各个功能模块的互联,实现数据通信和控制信息的传输;所述CPU用于实现对各个功能模块的控制和工作协调,以及FPGA模块的配置操作;所述DMA在芯片系统中起到数据搬移的功能,减轻CPU的处理负荷;所述PCIe接口负责PCIe协议通信,支持热插拔,能够实现与PC计算机系统的互联;所述NVMe模块用于实现NVMe协议功能,对PCIe接口的数据进行解析,用于SSD主控芯片与操作系统驱动软件的无缝对接;所述DMU数据管理单元用于在CPU的控制下,实现对PCIe接口、DDR_CTRL模块和NAND_CTRL模块之间的数据通信进行调度控制;所述FPGA可重构模块由CFG模块和FPGA阵列组成,其中所述CFG模块负责实现对FPGA阵列的重配置,配置数据通过PCIe接口,由CPU控制,经过CFG模块,写入FPGA阵列,所述FPGA阵列根据不同算法的硬件实现,在阵列内部构建出相应的硬件电路,实现不同的加速功能,从而实现了可重构硬件加速算法;所述DDR_CTRL用于实现外部DDR颗粒的控制和数据传输,满足SSD主控的大批量数据缓存需求;所述NAND_CTRL用于实现外部Flash颗粒的多通道控制和数据传输。由上述技术方案可知,本申请提供一种可重构硬件加速SOC芯片系统,能够通过内嵌FPGA硬件模块实现硬件加速,根据不同的需求场景,将相应的处理算法动态更新到SSD主控芯片内部,提高灵活性,提高效率。附图说明为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。图1为本申请所述可重构硬件加速SOC芯片系统的结构示意图;图2为本申请所述FPGA可重构模块的功能框图。具体实施方式为了使本
的人员更好地理解本申请方案,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分的实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本申请保护的范围。需要说明的是,本申请的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本申请的实施例。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。在本申请中,术语“上”、“下”、“左”、“右”、“前”、“后”、“顶”、“底”、“内”、“外”、“中”、“竖直”、“水平”、“横向”、“纵向”等指示的方位或位置关系为基于附图所示的方位或位置关系。这些术语主要是为了更好地描述本申请及其实施例,并非用于限定所指示的装置、元件或组成部分必须具有特定方位,或以特定方位进行构造和操作。并且,上述部分术语除了可以用于表示方位或位置关系以外,还可能用于表示其他含义,例如术语“上”在某些情况下也可能用于表示某种依附关系或连接关系。对于本领域普通技术人员而言,可以根据具体情况理解这些术语在本申请中的具体含义。此外,术语“安装”、“设置”、“设有”、“连接”、“相连”、“套接”应做广义理解。例如,可以是固定连接,可拆卸连接,或整体式构造;可以是机械连接,或电连接;可以是直接相连,或者是通过中间媒介间接相连,又或者是两个装置、元件或组成部分之间内部的连通。对于本领域普通技术人员而言,可以根据具体情况理解上述术语在本申请中的具体含义。需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。下面将参考附图并结合实施例来详细说明本申请。为了能够通过内嵌FPGA硬件模块实现硬件加速,根据不同的需求场景,将相应的处理算法动态更新到SSD主控芯片内部,提高灵活性,提高效率,本申请提供一种可重构硬件加速SOC芯片系统的实施例,参见图1,本实施例中,所述可重构硬件加速SOC芯片系统具体包含InterconnectionBus、CPU、PCIe接口、NVMe协议模块、DMU数据管理单元、FPGA可重构模块、DMA控制器、DDR_CTRL和NAND_CTRL存储控制器;所述InterconnectionBus用于SOC芯片中各个功能模块的互联,实现数据通信和控制信息的传输;所述CPU用于实现对各个功能模块的控制和工作协调,以及FPGA模块的配置操作;所述DMA在芯片系统中起到数据搬移的功能,减轻CPU的处理负荷;所述PCIe接口负责PCIe协议通信,支持热插拔,能够实现与PC计算机系统的互联;所述NVMe模块用于实现NVMe协议功能,对PCIe接口的数据进行解析,用于SSD主控芯片与操作系统驱动软件的无缝对接;所述DMU数据管理单元用于在CPU的控制下,实现对PCIe接口、DDR_CTRL模块和NAND_CTRL模块之间的数据通信进行调度控制;所述FPGA可重构模块由CFG模块和FPGA阵列组成,其中所述CFG模块负责实现对FPGA阵列的重本文档来自技高网
...

【技术保护点】
1.一种可重构硬件加速SOC芯片系统,其特征在于,包括:InterconnectionBus、CPU、PCIe接口、NVMe协议模块、DMU数据管理单元、FPGA可重构模块、DMA控制器、DDR_CTRL和NAND_CTRL存储控制器;/n所述InterconnectionBus用于SOC芯片中各个功能模块的互联,实现数据通信和控制信息的传输;/n所述CPU用于实现对各个功能模块的控制和工作协调,以及FPGA模块的配置操作;/n所述DMA在芯片系统中起到数据搬移的功能,减轻CPU的处理负荷;/n所述PCIe接口负责PCIe协议通信,支持热插拔,能够实现与PC计算机系统的互联;/n所述NVMe模块用于实现NVMe协议功能,对PCIe接口的数据进行解析,用于SSD主控芯片与操作系统驱动软件的无缝对接;/n所述DMU数据管理单元用于在CPU的控制下,实现对PCIe接口、DDR_CTRL模块和NAND_CTRL模块之间的数据通信进行调度控制;/n所述FPGA可重构模块由CFG模块和FPGA阵列组成,其中所述CFG模块负责实现对FPGA阵列的重配置,配置数据通过PCIe接口,由CPU控制,经过CFG模块,写入FPGA阵列,所述FPGA阵列根据不同算法的硬件实现,在阵列内部构建出相应的硬件电路,实现不同的加速功能,从而实现了可重构硬件加速算法;/n所述DDR_CTRL用于实现外部DDR颗粒的控制和数据传输,满足SSD主控的大批量数据缓存需求;/n所述NAND_CTRL用于实现外部Flash颗粒的多通道控制和数据传输。/n...

【技术特征摘要】
1.一种可重构硬件加速SOC芯片系统,其特征在于,包括:InterconnectionBus、CPU、PCIe接口、NVMe协议模块、DMU数据管理单元、FPGA可重构模块、DMA控制器、DDR_CTRL和NAND_CTRL存储控制器;
所述InterconnectionBus用于SOC芯片中各个功能模块的互联,实现数据通信和控制信息的传输;
所述CPU用于实现对各个功能模块的控制和工作协调,以及FPGA模块的配置操作;
所述DMA在芯片系统中起到数据搬移的功能,减轻CPU的处理负荷;
所述PCIe接口负责PCIe协议通信,支持热插拔,能够实现与PC计算机系统的互联;
所述NVMe模块用于实现NVMe协议功能,对PCIe接口的数据进行解析,用...

【专利技术属性】
技术研发人员:邹福甘焱林张善伟许建国张梦楠邱圣辉
申请(专利权)人:安创生态科技深圳有限公司
类型:发明
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1