绝对式记忆旋转光电编码器制造技术

技术编号:2530227 阅读:225 留言:0更新日期:2012-04-11 18:40
一种绝对式记忆旋转光电编码器,属于光电子技术领域,由光电信号处理电路、记忆转换器和输出电路构成,工作时红外光被光栅和狭缝切割后由光电信号处理电路转换成电信号,将信号比较整形,经过记忆转换器的CPU处理,计算出二进制绝对式数据,由输出电路输出。本实用新型专利技术制作难度小,成本较低,工作性能可靠,结构简单。(*该技术在2015年保护过期,可自由使用*)

【技术实现步骤摘要】

本技术属于光电子
,是一种光电编码器。
技术介绍
绝对式编码器应用于数控机床等自动控制
,其产生的绝对式信号在掉电情况下能够判断信号位置和数量。现有的绝对式编码器制作难度大,调试复杂,成本高,普通使用者难于接受,只有采用增量式编码器附加寻址或其它较为烦琐方式来解决绝对位置问题。
技术实现思路
本技术要解决的技术问题是公开一种结构简单、生产成本低的绝对式记忆旋转光电编码器。本技术解决技术问题的方案是由光电信号处理电路、记忆转换器和输出电路构成绝对式记忆旋转光电编码器,光电信号处理电路主要由光电池P6、P7、P8、P9和比较器L4A、L4B、L5B及三极管N5、N6、N7构成,P6正极连接L4A正极,P8正极连接L4B正极,P9正极连接L5B正极,P7正极连接L4A、L4B和L5B负极,P6、P7、P8、P9负极接地,L4A、L4B和L5B输出端分别连接N5、N6和N7的基极,记忆转换器由CPU和读写存储器构成,读写存储器的R脚和W脚分别连接CPU的RD脚和WD脚,N5和N6的集电极分别连接CPU的T0和T1脚,输出电路由三极管N10-26构成,其基极分别连接CPU的P1.0-1.7脚和P2.0-2.7脚,发射极共同接地,集电极组成十六位二进制编码信号的输出端。工作时红外光被光栅和狭缝切割后再由光电池P6、P7、P8、P9接收,转换成电信号,比较器L4A、L4B、L5B将信号比较整形,由三极管N5、N6、N7放大输出至记忆转换器,经过CPU处理,计算出二进制绝对式数据,由输出电路输出,读写存储器对CPU处理的信号进行时时存储,并在系统断电后将最后的数据保留。针对旋转形式的传感器还可以实现多圈功能。本技术制作难度小,成本较低,工作性能可靠,结构简单。附图说明附图为本技术电子线路图。具体实施方式本技术由光电信号处理电路1、记忆转换器2和输出电路3构成,光电信号处理电路1主要由光电池P6、P7、P8、P9和比较器L4A、L4B、L5B及三极管N5、N6、N7构成,P6正极连接L4A正极,P8正极连接L4B正极,P9正极连接L5B正极,P7正极连接L4A、L4B和L5B负极,P6、P7、P8、P9负极接地,L4A、L4B和L5B输出端分别连接N5、N6和N7的基极,记忆转换器2由CPU和读写存储器构成,读写存储器的R脚和W脚分别连接CPU的RD脚和WD脚,N5和N6的集电极分别连接CPU的T0和T1脚,输出电路3由三极管N10-26构成,其基极分别连接CPU的P1.0-1.7脚和P2.0-2.7脚,发射极共同接地,集电极组成十六位二进制编码信号的输出端。权利要求1.一种绝对式记忆旋转光电编码器,其特征在于它由光电信号处理电路、记忆转换器和输出电路构成,光电信号处理电路主要由光电池P6、P7、P8、P9和比较器L4A、L4B、L5B及三极管N5、N6、N7构成,P6正极连接L4A正极,P8正极连接L4B正极,P9正极连接L5B正极,P7正极连接L4A、L4B和L5B负极,P6、P7、P8、P9负极接地,L4A、L4B和L5B输出端分别连接N5、N6和N7的基极,记忆转换器由CPU和读写存储器构成,读写存储器的R脚和W脚分别连接CPU的RD脚和WD脚,N5和N6的集电极分别连接CPU的T0和T1脚,输出电路由三极管N10-26构成,其基极分别连接CPU的P1.0-1.7脚和P2.0-2.7脚,发射极共同接地。专利摘要一种绝对式记忆旋转光电编码器,属于光电子
,由光电信号处理电路、记忆转换器和输出电路构成,工作时红外光被光栅和狭缝切割后由光电信号处理电路转换成电信号,将信号比较整形,经过记忆转换器的CPU处理,计算出二进制绝对式数据,由输出电路输出。本技术制作难度小,成本较低,工作性能可靠,结构简单。文档编号G01D5/26GK2837790SQ20052002909公开日2006年11月15日 申请日期2005年8月17日 优先权日2005年8月17日专利技术者崔峰铭 申请人:长春三峰传感技术有限公司本文档来自技高网
...

【技术保护点】
一种绝对式记忆旋转光电编码器,其特征在于:它由光电信号处理电路、记忆转换器和输出电路构成,光电信号处理电路主要由光电池P↓[6]、P↓[7]、P↓[8]、P↓[9]和比较器L↓[4A]、L↓[4B]、L↓[5B]及三极管N↓[5]、N↓[6]、N↓[7]构成,P↓[6]正极连接L↓[4A]正极,P↓[8]正极连接L↓[4B]正极,P↓[9]正极连接L↓[5B]正极,P↓[7]正极连接L↓[4A]、L↓[4B]和L↓[5B]负极,P↓[6]、P↓[7]、P↓[8]、P↓[9]负极接地,L↓[4A]、L↓[4B]和L↓[5B]输出端分别连接N↓[5]、N↓[6]和N↓[7]的基极,记忆转换器由CPU和读写存储器构成,读写存储器的R脚和W脚分别连接CPU的RD脚和WD脚,N↓[5]和N↓[6]的集电极分别连接CPU的T↓[0]和T↓[1]脚,输出电路由三极管N↓[10-26]构成,其基极分别连接CPU的P↓[1.0-1.7]脚和P↓[2.0-2.7]脚,发射极共同接地。

【技术特征摘要】

【专利技术属性】
技术研发人员:崔峰铭
申请(专利权)人:长春三峰传感技术有限公司
类型:实用新型
国别省市:82[中国|长春]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1