集成电路制造技术

技术编号:25125949 阅读:60 留言:0更新日期:2020-08-05 02:55
揭示一种集成电路。集成电路,其特征在于,包含第一等化器电路以及第二等化器电路。第一等化器电路用以等化已添加彼此相异的多个偏移电压的输入信号,以产生具有彼此相异的多个电压准位的输出信号。第二等化器电路耦接于第一等化器电路。第二等化器电路包含第一等化器单元以及第二等化器单元。第一等化器单元用以等化该输出信号,以产生奇数据信号。第二等化器单元耦接于该第一等化器单元并用以等化该输出信号,以产生偶数据信号。

【技术实现步骤摘要】
集成电路
本揭示是关于一种集成电路,特别是关于具有应用于高位元传输速度信号的等化器的集成电路。
技术介绍
可程序化集成电路(programmableintegratedcircuit,IC)通常用于接收及/或传递来自沿着数据通道的高速数字串流数据。在长串数据通讯的一端(例如,具有串化器/解串化器(serializer/de-serializer,SERDES)的接收器),输入的波型可能会与由数据传递装置传出的波型不相同。为了补偿输入的波型中的这些变形,通常会应用等化(equalization)以矫正所接收到的信号。
技术实现思路
本揭示案的实施例是关于一种集成电路。集成电路,其特征在于,包含第一等化器电路以及第二等化器电路。第一等化器电路用以等化已添加彼此相异的多个偏移电压的输入信号,以产生具有彼此相异的多个电压准位的输出信号。第二等化器电路耦接于第一等化器电路。第二等化器电路包含第一等化器单元以及第二等化器单元。第一等化器单元用以等化该输出信号,以产生奇数据信号。第二等化器单元耦接于该第一等化器单元并用以等化该输出信号,以产生偶数据信号。附图说明当结合随附附图阅读时,自以下详细描述将很好地理解本揭示的态样。应注意,根据工业中的标准实务,各个特征并非按比例绘制。事实上,出于论述清晰的目的,可任意增加或减小各个特征的尺寸。图1是根据本揭示的一些实施例的通讯系统的示意图;图2是根据本揭示的一些实施例中与图1中的接收器相关联的接收器的示意图;图3是根据本揭示的一些实施例中与图2中的电压移位放大器电路对应的电路的示意图;图4是根据本揭示的一些实施例中与图3中的电压移位放大器电路相关联的电压移位放大器电路的电路图;图5是根据本揭示的一些实施例中与图2中的非线性等化器电路相关联的电路的示意图;图6是根据本揭示的一些实施例中与图2及图5中的非线性等化器电路相关联的电路的示意图;图7是根据本揭示的一些实施例中与图6中的加法器(summer)电路相关联的加法器电路的电路图;图8是根据本揭示的一些实施例中与图6中的截剪器(slicer)电路相关联的截剪器电路的电路图;图9是根据本揭示的一些实施例中与图6中的锁存器(latch)电路相关联的锁存器电路的电路图;图10是根据本揭示的一些实施例的接收器操作的方法的流程图。【符号说明】100:通讯系统110:发射器120:接收器130:通道D1:信号D2信号200:接收器210:输入端220:电压移位放大器电路230:线性等化器电路231:线性等化器单元232-1:次单元232-2:次单元232-3:次单元232-4:次单元240:非线性等化器电路250:时脉信号产生电路251:锁相回路电路252:分频缓冲器253:缓冲器254:相位内插器255:电容256:CMOS缓冲器260:输出端270-1:数字模拟转换器270-2:数字模拟转换器280:缓冲器CK0:信号CK1:信号CK2:信号CK180:信号REF:信号VOS:信号Sin:信号Sout:信号300:电路300-1:电压移位放大器电路300-2:电压移位放大器电路300-3:电压移位放大器电路310-1:放大器320-1:加法器310-2:放大器320-2:加法器310-3:放大器320-3:加法器30:眼图30-1:第一眼30-2:第二眼30-3:第三眼31:眼图31-1:第一眼31-2:第二眼31-3:第三眼32:眼图32-1:第一眼32-2:第二眼32-3:第三眼33:眼图33-1:第一眼33-2:第二眼33-3:第三眼S1-1:信号S2-1:信号S1-2:信号S2-2:信号S1-3:信号S2-3:信号400:电压移位放大器电路410:第一差动放大器420:第二差动放大器430:数字模拟转换器R:可变电阻C:电容VDD:电压SinP、SinN、Sin:信号S1N、S1P、S1:信号VOSN、VOSP:信号Din:信号500:电路510:奇数据等化器520:偶数据等化器Sod、Sen:信号600:电路610:奇数据等化器620:偶数据等化器611-1、611-2、611-3:加法器电路612-1、612-2、612-3:截剪器电路613-1、613-2、613-3:多工器614-1、614-2:锁存器615:锁存器616:解码器617:缓冲器625:锁存器H1-1:回馈信号H2-1~H10-1:回馈信号H3-1~H10-1:回馈信号H2-1:回馈信号H2-2:回馈信号700:加法器电路710:控制电路720:回馈电路730:保持器740:移位电路IMAIN、IH2、ICM、ISHIFT:电流VCM:信号DCP、DCN、DC:信号D2N、D2P、D2:信号OUTN、OUTP、OUT:信号800:截剪器电路810:控制电路820:保持器电路830:缓冲器电路CKINP、CKINN:信号DINN、DINP:信号REFP、REFN:信号DOUTP、DOUTN、DOUT:信号900:锁存器910:控制电路920:第一缓冲器电路930:第二缓冲器电路SIGNP、SIGNN:信号1000:方法1010、1020、1030:操作具体实施方式以下揭示内容提供许多不同实施例或实例,以便实施所提供标的的不同特征。下文描述部件及布置的具体实例以简化本揭示。当然,这些仅为实例且并不意欲为限制性。例如,以下描述中在第二特征上方或第二特征上形成第一特征可包含以直接接触形成第一特征及第二特征的实施例,且亦可包含在第一特征与第二特征之间形成额外特征以使得第一特征及第二特征可不处于直接接触的实施例。另外,本揭示可在各个实例中重复元件符号及/或字母。此重复是出于简便性及清晰的目的且本身并不指示所论述的各个实施例及/或配置之间的关系。在本说明书中使用的术语通常具有其在本领域中及本文档来自技高网...

【技术保护点】
1.一种集成电路,其特征在于,包含:/n一第一等化器电路,用以等化已添加彼此相异的多个偏移电压的输入信号,以产生具有彼此相异的多个电压准位的输出信号;以及/n一第二等化器电路,耦接于该第一等化器电路并包含:/n一第一等化器单元,用以等化该输出信号,以产生奇数据信号;以及/n一第二等化器单元,耦接于该第一等化器单元并用以等化该输出信号,以产生偶数据信号。/n

【技术特征摘要】
20190128 US 62/797,939;20200117 US 16/746,7221.一种集成电路,其特征在于,包含:
一第一等化器电路,用以等化已添加彼此相异的多个偏移...

【专利技术属性】
技术研发人员:陈威志
申请(专利权)人:台湾积体电路制造股份有限公司
类型:发明
国别省市:中国台湾;71

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1