基于ZVR的高倍率视频压缩存储器制造技术

技术编号:25113082 阅读:34 留言:0更新日期:2020-08-01 00:10
本实用新型专利技术公开了一种基于ZVR的高倍率视频压缩存储器,包括壳体,所述的壳体背面设有若干个视频输入端口,所述的视频输入端口右侧设有视频输出端口,所述的视频输出端口下方设有音频输出端口,所述的音频输出端口右侧设有HDMI输入端口,所述的HDMI输入端口右侧设有至少2个呈上下排布的USB接口,所述的USB接口上方设有以太网接口,所述的以太网接口右侧设有至少2个呈上下排布的音频输入接口,所述的音频输入接口右侧设有RS485接口,所述的RS485接口右侧设有VGA输入端口。本实用新型专利技术克服了现有技术中存在的传统的视频存储器成本高切存储空间较小的问题。本实用新型专利技术具有较强的视频压缩能力、可为使用者节省摆放空间和经济效益较高等优点。

【技术实现步骤摘要】
基于ZVR的高倍率视频压缩存储器
本技术涉及一种存储器,更具体地说,涉及一种基于ZVR的高倍率视频压缩存储器。
技术介绍
为了提供有价值的视频信息,新增所有摄像机能提供高清视频,视频质量正朝着高清、超高清方向发展;同时监控镜头覆盖范围大、覆盖密度高、重点区域不留监控死角;在存储时间上,可以预见随着技术的发展,视频数据保留期限的要求也会越来越长。所有这些要求的最终结果是产生了越来越多的海量视频数据。海量的视频数据传输在任何一个环节的网络拥塞都会造成视频卡顿或丢失。针对上面视频监控所面临的问题,一个自然的想法是增加网络带宽、提高网络速度、增加存储空间,但这些办法相对于快速增长的海量视频的增长来说都是杯水车薪,投入巨大、收效有限。
技术实现思路
本技术为了克服现有技术中存在的传统的视频存储器成本高切存储空间较小的问题,现提供具有成本较低切存储空间较大的一种基于ZVR的高倍率视频压缩存储器。本技术的一种基于ZVR的高倍率视频压缩存储器,包括壳体,所述的壳体背面设有若干个视频输入端口,所述的视频输入端口右侧设有视频输出端口,所述的视频输出端口下方设有音频输出端口,所述的音频输出端口右侧设有HDMI输入端口,所述的HDMI输入端口右侧设有至少2个呈上下排布的USB接口,所述的USB接口上方设有以太网接口,所述的以太网接口右侧设有至少2个呈上下排布的音频输入接口,所述的音频输入接口右侧设有RS485接口,所述的RS485接口右侧设有VGA输入端口,所述的壳体内设有电路板,所述的视频输入端口、视频输出端口、HDMI输入端口、USB接口、以太网接口、音频输入接口、音频输出端口、VGA输入端口、RS485接口分别与电路板电性连接,所述的壳体底部便于将壳体挂在墙上的支架。基于ZVR的高倍率视频压缩存储装置是将ZVR高倍率视频压缩存储技术软件与NVR的硬盘功能结合的成果,使普通NVR兼具高倍率高精度压缩存储的功能。考虑到基于ZVR的高倍率视频压缩存储装置需要安装在开关站、配电房、机房等场所,不乏有些内部空间不充裕的情况,因此我们对其进行了高度的集成化,壳体的体积缩小到(253*245*41)mm,极大降低了装置在运输、携带以及安装时对周围空间的需求。作为优选,所述的电路板上设有电源模块、视频编码模块、视频解码模块和数据存储模块,所述的电源模块包括DC12V输入端口J8、稳压芯片U4、稳压芯片U5、EM滤波器F1、EM滤波器F2、EM滤波器F3、EM滤波器F4、EM滤波器F5、EM滤波器F6、二极管D5、二极管D6、发光二极管D7、电阻R46、电容C35、电容C36、电容C72、极性电容C20、极性电容C23、极性电容C24、极性电容C25、极性电容C30、极性电容C43,所述的DC12V输入端口J8的1引脚与二极管D5的正极电性连接,所述的DC12V输入端口J8的2引脚接地,所述的二极管D5的负极分别与二极管D6的正极和发光二极管D7的正极电性连接,所述的发光二极管D7的负极与电阻R46的一端电性连接,所述的电阻R46的另一端接地,所述的二极管D6的负极分别与稳压芯片U4的3引脚、稳压芯片U5的3引脚和电容C36的一端电性连接,所述的电容C36的另一端、稳压芯片U4的1引脚和稳压芯片U5的1引脚分别接地,所述的稳压芯片U5的2和4引脚电性连接,所述的稳压芯片U5的2引脚分别与EM滤波器F4的1引脚、电容C35的一端和EM滤波器F5的1引脚电性连接,所述的电容C35的另一端和EM滤波器F4的2引脚分别接地,所述的EM滤波器F4的3引脚与极性电容C25的正极电性连接,所述的极性电容C25的负极接地,所述的EM滤波器F4的3引脚输出3.3V,所述的稳压芯片U4的2和4引脚电性连接,所述的稳压芯片U4的2引脚分别与EM滤波器F3的1引脚、电容C72的一端、EM滤波器F1的1引脚、EM滤波器F2的1引脚和EM滤波器F6的1引脚电性连接,所述的电容C72的另一端和EM滤波器F3的2引脚分别接地,所述的EM滤波器F3的3引脚与极性电容C24的正极电性连接,所述的极性电容C24的负极接地,所述的EM滤波器F3的3引脚输出1.8V,所述的EM滤波器F5的2引脚接地,所述的EM滤波器F5的3引脚与极性电容C20的正极电性连接,所述的极性电容C20的负极接地,所述的EM滤波器F5的3引脚输出3.3V,所述的EM滤波器F1的2引脚接地,所述的EM滤波器F1的3引脚与极性电容C23的正极电性连接,所述的极性电容C23的负极接地,所述的EM滤波器F1的3引脚输出1.8V,所述的EM滤波器F2的2引脚接地,所述的EM滤波器F2的3引脚与极性电容C30的正极电性连接,所述的极性电容C30的负极接地,所述的EM滤波器F2的3引脚输出1.8V,所述的EM滤波器F6的2引脚接地,所述的EM滤波器F6的3引脚与极性电容C43的正极电性连接,所述的极性电容C43的负极接地,所述的EM滤波器F6的3引脚输出1.8V。作为优选,所述的视频编码模块包括视频编码芯片U2、电阻R26、电阻R27、电阻R28、电阻R2、电阻R30、电阻R31、电容C48、电容C60、肖特基二极管D1、肖特基二极管D2、肖特基二极管D3、音频接口J1和选择开关K1,所述的视频编码芯片U2的1引脚和19引脚分别接3.3V,所述的视频编码芯片U2的5引脚、17引脚和28引脚分别接1.8V,所述的视频编码芯片U2的6引脚、15引脚、18引脚、29引脚和32引脚分别接地,所述的视频编码芯片U2的1引脚、2引脚、3引脚、4引脚、7引脚、8引脚、9引脚、13引脚和27引脚分别与视频解码模块电性连接,所述的视频编码芯片U2的26引脚与选择开关的1引脚电性连接,所述的视频编码芯片U2的25引脚与选择开关的2引脚电性连接,所述的选择开关的3引脚与视频解码模块电性连接,所述的视频编码芯片U2的14引脚与复位电路电性连接,所述的视频编码芯片U2的11引脚和12引脚分别与数据传输模块电性连接,所述的视频编码芯片U2的10引脚与电阻R26的一端电性连接,所述的电阻R26的另一端接3.3V,所述的视频编码芯片U2的16引脚分别与电阻R28的一端和电容C60的一端电性连接,所述的电阻R28的另一端与电容C59的一端电性连接,所述的电容C59的另一端和电容C60的另一端分别接1.8V,所述的视频编码芯片U2的20引脚分别与电阻R31的一端、音频接口J1的1引脚和肖特基二极管D3的1引脚电性连接,所述的电阻R31的另一端接地,所述的肖特基二极管D2的2引脚接地,所述的肖特基二极管D3的3引脚接3.3V,所述的视频编码芯片U2的21引脚分别与电阻R30的一端、音频接口J1的3引脚和肖特基二极管D2的1引脚电性连接,所述的电阻R30的另一端接地,所述的肖特基二极管D2的3引脚接3.3V,所述的视频编码芯片U2的22引脚分别与电阻R29的一端、音频接口J1的5引脚和肖特基二极管D1的1引脚电性连接,所述的电阻R29的另一端接地,所述的肖特基二极管D1的2引脚接地,所述的肖特基二极管D1的3引脚接3.3V,所本文档来自技高网...

【技术保护点】
1.一种基于ZVR的高倍率视频压缩存储器,包括壳体(1),其特征是,所述的壳体(1)背面设有若干个视频输入端口(2),所述的视频输入端口(2)右侧设有视频输出端口(3),所述的视频输出端口(3)下方设有音频输出端口(4),所述的音频输出端口(4)右侧设有HDMI输入端口(5),所述的HDMI输入端口(5)右侧设有至少2个呈上下排布的USB接口(6),所述的USB接口(6)上方设有以太网接口(7),所述的以太网接口(7)右侧设有至少2个呈上下排布的音频输入接口(8),所述的音频输入接口(8)右侧设有RS485接口(9),所述的RS485接口(9)右侧设有VGA输入端口(10),所述的壳体(1)内设有电路板,所述的视频输入端口(2)、视频输出端口(3)、HDMI输入端口(5)、USB接口(6)、以太网接口(7)、音频输入接口(8)、音频输出端口(4)、VGA输入端口(10)、RS485接口(9)分别与电路板电性连接,所述的壳体(1)底部便于将壳体(1)挂在墙上的支架(11)。/n

【技术特征摘要】
1.一种基于ZVR的高倍率视频压缩存储器,包括壳体(1),其特征是,所述的壳体(1)背面设有若干个视频输入端口(2),所述的视频输入端口(2)右侧设有视频输出端口(3),所述的视频输出端口(3)下方设有音频输出端口(4),所述的音频输出端口(4)右侧设有HDMI输入端口(5),所述的HDMI输入端口(5)右侧设有至少2个呈上下排布的USB接口(6),所述的USB接口(6)上方设有以太网接口(7),所述的以太网接口(7)右侧设有至少2个呈上下排布的音频输入接口(8),所述的音频输入接口(8)右侧设有RS485接口(9),所述的RS485接口(9)右侧设有VGA输入端口(10),所述的壳体(1)内设有电路板,所述的视频输入端口(2)、视频输出端口(3)、HDMI输入端口(5)、USB接口(6)、以太网接口(7)、音频输入接口(8)、音频输出端口(4)、VGA输入端口(10)、RS485接口(9)分别与电路板电性连接,所述的壳体(1)底部便于将壳体(1)挂在墙上的支架(11)。


2.根据权利要求1所述的一种基于ZVR的高倍率视频压缩存储器,其特征是,所述的电路板上设有电源模块、视频编码模块、视频解码模块和数据存储模块,所述的电源模块包括DC12V输入端口J8、稳压芯片U4、稳压芯片U5、EM滤波器F1、EM滤波器F2、EM滤波器F3、EM滤波器F4、EM滤波器F5、EM滤波器F6、二极管D5、二极管D6、发光二极管D7、电阻R46、电容C35、电容C36、电容C72、极性电容C20、极性电容C23、极性电容C24、极性电容C25、极性电容C30、极性电容C43,所述的DC12V输入端口J8的1引脚与二极管D5的正极电性连接,所述的DC12V输入端口J8的2引脚接地,所述的二极管D5的负极分别与二极管D6的正极和发光二极管D7的正极电性连接,所述的发光二极管D7的负极与电阻R46的一端电性连接,所述的电阻R46的另一端接地,所述的二极管D6的负极分别与稳压芯片U4的3引脚、稳压芯片U5的3引脚和电容C36的一端电性连接,所述的电容C36的另一端、稳压芯片U4的1引脚和稳压芯片U5的1引脚分别接地,所述的稳压芯片U5的2和4引脚电性连接,所述的稳压芯片U5的2引脚分别与EM滤波器F4的1引脚、电容C35的一端和EM滤波器F5的1引脚电性连接,所述的电容C35的另一端和EM滤波器F4的2引脚分别接地,所述的EM滤波器F4的3引脚与极性电容C25的正极电性连接,所述的极性电容C25的负极接地,所述的EM滤波器F4的3引脚输出3.3V,所述的稳压芯片U4的2和4引脚电性连接,所述的稳压芯片U4的2引脚分别与EM滤波器F3的1引脚、电容C72的一端、EM滤波器F1的1引脚、EM滤波器F2的1引脚和EM滤波器F6的1引脚电性连接,所述的电容C72的另一端和EM滤波器F3的2引脚分别接地,所述的EM滤波器F3的3引脚与极性电容C24的正极电性连接,所述的极性电容C24的负极接地,所述的EM滤波器F3的3引脚输出1.8V,所述的EM滤波器F5的2引脚接地,所述的EM滤波器F5的3引脚与极性电容C20的正极电性连接,所述的极性电容C20的负极接地,所述的EM滤波器F5的3引脚输出3.3V,所述的EM滤波器F1的2引脚接地,所述的EM滤波器F1的3引脚与极性电容C23的正极电性连接,所述的极性电容C23的负极接地,所述的EM滤波器F1的3引脚输出1.8V,所述的EM滤波器F2的2引脚接地,所述的EM滤波器F2的3引脚与极性电容C30的正极电性连接,所述的极性电容C30的负极接地,所述的EM滤波器F2的3引脚输出1.8V,所述的EM滤波器F6的2引脚接地,所述的EM滤波器F6的3引脚与极性电容C43的正极电性连接,所述的极性电容C43的负极接地,所述的EM滤波器F6的3引脚输出1.8V。


3.根据权利要求2所述的一种基于ZVR的高倍率视频压缩存储器,其特征是,所述的视频编码模块包括视频编码芯片U2、电阻R26、电阻R27、电阻R28、电阻R2、电阻R30、电阻R31、电容C48、电容C60、肖特基二极管D1、肖特基二极管D2、肖特基二极管D3、音频接口J1和选择开关K1,所述的视频编码芯片U2的1引脚和19引脚分别接3.3V,所述的视频编码芯片U2的5引脚、17引脚和28引脚分别接1.8V,所述的视频编码芯片U2的6引脚、15引脚、18引脚、29引脚和32引脚分别接地,所述的视频编码芯片U2的1引脚、2引脚、3引脚、4引脚、7引脚、8引脚、9引脚、13引脚和27引脚分别与视频解码模块电性连接,所述的视频编码芯片U2的26引脚与选择开关的1引脚电性连接,所述的视频编码芯片U2的25引脚与选择开关的2引脚电性连接,所述的选择开关的3引脚与视频解码模块电性连接,所述的视频编码芯片U2的14引脚与复位电路电性连接,所述的视频编码芯片U2的11引脚和12引脚分别与数据传输模块电性连接,所述的视频编码芯片U2的10引脚与电阻R26的一端电性连接,所述的电阻R26的另一端接3.3V,所述的视频编码芯片U2的16引脚分别与电阻R28的一端和电容C60的一端电性连接,所述的电阻R28的另一端与电容C59的一端电性连接,所述的电容C59的另一端和电容C60的另一端分别接1.8V,所述的视频编码芯片U2的20引脚分别与电阻R31的一端、音频接口J1的1引脚和肖特基二极管D3的1引脚电性连接,所述的电阻R31的另一端接地,所述的肖特基二极管D2的2引脚接地,所述的肖特基二极管D3的3引脚接3.3V,所述的视频编码芯片U2的21引脚分别与电阻R30的一端、音频接口J1的3引脚和肖特基二极管D2的1引脚电性连接,所述的电阻R30的另一端接地,所述的肖特基二极管D2的3引脚接3.3V,所述的视频编码芯片U2的22引脚分别与电阻R29的一端、音频接口J1的5引脚和肖特基二极管D1的1引脚电性连接,所述的电阻R29的另一端接地,所述的肖特基二极管D1的2引脚接地,所述的肖特基二极管D1的3引脚接3.3V,所述的音频接口J1的2引脚、4引脚和6引脚分别接地,所述的视频编码芯片U2的24引脚与电阻R27的一端电性连接,所述的电阻R27的另一端接地,所述的视频编码芯片U2的23引脚与电容C48的一端电性连接,所述的电容C48的另一端接3.3V。


4.根据权利要求2所述的一种基于ZVR的高倍率视频压缩存储器,其特征是,所述的视频解码模块包括视频解码芯片U1、晶体振荡器Y1、电阻R1、电阻R1、电阻R3、电阻R4、电阻R5、电阻R6、电阻R7、电阻R8、电阻R9、电阻R10、电阻R11、电阻R12、电阻R13、电阻R14、电阻R32、电阻R36、电容C...

【专利技术属性】
技术研发人员:翁利国邱海锋冯兴隆霍凯龙陈思浩尉耀稳夏阳孔峰峰徐祖芳丁盛阳洪达陈宏杰
申请(专利权)人:浙江中新电力工程建设有限公司自动化分公司浙江中新电力工程建设有限公司国网浙江杭州市萧山区供电有限公司国网浙江省电力有限公司杭州供电公司
类型:新型
国别省市:浙江;33

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1