基于轨道交通的HDMI差分信号发送器转换器制造技术

技术编号:24182535 阅读:52 留言:0更新日期:2020-05-16 08:06
本实用新型专利技术公开了基于轨道交通的HDMI差分信号发送器转换器,包括LCD屏三合一板卡,所述LCD屏三合一板卡上集成有主芯片、HDMI分配器、HDMI信号去抖芯片、FPGA板、第一运算放大器、第二运算放大器、排针con3、LED接口模块、HDMI接口DB2_T、HDMI接口DB1_T和HDMI接口CON1。本基于轨道交通的HDMI差分信号发送器转换器,主机端输出的HDMI信号通过LCD屏三合一板卡转换为差分信号,通过网线/双绞线传输至HDMI差分信号接收器;接收器将差分信号处理为标准的LVDS信号,直接输出至车载LCD屏;另外差分信号接收器经过增强补偿,环出到下一级,实现信号串联、多级传输;利用双绞线/网线传输高清信号,可以实现长距离传输与信号级联,信号更稳定,布线更简单。

HDMI differential signal transmitter converter based on Rail Transit

【技术实现步骤摘要】
基于轨道交通的HDMI差分信号发送器转换器
本技术涉及轨道交通
,具体为基于轨道交通的HDMI差分信号发送器转换器。
技术介绍
目前轨道交通领域(车载部分)对多媒体视频信号的分辨率要求和车载连接器的硬性要求越来越高,使用传统的输出方案,信号容易受到干扰,基于此,提出基于轨道交通的HDMI差分信号发送器转换器。
技术实现思路
本技术的目的在于提供基于轨道交通的HDMI差分信号发送器转换器,具有可以实现长距离传输与信号级联,信号稳定,布线简单的优点,解决了现有技术中信号传输不稳定的问题。为实现上述目的,本技术提供如下技术方案:基于轨道交通的HDMI差分信号发送器转换器,包括LCD屏三合一板卡,所述LCD屏三合一板卡上集成有主芯片、HDMI分配器、HDMI信号去抖芯片、FPGA板、第一运算放大器、第二运算放大器、排针con3、LED接口模块、HDMI接口DB2_T、HDMI接口DB1_T和HDMI接口CON1,所述主芯片的USART1端子、USART2端子、M1_MCU_DATA端子以及USB接口端子均与排针con3的接口相连,排针con3的HDMI_R输出端子接到HDMI信号去抖芯片上;所述主芯片的SDL端子与HDMI分配器相连,主芯片的SCL端子连接到HDMI分配器和HDMI信号去抖芯片的输入端;所述HDMI信号去抖芯片与主芯片的SDL端子相连;所述HDMI接口CON1接到HDMI信号去抖芯片上,HDMI接口DB2_T的输出端接到HDMI分配器的输入端,并接到第一运算放大器的输入端,第一运算放大器的输出端连接到FPGA板上;所述HDMI接口DB1_T的输入端连接到HDMI分配器的输入端,并接到第二运算放大器的输入端,第二运算放大器的输出端连接到FPGA板上;所述FPGA板和LED接口模块均接到主芯片上。优选的,所述主芯片的型号为STM32F系列。优选的,所述HDMI分配器的型号为P13HDMI412ADZBEH。优选的,所述FPGA板的型号为GW1NH-4LV5QN88。优选的,所述HDMI信号去抖芯片的型号为PS8407A。与现有技术相比,本技术的有益效果如下:本基于轨道交通的HDMI差分信号发送器转换器,主机端输出的HDMI信号通过LCD屏三合一板卡转换为差分信号,通过网线/双绞线传输至HDMI差分信号接收器;接收器将差分信号处理为标准的LVDS信号,直接输出至车载LCD屏;另外差分信号接收器经过增强补偿,环出到下一级,实现信号串联、多级传输;利用双绞线/网线传输高清信号,可以实现长距离传输与信号级联,信号更稳定,布线更简单。附图说明图1为本技术的信号处理框图;图2为本技术的整体结构示意图;图3为本技术的使用环境系统框图。图中:1、LCD屏三合一板卡;2、主芯片;3、HDMI分配器;4、HDMI信号去抖芯片;5、FPGA板;6、第一运算放大器;7、第二运算放大器;8、排针con3;9、LED接口模块;10、HDMI接口DB2_T;11、HDMI接口DB1_T;12、HDMI接口CON1。具体实施方式下面将结合本技术实施例中的附图,对本技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本技术一部分实施例,而不是全部的实施例。基于本技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本技术保护的范围。请参阅图1-3,基于轨道交通的HDMI差分信号发送器转换器,包括LCD屏三合一板卡1,LCD屏三合一板卡1上集成有主芯片2、HDMI分配器3、HDMI信号去抖芯片4、FPGA板5、第一运算放大器6、第二运算放大器7、排针con3-8、LED接口模块9、HDMI接口DB2_T10、HDMI接口DB1_T11和HDMI接口CON1-12,主芯片2的型号为STM32F系列,主芯片2的USART1端子、USART2端子、M1_MCU_DATA端子以及USB接口端子均与排针con3-8的接口相连,排针con3-8的HDMI_R输出端子接到HDMI信号去抖芯片4上;主芯片2的SDL端子与HDMI分配器3相连,HDMI分配器3的型号为P13HDMI412ADZBEH,主芯片2的SCL端子连接到HDMI分配器3和HDMI信号去抖芯片4的输入端;HDMI信号去抖芯片4的型号为PS8407A,HDMI信号去抖芯片4与主芯片2的SDL端子相连;HDMI接口CON1-12接到HDMI信号去抖芯片4上,HDMI接口DB2_T10的输入端接到HDMI分配器3的输入端,并接到第一运算放大器6的输入端,第一运算放大器6的输出端连接到FPGA板5上,FPGA板5的型号为GW1NH-4LV5QN88,其中主芯片2与FPGA板5的SPI通信速率下调,实现相关时钟信号的传递;HDMI接口DB1_T11的输出端连接到HDMI分配器3的输入端,并接到第二运算放大器7的输入端,第二运算放大器7的输出端连接到FPGA板5上;FPGA板5和LED接口模块9均接到主芯片2上;LCD屏三合一板卡1外接LCD屏和HDMI差分信号发送器,向LCD屏发送LVDS信号,由LCD屏显示信息,HDMI差分信号发送器接到多媒体主机上,由多媒体主机向HDMI差分信号发送器发送HDMI信号,HDMI差分信号发送器将差分信号传输给LCD屏三合一板卡1。该基于轨道交通的HDMI差分信号发送器转换器,HDMI分配器3和HDMI信号去抖芯片4对接收标准的HDMI信号,由HDMI分配器3对标准的HDMI信号做分配处理,HDMI信号去抖芯片4对标准的HDMI信号做信号去抖处理;主芯片2接收相关信息(USART、USB通讯信息、控制信息、数据传输通道),实现部分控制功能以及数据转发,标准的HDMI信号经由第一运算放大器6、第二运算放大器7放大后传输到FPGA板5,FPGA板5对标准的HDMI信号整合,通过DB-9接口输出;整体流程如下:主机端输出的HDMI信号通过LCD屏三合一板卡1转换为差分信号,通过网线/双绞线传输至HDMI差分信号接收器;接收器将差分信号处理为标准的LVDS信号,直接输出至车载LCD屏;另外差分信号接收器经过增强补偿,环出到下一级,实现信号串联、多级传输。综上所述:本基于轨道交通的HDMI差分信号发送器转换器,主机端输出的HDMI信号通过LCD屏三合一板卡1转换为差分信号,通过网线/双绞线传输至HDMI差分信号接收器;接收器将差分信号处理为标准的LVDS信号,直接输出至车载LCD屏;另外差分信号接收器经过增强补偿,环出到下一级,实现信号串联、多级传输;利用双绞线/网线传输高清信号,可以实现长距离传输与信号级联(串行联接),信号更稳定,布线更简单。尽管已经示出和描述了本技术的实施例,对于本领域的普通技术人员而言,可以理解在不脱离本技术的原理和精神的情况下可以对这些实施例进行多种变化、修改、替换和变型,本技术的范围由所本文档来自技高网...

【技术保护点】
1.基于轨道交通的HDMI差分信号发送器转换器,包括LCD屏三合一板卡(1),其特征在于:所述LCD屏三合一板卡(1)上集成有主芯片(2)、HDMI分配器(3)、HDMI信号去抖芯片(4)、FPGA板(5)、第一运算放大器(6)、第二运算放大器(7)、排针con3(8)、LED接口模块(9)、HDMI接口DB2_T(10)、HDMI接口DB1_T(11)和HDMI接口CON1(12),所述主芯片(2)的USART1端子、USART2端子、M1_MCU_DATA端子以及USB接口端子均与排针con3(8)的接口相连,排针con3(8)的HDMI_R输出端子接到HDMI信号去抖芯片(4)上;所述主芯片(2)的SDL端子与HDMI分配器(3)相连,主芯片(2)的SCL端子连接到HDMI分配器(3)和HDMI信号去抖芯片(4)的输入端;所述HDMI信号去抖芯片(4)与主芯片(2)的SDL端子相连;所述HDMI接口CON1(12)接到HDMI信号去抖芯片(4)上,HDMI接口DB2_T(10)的输出端接到HDMI分配器(3)的输入端,并接到第一运算放大器(6)的输入端,第一运算放大器(6)的输出端连接到FPGA板(5)上;所述HDMI接口DB1_T(11)的输入端连接到HDMI分配器(3)的输入端,并接到第二运算放大器(7)的输入端,第二运算放大器(7)的输出端连接到FPGA板(5)上;所述FPGA板(5)和LED接口模块(9)均接到主芯片(2)上。/n...

【技术特征摘要】
1.基于轨道交通的HDMI差分信号发送器转换器,包括LCD屏三合一板卡(1),其特征在于:所述LCD屏三合一板卡(1)上集成有主芯片(2)、HDMI分配器(3)、HDMI信号去抖芯片(4)、FPGA板(5)、第一运算放大器(6)、第二运算放大器(7)、排针con3(8)、LED接口模块(9)、HDMI接口DB2_T(10)、HDMI接口DB1_T(11)和HDMI接口CON1(12),所述主芯片(2)的USART1端子、USART2端子、M1_MCU_DATA端子以及USB接口端子均与排针con3(8)的接口相连,排针con3(8)的HDMI_R输出端子接到HDMI信号去抖芯片(4)上;所述主芯片(2)的SDL端子与HDMI分配器(3)相连,主芯片(2)的SCL端子连接到HDMI分配器(3)和HDMI信号去抖芯片(4)的输入端;所述HDMI信号去抖芯片(4)与主芯片(2)的SDL端子相连;所述HDMI接口CON1(12)接到HDMI信号去抖芯片(4)上,HDMI接口DB2_T(10)的输出端接到HDMI分配器(3)的输入端,并接到第一...

【专利技术属性】
技术研发人员:刘文旭张跃年贾洪海廖庆东陈旻纪军
申请(专利权)人:英龙华通武汉科技发展有限公司
类型:新型
国别省市:湖北;42

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1