当前位置: 首页 > 专利查询>清华大学专利>正文

可抵消采样噪声的模数转换器制造技术

技术编号:24129350 阅读:75 留言:0更新日期:2020-05-13 05:44
本发明专利技术公开了一种可抵消采样噪声的模数转换器,包括:采样电路用于采集模拟输入信号;采样噪声抵消电路的输入端连接采样电路的输出端,采样噪声抵消电路用于抵消采样电路产生的噪声;比较器的输入端连接采样抵消电路的输出端,输出端连接逻辑电路的输入端,比较器用于比较采样噪声抵消电路输出信号的大小,并将比较结果输出到逻辑电路;逻辑电路输出端与采样电路连接,逻辑电路用于输出数字输出信号,以及对比较结果进行处理得到控制信号,根据控制信号控制采样电路的输出电压。该模数转换器可以抵消由于采样操作引入的噪声,使得ADC中可以采用很小的采样电容而不会带来信噪比的损失,降低驱动电路的功耗、面积和设计复杂度。

【技术实现步骤摘要】
可抵消采样噪声的模数转换器
本专利技术涉及集成电路设计
,特别涉及一种可抵消采样噪声的模数转换器。
技术介绍
模数转换器(Analog-to-DigitalConverter,ADC)是一种能将现实世界中的模拟信号转换成在电子系统中的数字信号的电子器件。逐次逼近型(SuccessiveApproximationRegister,SAR)ADC是一种低功耗的ADC结构,在物联网、可穿戴设备、可植入医疗电子等领域有着广泛的应用。在一个电子系统中,SARADC的输入信号由其前级的输入驱动器提供,SARADC转换时所需的基准信号由其前级的基准缓冲器提供,如图1所示。输入驱动器和基准缓冲器构成了SARADC的驱动电路,驱动电路的负载是SARADC中的采样电容。SARADC在对输入信号进行采样时会引入采样噪声,采样噪声是限制ADC精度的基本因素,若要降低采样噪声以提高精度,则需要增大采样电容。大的采样电容给ADC的驱动电路带来了很大的负担,为了驱动一个大采样电容,需要增加驱动电路的功耗、面积和设计复杂度以提高其驱动能力。已有的SARADC的单端形式的电路结构如图2(a)所示,对应的工作流程如图2(b)所示,为简化表达形式,图2(b)没有显示出逻辑电路,同时电容阵列简化为单个电容的形式。t0到t1时间段为采样过程,开关Φ1和Φ2闭合,采样电容阵列C1的上极板接地,下极板接输入信号Vin,由于采样开关上存在着热噪声,因此输入信号Vin和开关的热噪声vns1一起被采样到电容C1上。在t1时刻,采样结束,采样开关断开,C1两端存储的电压为Vin(t1)+vns1。采样结束后,ADC转换过程开始,比较器进行多次比较,逻辑电路将每次的比较结果反馈到采样电容阵列的下极板,以将比较器输入端的电压向0拉近。ADC转换过程结束后,电容阵列C1下极板的等效信号为数字输出信号Dout,在不考虑其他非理想因素的情况下,比较器输入端电压为0。在ADC转换过程中,电容阵列C1两端的电压保持为Vin+vns1不变。根据电荷守恒定理,可得:Dout=Vin+vns1(1)可见,除了信号量以外,采样噪声vns1也直接出现在输入信号Dout的表达式中,从而降低了输出结果的信噪比。采样噪声的方差与采样电容值成反比,可用下式表示:vns12=kT/C1(2)其中,k玻尔兹曼常数,T为绝对温度。对于图2所示的SARADC,若要降低采样噪声,唯一现实的办法是增大采样电容C1的容值。由此可知,采样噪声直接限制了ADC的信噪比,若要降低采样噪声以提高信噪比,唯一的途径是增大采样电容的容值。然而增大采样电容容值会给电路设计带来了很大的代价。采样电容是前级驱动电路的负载,大的采样电容给ADC的驱动电路带来了很大的负担,为了驱动一个大采样电容,则需要增加驱动电路的功耗、面积和设计复杂度以提高其驱动能力。
技术实现思路
本专利技术旨在至少在一定程度上解决相关技术中的技术问题之一。为此,本专利技术的目的在于提出一种可抵消采样噪声的模数转换器,该模数转换器可以抵消由于采样操作引入的噪声,使得ADC中可以采用很小的采样电容而不会带来信噪比的损失,降低驱动电路的功耗、面积和设计复杂度。为达到上述目的,本专利技术实施例提出了一种可抵消采样噪声的模数转换器,包括:采样电路、采样噪声抵消电路、比较器和逻辑电路;所述采样电路用于采集模拟输入信号;所述采样噪声抵消电路的输入端连接所述采样电路的输出端,所述采样噪声抵消电路用于抵消所述采样电路产生的噪声;所述比较器的输入端连接所述采样抵消电路的输出端,输出端连接所述逻辑电路的输入端,所述比较器用于比较所述采样噪声抵消电路输出信号的大小,并将比较结果输出到所述逻辑电路;所述逻辑电路输出端与所述采样电路连接,所述逻辑电路用于输出数字输出信号,以及对所述比较结果进行处理得到控制信号,根据所述控制信号控制所述采样电路的输出电压。本专利技术实施例的可抵消采样噪声的模数转换器,通过在采样电路和比较器间接入一个采样噪声抵消电路,可以抵消采样电路产生的噪声,使得ADC中可以采用很小的采样电容而不会带来信噪比的损失,采样电容的减小降低了对驱动电路的驱动能力需求,进而降低驱动电路的功耗、面积和设计复杂度。另外,根据本专利技术上述实施例的可抵消采样噪声的模数转换器还可以具有以下附加的技术特征:进一步地,在本专利技术的一个实施例中,所述采样电路包括第一采样电容阵列、第一开关和第二开关;所述采样噪声抵消电路包括放大器、第二电容和第三开关;所述第一采样电容阵列的下极板分别与所述第二开关一端及基准电压或所述逻辑电路连接,上极板分别与所述第一开关一端和所述放大器输入端连接,所述第一开关另一端接地或直流电压,所述第二开关另一端连接模拟输入信号;所述放大器输入端与所述第一开关一端连接,输出端与所述第二电容下极板连接;所述第二电容上极板分别与所述第三开关一端和所述比较器输入端连接,所述第三开关另一端接地或直流电压。进一步地,在本专利技术的一个实施例中,所述第三开关的下降沿晚于所述第一开关,早于所述第二开关。进一步地,在本专利技术的一个实施例中,所述第一开关和所述第三开关接地,在t0~t1时间段,所述第一开关、所述第二开关和所述第三开关闭合,所述模拟输入信号被跟随并保存在所述第一采样电容阵列上,所述放大器的输入端和所述第二电容的上极板接地,所述第二电容两端的电压被清零;在t1时刻,所述第一开关断开,t1时刻的输入信号Vin(t1)与采样噪声vns1一起被保存在所述第一采样电容阵列上;所述第一采样电容阵列上极板一端为开路,所述第一采样电容阵列两端的电压将一直保持为Vin(t1)+vns1;在t1~t2时间段,所述第一开关为断开状态,所述第三开关为闭合状态,t1~t2时间段的输入信号Vin仍与所述第一采样电容阵列的下极板相连,所述第一采样电容阵列两端电压保持不变,所述放大器输入端电压为Vin与所述第一采样电容阵列两端电压的差值,即Vin-Vin(t1)-vns1,该电压经放大A倍后被保存在电容C2上,其中A为放大器的增益;在t2时刻,所述第三开关断开,所述第三开关的噪声vns2被固定在所述第二电容上,t2时刻的输入信号为Vin(t2),所述第二电容上所采集到总的电压量为A·[Vin(t2)-Vin(t1)-vns1]+vns2;在t2时刻以后,所述模数转换器的转换过程开始,所述比较器进行多次比较,所述逻辑电路将每次的比较结果反馈到所述第一采样电容阵列的下极板,以将所述比较器输入端的电压向0拉近;转换结束时刻,所述第一采样电容阵列下极板的等效信号为数字输出信号Dout,而所述比较器输入端的电压为0,将电路中的信号零都等效到输入端,可以得到:Dout=Vin(t2)+vns2/A。进一步地,在本专利技术的一个实施例中,所述模数转换器包括但不限于逐次逼近型模数转换器。本文档来自技高网
...

【技术保护点】
1.一种可抵消采样噪声的模数转换器,其特征在于,包括:/n采样电路、采样噪声抵消电路、比较器和逻辑电路;/n所述采样电路用于采集模拟输入信号;/n所述采样噪声抵消电路的输入端连接所述采样电路的输出端,所述采样噪声抵消电路用于抵消所述采样电路产生的噪声;/n所述比较器的输入端连接所述采样抵消电路的输出端,输出端连接所述逻辑电路的输入端,所述比较器用于比较所述采样噪声抵消电路输出信号的大小,并将比较结果输出到所述逻辑电路;/n所述逻辑电路输出端与所述采样电路连接,所述逻辑电路用于输出数字输出信号,以及对所述比较结果进行处理得到控制信号,根据所述控制信号控制所述采样电路的输出电压。/n

【技术特征摘要】
1.一种可抵消采样噪声的模数转换器,其特征在于,包括:
采样电路、采样噪声抵消电路、比较器和逻辑电路;
所述采样电路用于采集模拟输入信号;
所述采样噪声抵消电路的输入端连接所述采样电路的输出端,所述采样噪声抵消电路用于抵消所述采样电路产生的噪声;
所述比较器的输入端连接所述采样抵消电路的输出端,输出端连接所述逻辑电路的输入端,所述比较器用于比较所述采样噪声抵消电路输出信号的大小,并将比较结果输出到所述逻辑电路;
所述逻辑电路输出端与所述采样电路连接,所述逻辑电路用于输出数字输出信号,以及对所述比较结果进行处理得到控制信号,根据所述控制信号控制所述采样电路的输出电压。


2.根据权利要求1所述的一种可抵消采样噪声的模数转换器,其特征在于,
所述采样电路包括第一采样电容阵列、第一开关和第二开关;
所述采样噪声抵消电路包括放大器、第二电容和第三开关;
所述第一采样电容阵列的下极板分别与所述第二开关一端及基准电压或所述逻辑电路连接,上极板分别与所述第一开关一端和所述放大器输入端连接,所述第一开关另一端接地或直流电压,所述第二开关另一端连接模拟输入信号;
所述放大器输入端与所述第一开关一端连接,输出端与所述第二电容下极板连接;
所述第二电容上极板分别与所述第三开关一端和所述比较器输入端连接,所述第三开关另一端接地或直流电压。


3.根据权利要求2所述的一种可抵消采样噪声的模数转换器,其特征在于,
所述第三开关的下降沿晚于所述第一开关,早于所述第二开关。


4.根据权利要求2所述的一种可抵消采样噪声的模数转换器,其特征在于,
所述第一开关和所述第三开关接地,在t0~t...

【专利技术属性】
技术研发人员:孙楠刘佳欣
申请(专利权)人:清华大学
类型:发明
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1