数据记录系统和数据采集设备技术方案

技术编号:23665807 阅读:57 留言:0更新日期:2020-04-04 15:16
本实用新型专利技术适用于数据记录技术领域,提供了一种数据记录系统和数据采集设备。该电路包括DFTI数据接收模块、FPGA主控模块、SRAM存储模块和USB传输模块;DFTI数据接收模块的输出端与FPGA主控模块的输入端连接;FPGA主控模块的存储端与SRAM存储模块的输入端连接,FPGA主控模块的输出端与USB传输模块的输入端连接;DFTI数据接收模块接收采集的DFTI数据并发送给FPGA主控模块,FPGA主控模块将DFTI数据解析为命令信号并通过USB传输模块传输给外部上位机,同时SRAM存储模块存储DFTI数据。本实用新型专利技术能够保证系统在低温条件下的写入速度和运行速度,确保系统在恶劣环境下稳定运行,且成本低,速度快。

Data recording system and data acquisition equipment

【技术实现步骤摘要】
数据记录系统和数据采集设备
本技术属于数据记录
,尤其涉及一种数据记录系统和数据采集设备。
技术介绍
进入21世纪以来,数据记录模块的研发受到了各军事大国的重视,在电力、汽车、航空、体育、军事、科研等领域均涉及应用,尤其在航空航天中,数据记录模块的作用尤为重要,例如通过对记录的飞行参数的分析,指导飞行器的定型和改进等。但传统的数据记录模块在低温条件或条件恶劣的情况下,例如在沙尘飞扬、颠簸振动、高温严寒、高湿、高霉菌、强电磁干扰等恶劣的应用环境中不能持续稳定的运行,限制了数据记录模块的应用范围。
技术实现思路
有鉴于此,本技术实施例提供了一种数据记录系统和数据采集设备,以解决传统的数据记录模块在低温条件或条件恶劣的情况下不能持续稳定的运行的问题。本技术实施例第一方面提供了一种数据记录系统,包括:DFTI(DistanceFromTouchdownIndicator,着陆距离指示器)数据接收模块、FPGA(Field-ProgrammableGateArray,即现场可编程门阵列)主控模块、SRAM(StaticRandom-AccessMemory,静态随机存取存储器)存储模块和USB(UniversalSerialBus,通用串行总线)传输模块;所述DFTI数据接收模块的输入端适于与外部DFTI接口连接,输出端与所述FPGA主控模块的输入端连接;所述FPGA主控模块的存储端与所述SRAM存储模块的输入端连接,所述FPGA主控模块的输出端与所述USB传输模块的输入端连接;所述USB传输模块的输出端适于与外部上位机连接;所述DFTI数据接收模块接收外部DFTI接口采集的DFTI数据并发送给所述FPGA主控模块,所述FPGA主控模块将所述DFTI数据解析为命令信号并通过所述USB传输模块传输给外部上位机,同时所述SRAM存储模块存储所述DFTI数据。可选的,所述DFTI数据接收模块为MAX3280收发器接口芯片。可选的,所述FPGA主控模块包括:FPGA芯片、只读存储器、下载线、串行配置器件、JTAG(JointTestActionGroup,联合测试工作组)接口单元和稳压单元;所述FPGA芯片的输入引脚与所述DFTI数据接收模块的输出端连接,所述FPGA芯片的第一传输引脚与所述只读存储器连接,所述FPGA芯片的第二传输引脚与所述下载线连接,所述FPGA芯片的第三传输引脚与所述串行配置器件连接,所述FPGA芯片的第四传输引脚与所述JTAG接口单元连接,所述FPGA芯片的第一电压引脚和第二电压引脚均与所述稳压单元连接,所述稳压单元还与外部电源连接。可选的,所述JTAG接口单元包括:JTAG接口和第一静电保护芯片;所述JTAG接口与所述FPGA芯片的第四传输引脚连接;所述第一静电保护芯片与所述JTAG接口并联。可选的,所述稳压单元包括:第一稳压芯片、第一电感、第一变压器、第一电阻、第二电阻、第三电阻、第一电容、第二电容、第三电容和稳压二极管;所述第一稳压芯片的使能引脚通过所述第一电阻与外部电源连接,使能引脚还通过所述第一电容接地;所述第一稳压芯片的电压输入引脚与外部电源连接,电压输入引脚还通过所述第二电容接地;所述第一稳压芯片的转换引脚与所述第一电感的第一端和所述稳压二极管的第二端均连接,所述第一稳压芯片的反馈引脚通过所述第二电阻与所述FPGA芯片的第一电压引脚连接,反馈引脚还通过所述第三电阻接地;所述第一电感的第二端通过所述第一变压器与所述FPGA芯片的第一电压引脚连接;所述第三电容与所述第二电阻并联;所述稳压二极管的第一端接地。可选的,所述稳压单元还包括:第二稳压芯片、第四电容、第五电容、第六电容、第四电阻、第五电阻、第六电阻和第二变压器;所述第二稳压芯片的电压输入引脚通过所述第二变压器与外部电源连接,电压输入引脚还通过所述第四电容接地;所述第二稳压芯片的信号输入引脚通过所述第四电阻与外部电源连接,信号输入引脚还通过所述第五电容接地;所述第二稳压芯片的电压输出引脚与所述FPGA芯片的第二电压引脚连接;所述第二稳压芯片的调节引脚通过所述第五电阻与所述FPGA芯片的第二电压引脚连接,调节引脚还通过所述第六电阻接地;所述第二稳压芯片的旁路引脚通过所述第六电容与所述FPGA芯片的第二电压引脚连接。可选的,所述SRAM存储模块为IS61LV256AL芯片。可选的,所述USB传输模块包括:USB控制芯片和USB接口单元;所述USB控制芯片的数据接收引脚与所述FPGA主控模块的输出端连接,所述USB控制芯片的数据输出引脚与所述USB接口单元连接。可选的,所述USB接口单元包括:USB连接器、第二静电保护芯片、第七电容、第七电阻、第八电阻和发光二极管;所述USB连接器的电源引脚与所述第七电阻的第一端连接,电源引脚还通过所述第七电容接地;所述USB连接器的正传输引脚和负传输引脚均与所述USB控制芯片的数据输出引脚连接;所述第二静电保护芯片与所述USB连接器并联;所述第七电阻的第二端与外部电源和所述第八电阻的第一端均连接;所述第八电阻的第二端通过所述发光二极管接地。本技术实施例第二方面提供了一种数据采集设备,包括DFTI数据采集模块,还包括如实施例第一方面提供的任一项所述的数据记录系统。本技术实施例与现有技术相比存在的有益效果是:该电路主要包括DFTI数据接收模块、FPGA主控模块、SRAM存储模块和USB传输模块,成本低,速度快;其中,DFTI数据接收模块可以同时接收多路DFTI数据信号,FPGA主控模块体积小,功耗低,可以在恶劣环境下稳定运行,SRAM存储模块可以减少USB接口的访问频率,进一步提高USB接口的利用效率,USB传输模块可将命令信号准确快速的传输给上位机,提高数据传输速率,能够保证系统在低温条件下的写入速度和运行速度。附图说明为了更清楚地说明本技术实施例中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。图1是本技术实施例提供的数据记录系统的结构示意图;图2是本技术实施例提供的FPGA主控模块的结构示意图;图3是本技术实施例提供的FPGA芯片的引脚连接示意图;图4是本技术实施例提供的只读存储器的电路示意图;图5是本技术实施例提供的串行配置器件的电路示意图;图6是本技术实施例提供的下载线的电路示意图;图7是本技术实施例提供的JTAG接口单元的电路示意图;图8是本技术实施例提供的稳压单元的电路示意图;图9是本技术实施例提供的另一种稳压单元的电路示意图图10是本技术实施例提供的USB接口单元的电路示意图。具体实施方式<本文档来自技高网...

【技术保护点】
1.一种数据记录系统,其特征在于,包括:DFTI数据接收模块、FPGA主控模块、SRAM存储模块和USB传输模块;/n所述DFTI数据接收模块的输入端适于与外部DFTI接口连接,输出端与所述FPGA主控模块的输入端连接;所述FPGA主控模块的存储端与所述SRAM存储模块的输入端连接,所述FPGA主控模块的输出端与所述USB传输模块的输入端连接;所述USB传输模块的输出端适于与外部上位机连接;/n所述DFTI数据接收模块接收外部DFTI接口采集的DFTI数据并发送给所述FPGA主控模块,所述FPGA主控模块将所述DFTI数据解析为命令信号并通过所述USB传输模块传输给外部上位机,同时所述SRAM存储模块存储所述DFTI数据。/n

【技术特征摘要】
1.一种数据记录系统,其特征在于,包括:DFTI数据接收模块、FPGA主控模块、SRAM存储模块和USB传输模块;
所述DFTI数据接收模块的输入端适于与外部DFTI接口连接,输出端与所述FPGA主控模块的输入端连接;所述FPGA主控模块的存储端与所述SRAM存储模块的输入端连接,所述FPGA主控模块的输出端与所述USB传输模块的输入端连接;所述USB传输模块的输出端适于与外部上位机连接;
所述DFTI数据接收模块接收外部DFTI接口采集的DFTI数据并发送给所述FPGA主控模块,所述FPGA主控模块将所述DFTI数据解析为命令信号并通过所述USB传输模块传输给外部上位机,同时所述SRAM存储模块存储所述DFTI数据。


2.如权利要求1所述的数据记录系统,其特征在于,所述DFTI数据接收模块为MAX3280收发器接口芯片。


3.如权利要求1所述的数据记录系统,其特征在于,所述FPGA主控模块包括:FPGA芯片、只读存储器、下载线、串行配置器件、JTAG接口单元和稳压单元;
所述FPGA芯片的输入引脚与所述DFTI数据接收模块的输出端连接,所述FPGA芯片的第一传输引脚与所述只读存储器连接,所述FPGA芯片的第二传输引脚与所述下载线连接,所述FPGA芯片的第三传输引脚与所述串行配置器件连接,所述FPGA芯片的第四传输引脚与所述JTAG接口单元连接,所述FPGA芯片的第一电压引脚和第二电压引脚均与所述稳压单元连接,所述稳压单元还与外部电源连接。


4.如权利要求3所述的数据记录系统,其特征在于,所述JTAG接口单元包括:JTAG接口和第一静电保护芯片;
所述JTAG接口与所述FPGA芯片的第四传输引脚连接;所述第一静电保护芯片与所述JTAG接口并联。


5.如权利要求3所述的数据记录系统,其特征在于,所述稳压单元包括:第一稳压芯片、第一电感、第一变压器、第一电阻、第二电阻、第三电阻、第一电容、第二电容、第三电容和稳压二极管;
所述第一稳压芯片的使能引脚通过所述第一电阻与外部电源连接,使能引脚还通过所述第一电容接地;所述第一稳压芯片的电压输入引脚与外部电源连接,电压输入引脚还通过所述第二电容接地;所述第一稳压芯片的转换引脚与所述第一电感的...

【专利技术属性】
技术研发人员:张志彬
申请(专利权)人:北京智丰华荣科技发展有限公司
类型:新型
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1