【技术实现步骤摘要】
一种GPIO口扩展板
本技术涉及GPIO口检测领域,尤其涉及一种GPIO口扩展板。
技术介绍
通用输入/输出端口(GeneralPurposeInputOutput,GPIO)在工业主板上的使用非常广泛,通过GPIO端口可以和硬件进行数据交互、控制LED、蜂鸣器等硬件工作、读取硬件的工作状态信号等。每个GPIO端口可通过软件分别配置成输出高低电平或者通过它们读入端口引脚的高电平或是低电平。GPIO具有低功耗、小封装、低成本、布线简单等优点。为满足不同客户的应用需求,工业主板存在多种类型的GPIO。然而主板上的GPIO口太过密集,使得很多功能不方便外接引出,更是给对GPIO口信号测试的观测带来很多不便,同时在测试各信号输出情况或使用其他需外接的功能时,由于GPIO口太过密集,会出现管脚接触不良或短接等情况,导致元器件烧毁。为解决上述问题,本技术提供一种GPIO口扩展板,方便将GPIO口的信号引出,设置测试区,便于观测GPIO口的信号波形,方便GPIO口与外设装备连接。
技术实现思路
有鉴于此,本技术提出了一种GPIO口扩展板,方便将GPIO口的信号引出,设置测试区,便于观测GPIO口的信号波形,方便GPIO口与外设装备连接。本技术的技术方案是这样实现的:本技术提供了一种GPIO口扩展板,其包括主板、扩展板和多根并口线,主板上设置有FPGA芯片以及与FPGA芯片GPIO口电性连接的第一DB25并口座,扩展板上设置有与第一DB25并口座相配合的第二DB25并口座,多个测试点以及双排针扩展接口; >第一DB25并口座通过并口线与第二DB25并口座电性连接,第二DB25并口座通过并口线与双排针扩展接口的引脚一一对应电性连接,多个所述测试点与第二DB25并口座的引脚一一对应电性连接。在以上技术方案的基础上,优选的,测试点包括相互电性连接的第一台阶座和圆形测试钩;第一台阶座或圆形测试钩与第二DB25并口座的一个引脚电性连接。在以上技术方案的基础上,优选的,还包括多个功能指示灯;多个指示灯与第二DB25并口座的悬空引脚一一对应电性连接。在以上技术方案的基础上,优选的,扩展板上还设置有相互电性连接的电源接口和稳压器;稳压器的输出端分别与第二DB25并口座和双排针扩展接口的悬空引脚电性连接,电源接口与稳压器均设置在扩展板的背面。在以上技术方案的基础上,优选的,扩展板上还设置有示波器探头保护区;示波器探头保护区包括多个第二台阶座、多个门型测试钩和接地测试钩;第二台阶座与门型测试钩的一端一一对应电性连接,门型测试钩的另一端接地。本技术的一种GPIO口扩展板相对于现有技术具有以下有益效果:(1)通过在主板上设置第一DB25并口座,扩展板上设置第二DB25并口座和多个测试点,可以通过第一DB25并口座和第二DB25并口座将GPIO口的信号引出到扩展板上,解决现有技术中GPIO口的信号引出不方便的问题,另外设置的测试点,可以观测GPIO口的信号波形,还可以将GPIO口的信号引出至其他测量仪器中;(2)通过在主板上设置双排针扩展接口,在测试或者外接其他功能的扩展板卡时只需要插拔并口线就可以在示波器上清楚的看到GPIO口对应的信号输出情况,保证了信号输出的稳定性,同时达到了外接其他功能扩展板卡的目的;(3)通过设置示波器保护区,示波器探头保护区上设置有第二台阶座、门型测试钩和接地测试钩,第二台阶座和门型测试钩内部连通,因此两点的波形相同,进而可以将示波器的探头测试钩挂钩在门型测试钩上,通过弹簧线连通第二台阶座以及被测的测试点,由于被测的测试点、第二台阶座和门型测试钩之间是相互连通的,因此,可以在不移动示波器的探头测试钩,只将弹簧线移动到需要被测的测试点上,即可测试被测的测试点的波形,通过这种方式可以降低示波器探头移动的次数,进而保护示波器的探头。附图说明为了更清楚地说明本技术实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。图1为本技术一种GPIO口扩展板与主板的连接示意图;图2为本技术一种GPIO口扩展板的结构图示意图。1-主板,11-FPGA芯片,12-第一DB25并口座,2-并口线,3-扩展板,31-第二DB25并口座,32-测试点,32-1-第一台阶座,32-2-圆形测试钩,33-双排针扩展接口,34-功能指示灯,35-电源接口,36-第二台阶座,37-门型测试钩,38-接地测试钩。具体实施方式下面将结合本技术实施方式,对本技术实施方式中的技术方案进行清楚、完整地描述,显然,所描述的实施方式仅仅是本技术一部分实施方式,而不是全部的实施方式。基于本技术中的实施方式,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施方式,都属于本技术保护的范围。如图1所示,一种GPIO口扩展板,其包括主板1、扩展板3和多根并口线2,主板1上设置有FPGA芯片11以及与FPGA芯片11GPIO口电性连接的第一DB25并口座12,扩展板3上设置有与第一DB25并口座12相配合的第二DB25并口座31,多个测试点32以及双排针扩展接口33;第一DB25并口座12通过并口线2与第二DB25并口座31电性连接,第二DB25并口座31通过并口线2与双排针扩展接口33的引脚一一对应电性连接,多个所述测试点32与第二DB25并口座31的引脚一一对应电性连接。其中,测试点32包括相互电性连接的第一台阶座32-1和圆形测试钩32-2;第一台阶座32-1或圆形测试钩32-2与第二DB25并口座31的一个引脚电性连接。其中,主板1上的FPGA芯片11的型号不做限定,因此,FPGA芯片11上的GPIO口数目根据选定的芯片而定,第一DB25并口座12、第二DB25并口座31和双排针扩展接口33的引脚数量也不做限定,本实施例中,第一DB25并口座12、第二DB25并口座31是25针,双排针扩展接口33是14针,可以满足绝大部分的接线要求。测试点32的数量要与第二DB25并口座31匹配,必须小于或者等于第二DB25并口座31的引脚数量。在本实施例中,测试点32的数量设置为10个,每个测试点32的第一台阶座32-1或圆形测试钩32-2与第二DB25并口座31的引脚一一对应电性连接,第一台阶座32-1和圆形测试钩32-2内部相互连接,其电气走线安装在扩展板3的背面。当需要测试GPIO口信号输入输出情况时,示波器探头测试钩钩在圆形测试钩32-2上,就可以观测到该点的信号波形。当需要将GPIO口信号引出做另外的实验时,可以通过弹簧线连接该第一台阶座32-1和测试仪器,便可对GPIO引脚的信号做处理。由于本实施例中,第二DB25并口座31为2本文档来自技高网...
【技术保护点】
1.一种GPIO口扩展板,其包括主板(1)、扩展板(3)和多根并口线(2),主板(1)上设置有FPGA芯片(11)以及与FPGA芯片(11)GPIO口电性连接的第一DB25并口座(12),其特征在于:所述扩展板(3)上设置有与第一DB25并口座(12)相配合的第二DB25并口座(31),多个测试点(32)以及双排针扩展接口(33);/n所述第一DB25并口座(12)通过并口线(2)与第二DB25并口座(31)电性连接,第二DB25并口座(31)通过并口线(2)与双排针扩展接口(33)的引脚一一对应电性连接,多个所述测试点(32)与第二DB25并口座(31)的引脚一一对应电性连接。/n
【技术特征摘要】
1.一种GPIO口扩展板,其包括主板(1)、扩展板(3)和多根并口线(2),主板(1)上设置有FPGA芯片(11)以及与FPGA芯片(11)GPIO口电性连接的第一DB25并口座(12),其特征在于:所述扩展板(3)上设置有与第一DB25并口座(12)相配合的第二DB25并口座(31),多个测试点(32)以及双排针扩展接口(33);
所述第一DB25并口座(12)通过并口线(2)与第二DB25并口座(31)电性连接,第二DB25并口座(31)通过并口线(2)与双排针扩展接口(33)的引脚一一对应电性连接,多个所述测试点(32)与第二DB25并口座(31)的引脚一一对应电性连接。
2.如权利要求1所述的一种GPIO口扩展板,其特征在于:所述测试点(32)包括相互电性连接的第一台阶座(32-1)和圆形测试钩(32-2);
所述第一台阶座(32-1)或圆形测试钩(32-2)与第二DB25并口座(31...
【专利技术属性】
技术研发人员:沈瑞华,
申请(专利权)人:武汉凌特电子技术有限公司,
类型:新型
国别省市:湖北;42
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。