应用于集成磁隔离芯片的边沿转换方法及编解码电路技术

技术编号:22819915 阅读:31 留言:0更新日期:2019-12-14 14:10
应用于集成磁隔离芯片的边沿转换方法及编解码电路,涉及集成电路技术。本发明专利技术的编码电路包括下述部分:外部信号输入端;第一与门,其一个输入端接外部信号输入端,另一个输入端接边沿检测电路的输出端,其输出端接变压器的原端绕组第一端;第二与门,其一个输入端接边沿检测电路的输出端,另一个输入端接反相器的输出端,其输出端接变压器的原端绕组第二端;边沿检测电路,其输入端接外部信号输入端;反相器,其输入端接外部信号输入端;变压器副端绕组的一端作为转换输出端,另一端接地。本发明专利技术能大大提高信号传输速率。同时,实施该方案只需要一个变压器,芯片面积小。

Edge conversion method and codec circuit for integrated magnetic isolation chip

【技术实现步骤摘要】
应用于集成磁隔离芯片的边沿转换方法及编解码电路
本专利技术涉及集成电路技术。
技术介绍
隔离器的作用是在医疗、通信、工业总线控制等场合中将电路系统中各具独立功能的电路模块隔离开来,避免了各功能模块之间的相互影响,保护敏感电路不受危险电压和电流的损坏。在图2、图3和图4中显示了两个地,即gnd1和gnd2,gnd1和gnd2可以处于不同电势。长期以来大量使用的电路隔离器件是光耦器件,但是光耦器件寿命短、数据传输速率低、性能不稳定、体积过大,其缺点非常明显。近十年来出现的一种新的隔离方式是使用片上集成变压器作为隔离器件进行隔离,也就是磁耦隔离。片上集成变压器加工在硅片上,变压器的原端线圈与副端线圈之间有一层隔离材料,从而起到隔离作用。磁耦隔离利用电磁感应定律,通过两个线圈之间的变化磁场实现了在隔离层上的数据通信。磁耦隔离具有寿命长、数据传输速率高、性能稳定、体积小等优点。图1(a)是该类芯片架构的示意图,图中DIE1、DIE2和DIE3分别为编码器芯片、解码器芯片和硅基变压器芯片,DIE1和DIE2使用常规的CMOS工艺设计,DIE3使用的是自主研发的制造工艺。DIE1、DIE2和DIE3这三块裸片集成在一个封装里面,它们之间通过封装线进行连接。由于集成磁耦隔离器件体积小,线圈电感量小,原端线圈与副端线圈在高频段的耦合系数更高,更利于传输信号,所以一般要对输入的低频方波信号进行编码,对其频率进行提升,以利于其通过变压器进行传输。一种常用的提升频率的方法就是对输入的方波信号进行边缘检测,把方波信号的上升沿和下降沿转换为一个持续时间大约为两纳秒的短脉冲,当此脉冲通过变压器后,再把它们恢复为方波的上升沿或下降沿。这种方法有一个问题,就是如何区分上升沿和下降沿的问题。图1(b)为这一编解码过程的流程图。文献【1】介绍了一种使用两个变压器分别传输上升沿脉冲和下降沿脉冲的方法,如图2所示。在该方案中,输入方波的上升沿和下降沿都分别被转换为一个单脉冲,然后这两个单脉冲分别用两个不同的变压器进行传输,通过变压器后,这两个单脉冲再分别被恢复为上升沿和下降沿。这种做法的缺点就是需要用到两个变压器,浪费了芯片面积。文献【2】和文献【3】介绍了一种双-单脉冲编码方案,如图3所示。在该方案中,上升沿用双脉冲表示,下降沿用单脉冲表示。这种方案的缺点是解码电路需要辨认出双脉冲和单脉冲,双脉冲跟单脉冲之间需要有一定的距离,这样会影响到数据的传输速率(即输入方波信号的上升沿和下降沿之间要有一定距离,从而方波信号的频率不能太高)。同时,编码、解码电路相对来说会比较复杂。经检索,现在市场上磁耦隔离产品的最大传输速率是150Mbps(bps为bitpersecond,即比特每秒,应用于不归零信号,下同),即75MHz方波频率(见文献【4】)。参考文献:[1]B.Chen,J.Wynne,andR.Lkiger,“Highspeeddigitalisolatorsusingmicroscaleon-chiptransformers,”ElektronikMag.,2003.[2]B.Chen,“FullyintegratedisolatedDC-DCconverterusingmicrotransformers,”inProc.23rdAnnualIEEEAppliedPowerElectronicsConf.,Feb.2008,pp.335–338.[3]B.Chen,“Isolatedhalf-bridgegatedriverwithintegratedhigh-sidesupply,”inProc.IEEEPowerElectronicsSpecialistsConf.,Jun.2008,pp.3615–3618.[4]Digital-Isolator-Product-Selection-Guide.pdf,http://www.analog.com/media/en/technical-documentation/product-selector-card/Digital-Isolator-Product-Selection-Guide.pdf
技术实现思路
本专利技术所要解决的技术问题是,针对磁耦隔离技术,提出一种简单易行的编解码方案用于区分输入方波信号的上升沿和下降沿,实现减小芯片面积的同时提高数据的传输速率。本专利技术解决所述技术问题采用的技术方案是,应用于集成磁隔离芯片的边沿转换方法,其特征在于,包括下述步骤:检测输入信号;将上升沿转换为正脉冲,下降沿转换为负脉冲;或者,将上升沿转换为负脉冲,下降沿转换为正脉冲。本专利技术还提供一种应用于集成磁隔离芯片的边沿转换编码电路,其特征在于,包括下述部分:外部信号输入端;第一与门,其一个输入端接外部信号输入端,另一个输入端接边沿检测电路的输出端,其输出端接变压器的原端绕组第一端;第二与门,其一个输入端接边沿检测电路的输出端,另一个输入端接反相器的输出端,其输出端接变压器的原端绕组第二端;边沿检测电路,其输入端接外部信号输入端;反相器,其输入端接外部信号输入端;变压器副端绕组的一端作为转换输出端,另一端接地。第一与门的输出端通过延时电路接变压器,第二与门的输出端通过延时电路接变压器。本专利技术还提供一种应用于集成磁隔离芯片的边沿转换解码电路,其特征在于,包括下述部分:解码参考点,其通过第一电容与编码信号输入端连接;串联于解码参考点和参考电压点之间的第一电阻R1、第二电容C2;连接解码参考点和参考电压点的第二电阻R2;第一比较器,其正性输入端接参考电压点,负性输入端接解码参考点,输出端接RS触发器的第一输入端;第二比较器,其负性输入端接参考电压点,正性输入端接解码参考点,输出端接RS触发器的第二输入端;RS触发器的输出端作为解码电路输出端。可选用RS触发器两个输出端之一。本专利技术利用脉冲正负极性区分输入方波的上升沿和下降沿,编解码电路简单易行,并能大大提高信号传输速率。同时,实施该方案只需要一个变压器,芯片面积小。仿真验证表明该方案的数据传输速率能达到250Mbps以上。附图说明图1为电路隔离器的芯片架构以及数据传输流程示意图,其中a为芯片架构示意图,b为数据传输流程图。图2为正向单脉冲的双变压器编解码方案示意图。图3为双-单脉冲编解码方案示意图。图4为正负脉冲编解码方案示意图。图5为编码器示意图。图6为编码时序图。图7为解码器示意图。图8为解码时序图。具体实施方式参见图4,输入方波的上升沿和下降沿分别向变压器原端灌注正向和反向脉冲电流。灌注正向脉冲电流时,变压器的副端感生出正电压,出现一个正脉冲;灌注反向脉冲电流时,变压器副端感生出负电压,出现一个负脉冲。正脉冲和负脉冲被解码器分别恢复为本文档来自技高网
...

【技术保护点】
1.应用于集成磁隔离芯片的边沿转换方法,其特征在于,包括下述步骤:/n检测输入信号;/n将上升沿转换为正脉冲,下降沿转换为负脉冲;或者,将上升沿转换为负脉冲,下降沿转换为正脉冲。/n

【技术特征摘要】
1.应用于集成磁隔离芯片的边沿转换方法,其特征在于,包括下述步骤:
检测输入信号;
将上升沿转换为正脉冲,下降沿转换为负脉冲;或者,将上升沿转换为负脉冲,下降沿转换为正脉冲。


2.应用于集成磁隔离芯片的边沿转换编码电路,其特征在于,包括下述部分:
外部信号输入端;
第一与门,其一个输入端接外部信号输入端,另一个输入端接边沿检测电路的输出端,其输出端接变压器的原端绕组第一端;
第二与门,其一个输入端接边沿检测电路的输出端,另一个输入端接反相器的输出端,其输出端接变压器的原端绕组第二端;
边沿检测电路,其输入端接外部信号输入端;
反相器,其输入端接外部信号输入端;
变压器副端绕组的一端作为转换输出端,另一端接地。
<...

【专利技术属性】
技术研发人员:李威袁思彤文守甫罗和平王建斌程瑜
申请(专利权)人:宜宾市叙芯半导体有限公司
类型:发明
国别省市:四川;51

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利