本发明专利技术涉及一种能够消除上电风险的定标与电源控制电路,解决了现有高光谱成像仪系统控制器中定标及电源控制电路存在锁存器芯片上电时输出不定态,从而导致继电器驱动芯片内部的OC指令执行通道导通,致使后续电路出现误动作的问题。该电路包括3块电源芯片、锁存器芯片、继电器驱动芯片以及两个继电器;所述锁存器芯片的MR管脚连接RC电路;锁存器芯片的CP管脚与或门芯片连接;锁存器芯片的每一个输出管脚与继电器驱动芯片每一个输入管脚之间均串联750欧电阻,且同时对地接510欧电阻。
【技术实现步骤摘要】
一种能够消除上电风险的定标与电源控制电路
本专利技术属于电学
,具体涉及一种能够消除上电风险的定标与电源控制电路。
技术介绍
高光谱成像仪系统用于全球目标区获取高光谱影像数据,用以支持我国环境监测、防灾减灾等业务工作,同时为国土资源、水利、农业、林业、地震等多个领域提供卫星数据资源支撑和业务化应用服务。高光谱成像仪系统分为3台单机,分别为主体、信号处理器、控制器。其中主体实现可见、短波红外两个通道光谱成像信息光电转换;信号处理器单机包含2块压缩电路、1块红外信号处理电路、1块制冷机驱动电路、1组二次电源模块(提供可见、红外、压缩、制冷电路二次电源);控制器实现系统运行控制、遥测量采集。光谱仪控制器是高光谱成像仪系统的重要组成部分,主要完成以下功能:接收卫星数据管理系统下发的总线遥控命令及遥测命令。接收卫星数据管理系统下发的间接控制命令。接收来自卫星电源系统的主备两路+30.5V电源供电电压。输出卫星数据管理系统直接遥测信息。响应总线遥控命令及转发总线对可见光成像电路、红外光成像电路、压缩编码电路参数设置命令和控制命令。响应总线定标遥控命令,设置定标工作。采集可见光成像电路、红外光成像电路、压缩编码电路工作电压。通过内部总线接收可见光成像电路、红外光成像电路、压缩编码电路内部工作状态信息。与卫星数管分系统通信采用CAN总线,通信速率为307.2kbps。内部总线采用RS485总线,通信速率为57600bps,主备份各设计有两路双向RS485总线两路单向输出RS485总线,RS485总线与CPU之间采用FPGA进行串并转换。高光谱成像仪系统均需要一个控制器进行控制,现有的控制器主要由模拟量遥测电路、下位机控制电路、定标与电源控制电路、摆镜驱动控制电路、继电器控制电路、二次电源模块几部分组成;在控制过程中定标电源与控制电路主要进行:1、可见光、红外星上光谱定标加断电指令驱动,定标电源转换;2、可见光成像电路加断电、压缩编码电路加断电指令执行功能,输出二次电源使能信号到信号处理器内二次电源模块;3、红外焦面+10V加断电指令驱动,输出OC控制信号到信号处理器;4、秒脉冲信号接收、监视及转发功能。现有的定标及电源控制电路主要组成电路框图如下图1所示,包括3块MSK5130电源芯片,定标控制继电器的驱动控制信号由下位机电路产生,经54HC573锁存器芯片锁存后由LB8169继电器驱动芯片执行驱动输出,产生驱动从而控制继电器吸合。但是,现有的定标与电源控制电路的锁存器54HC573上电时输出不定态,当输出为1时,后续对应的LB8169继电器驱动芯片内部的OC指令执行通道导通,产生继电器线圈误动作,导致二次电源模块使能有效,产生负载电流。
技术实现思路
本专利技术的目的是提供了一种能够消除上电风险的定标与电源控制电路,解决了现有高光谱成像仪系统控制器中定标及电源控制电路存在锁存器芯片上电时输出不定态,从而导致继电器驱动芯片内部的OC指令执行通道导通,致使后续电路出现误动作的问题。本专利技术的具体技术方案是:本专利技术提供了一种能够消除上电风险的定标与电源控制电路,包括3块电源芯片、锁存器芯片、继电器驱动芯片以及两个继电器;其改进之处是:所述锁存器芯片的MR管脚连接RC电路;锁存器芯片的CP管脚与或门芯片连接;锁存器芯片的每一个输出管脚与继电器驱动芯片每一个输入管脚之间均串联750欧电阻,且同时对地接510欧电阻。进一步地,上述锁存器芯片型号为54AC273或74AC273,相应的所述或门芯片型号为54HC32或74HC32。进一步地,上述继电器驱动芯片型号为LB8169。进一步地,上述继电器驱动芯片设置四个输入管脚。本专利技术的有益效果是:本专利技术通过在现有定标与电源控制电路更换了锁存器芯片以及或门芯片,同时在锁存器芯片上加入RC电路、在锁存器芯片和继电器驱动芯片之间串接了分压电阻以及接地电阻,从而解决了现有高光谱成像仪系统控制器中定标及电源控制电路存在锁存器芯片上电时输出不定态,从而导致继电器驱动芯片内部的OC指令执行通道导通,致使后续电路出现误动作的问题,使得定标与电源控制电路更加安全、可靠的使用。附图说明图1为现有定标电源与控制电路的原理框图;图2为本专利技术提供的定标电源与控制电路的原理框图;图3为本专利技术提供的定标电源与控制电路的结构示意图;图4为继电器驱动芯片LB8169内部原理图;图5为锁存器芯片54AC273VCC电源端与Q0输出端上电过程的电压变化曲线图;图6为继电器驱动芯片LB8169输入电压与负载电流曲线图;图7为锁存器芯片54AC273输出信号与下位机电路单片机80C32复位信号波形曲线图。具体实施方式为使本专利技术的目的、优点和特征更加清楚,以下结合附图和具体实施例对本专利技术提出的一种能够消除上电风险的定标与电源控制电路作进一步详细说明。根据下面说明和权利要求书,本专利技术的优点和特征将更清楚。需要说明的是:附图均采用非常简化的形式且均使用非精准的比例,仅用以方便、明晰地辅助说明本专利技术实施例的目的;其次,附图所展示的结构往往是实际结构的一部分;再次,各附图需要展示的侧重点不同,有时会采用不同的比例。基于现有定标及电源控制电路出现的问题,本专利技术给出一种能够消除上电风险的定标与电源控制电路的具体实施例,如图2和图3所示:该电路包括3块电源芯片(本实施例中三块电源芯片的型号均为MSK5130)、锁存器芯片(锁存器芯片型号可以为54AC273或74AC273,本实施例中采用54AC273)、继电器驱动芯片(本实施例中继电器驱动芯片型号为LB8169)以及两个继电器;其中,锁存器芯片54AC273的MR管脚连接RC电路;锁存器芯片54AC273的CP管脚与或门芯片(或门芯片型号为54HC32或74HC32,本实施例中为配合锁存器芯片54AC273,或门芯片的型号选用54HC32)连接;锁存器芯片的每一个输出管脚与继电器驱动芯片每一个输入管脚之间均串联750欧电阻,且同时对地接510欧电阻。更加具体的是:本实施例中继电器驱动芯片LB8169设置四个输入管脚,分别为INA1、INB1、INC1、IND1,相应的锁存器芯片54AC273对应的输出管脚分别为Q0、Q1、Q2、Q3;其中,输出管脚Q0与输入管脚INA1之间、输出管脚Q1与输入管脚INB1之间、输出管脚Q2与输入管脚INC1之间、输出管脚Q3与输入管脚IND1之间均串联有750Ω的电阻(图3中的编号分别为R74、R76、R78、R80)。基于上述电路结构的描述,现对本实施例中的关键点进行详细的分析说明:一、锁存器芯片、继电器驱动芯片的选取表1为锁存器芯片54AC273的真值表,RESET信号为低电平时输出信号保持低电平;RESET信号为高电平时,在CLK信号上升沿锁存输入Dn信号到输出Qn端。在RESET端接RC电路,实现上电时先置低电平,电容充电后置高电平(锁存器芯片74AC273与锁存器芯片54AC273一致),这样使得上电时,锁存器芯片54AC273或锁存器芯片74AC273输出为低,不会导致后续继电器误动作,而充电后置高电平,又能使得54AC273或者74AC273输出在CLOCK信号作用下,产生系统所需要的高电平或者低电平,驱动或者不驱动。表1锁存器芯片54本文档来自技高网...
【技术保护点】
1.一种能够消除上电风险的定标与电源控制电路,包括3块电源芯片、锁存器芯片、继电器驱动芯片以及两个继电器;其特征在于:所述锁存器芯片的MR管脚连接RC电路;锁存器芯片的CP管脚与或门芯片连接;锁存器芯片的每一个输出管脚与继电器驱动芯片每一个输入管脚之间均串联750欧电阻,且同时对地接510欧电阻。
【技术特征摘要】
1.一种能够消除上电风险的定标与电源控制电路,包括3块电源芯片、锁存器芯片、继电器驱动芯片以及两个继电器;其特征在于:所述锁存器芯片的MR管脚连接RC电路;锁存器芯片的CP管脚与或门芯片连接;锁存器芯片的每一个输出管脚与继电器驱动芯片每一个输入管脚之间均串联750欧电阻,且同时对地接510欧电阻。2.根据权利要求1所述的能够消除上电风险的定标与电...
【专利技术属性】
技术研发人员:刘文龙,石兴春,刘永征,孔亮,张昕,魏文鹏,温志刚,闫鹏,刘学斌,
申请(专利权)人:中国科学院西安光学精密机械研究所,
类型:发明
国别省市:陕西,61
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。