GOA电路制造技术

技术编号:22240662 阅读:156 留言:0更新日期:2019-10-09 20:18
本发明专利技术提供一种GOA电路。本发明专利技术的GOA电路的每一级GOA单元均包括上拉控制模块、上拉模块、下传模块、下拉模块、下拉维持模块及偏移恢复控制模块,下拉维持模块中的多个栅极电性连接第二节点的薄膜晶体管的漏极接入第一电位信号或第二电位信号,偏移恢复控制模块接入第一电位信号及恒压低电位并电性连接第二节点,当处于消隐阶段时,第一电位信号及第二电位信号为高电位,此时偏移恢复控制模块将第二节点的电位下拉至恒压低电位,使得下拉维持模块中栅极电性连接第二节点的薄膜晶体管反向偏置对编程阶段产生的阈值电压偏移进行恢复,提升GOA电路的稳定性。

GOA Circuit

【技术实现步骤摘要】
GOA电路
本专利技术涉及显示
,尤其涉及一种GOA电路。
技术介绍
液晶显示器(LiquidCrystalDisplay,LCD)及有机发光二极管显示装置(OrganicLightEmittingDisplay,OLED)等平板显示装置具有机身薄、省电、无辐射等众多优点,得到了广泛的应用。如:液晶电视、移动电话、个人数字助理(PDA)、数字相机、计算机屏幕或笔记本电脑屏幕等。GOA(GateDriveronArray)技术即阵列基板行驱动技术,是利用薄膜晶体管(ThinFilmTransistor,TFT)阵列制程将栅极扫描驱动电路制作在LCD及OLED显示装置的TFT阵列基板上,以实现逐行扫描的驱动方式,具有降低生产成本和实现面板窄边框设计的优点。GOA电路具有两项基本功能:第一是输出栅极扫描驱动信号,驱动面板内的栅极线,打开显示区内的TFT,以对像素进行充电;第二是移位寄存功能,当一个栅极扫描驱动信号输出完成后,通过时钟控制进行下一个栅极扫描驱动信号的输出,并依次传递下去。GOA技术能减少外接集成电路(IC)的焊接(bonding)工序,有机会提升产能并降低产品成本,而且可以使液晶显示面板更适合制作窄边框的显示产品。现有的GOA电路包括多级GOA单元,每一级GOA单元均包括上拉控制模块、上拉模块、下传模块、下拉模块及下拉维持模块,其中,上拉控制模块用于上拉第一节点的电位,上拉模块用于在第一节点的电位控制下输出扫描信号,下传模块用于在第一节点的电位控制下输出级传信号,下拉模块用于对第一节点及扫描信号的电位进行下拉,而下拉维持模块用于受第一节点的电位控制将第一节点及扫描信号的电位维持在低电位,下拉维持模块中设置有用于维持第一节点及扫描信号为低电位的多个薄膜晶体管,该多个薄膜晶体管的栅极与一反相器的输出端电性连接,反相器的输入端电性连接第一节点,在第一节点为高电位时反相器输出低电位控制该多个薄膜晶体管截止,在第一节点为低电位时反相器输出高电位控制该多个薄膜晶体管导通从而将第一节点及扫描信号的电位维持为低电位。在GOA电路工作时,每一级GOA单元中第一节点为高电位的时长较短,长时间处于低电位时刻,这导致用于维持第一节点及扫描信号为低电位的多个薄膜晶体管在长时间内处于正向偏置,受到正向的应力,其阈值电压会逐渐发生正偏,导致GOA电路的稳定性下降。
技术实现思路
本专利技术的目的在于提供一种GOA电路,能够对下拉维持模块中薄膜晶体管的阈值电压偏移进行恢复,GOA电路的稳定性较高。为实现上述目的,本专利技术首先提供一种GOA电路,包括多级GOA单元,每一级GOA单元均包括上拉控制模块、上拉模块、下传模块、下拉模块、下拉维持模块及偏移恢复控制模块;设N为正整数,除了第一级及最后一级GOA单元外,在第N级GOA单元中,所述上拉控制模块接入第一时钟信号及第N-1级GOA单元的级传信号并电性连接第一节点,用于在第一时钟信号的控制下依据第N-1级GOA单元的级传信号上拉第一节点的电位;所述上拉模块接入第二时钟信号并电性连接第一节点,用于在第一节点的电位控制下依据第二时钟信号输出扫描信号;所述下传模块接入第二时钟信号并电性连接第一节点,用于在第一节点的电位控制下依据第二时钟信号输出级传信号;所述下拉模块接入第N+1级GOA单元的级传信号、第一电位信号、第二电位信号及扫描信号,并电性连接第一节点,用于在第N+1级GOA单元的级传信号的控制下将第一节点的电位变化至第一电位信号的电位并将扫描信号的电位变化至第二电位信号的电位;所述下拉维持模块包括反相器及子下拉维持模块;所述反相器的输入端电性连接第一节点,输出端电性连接第二节点;所述子下拉维持模块接入第一电位信号、第二电位信号、扫描信号、级传信号并电性连接第一节点及第二节点,用于在第二节点的电位控制下将第一节点、级传信号的电位维持在第一电位信号的电位并将扫描信号的电位维持在第二电位信号的电位;所述偏移恢复控制模块接入第一电位信号及恒压低电位并电性连接第二节点,用于在第一电位信号的控制下将第二节点的电位下拉至恒压低电位。所述GOA电路的工作过程包括依次交替的编程阶段及消隐阶段;在编程阶段中,所述第一时钟信号及第二时钟信号均为脉冲信号,所述第一电位信号及第二电位信号均为低电位;在消隐阶段中,所述第一时钟信号及第二时钟信号均为低电位,所述第一电位信号及第二电位信号均为高电位。在编程阶段,所述第一时钟信号与第二时钟信号的波形相反,且占空比均为0.5。每一级GOA单元还包括扫描信号控制模块,所述扫描信号控制模块接入第一时钟信号、第二时钟信号、恒压低电位及扫描信号,用于在第一时钟信号及第二时钟信号均为低电位时将扫描信号维持在恒压低电位。所述扫描信号控制模块包括第七十一薄膜晶体管、第七十二薄膜晶体管、第七十三薄膜晶体管、第七十四薄膜晶体管;所述第七十一薄膜晶体管的栅极接入第二时钟信号,源极电性连接第七十三薄膜晶体管的漏极,漏极接入第二电位信号;所述第七十二薄膜晶体管的栅极接入第一时钟信号,源极电性连接第七十三薄膜晶体管的漏极,漏极接入第二电位信号;所述第七十三薄膜晶体管的栅极及源极均接入恒压高电位,漏极电性连接第七十四薄膜晶体管的栅极;所述第七十四薄膜晶体管的源极接入扫描信号,漏极接入恒压低电位。在编程阶段,所述第一电位信号的电位小于第二电位信号的电位;在消隐阶段,所述第一电位信号的电位等于第二电位信号的电位。所述偏移恢复控制模块包括第八薄膜晶体管;所述第八薄膜晶体管的栅极接入第一电位信号,源极电性连接第二节点,漏极接入恒压低电位。设N为正整数,除了第一级及最后一级GOA单元外,在第N级GOA单元中,所述上拉控制模块包括第十一薄膜晶体管、第十二薄膜晶体管及第六薄膜晶体管;所述第十一薄膜晶体管的栅极接入第一时钟信号,源极接入第N-1级GOA单元的级传信号,漏极电性连接第十二薄膜晶体管的源极;所述第十二薄膜晶体管的栅极接入第一时钟信号,漏极电性连接第一节点;所述第六薄膜晶体管的栅极接入级传信号,源极电性连接第十一薄膜晶体管的漏极,漏极电性连接上拉模块;所述上拉模块包括第二十一薄膜晶体管、第二十三薄膜晶体管及自举电容;所述第二十一薄膜晶体管的栅极电性连接第一节点,源极接入第二时钟信号,漏极输出扫描信号;所述第二十三薄膜晶体管的栅极电性连接第一节点,源极接入第二时钟信号,漏极电性连接第六薄膜晶体管的漏极;所述自举电容的一端电性连接第一节点,另一端接入扫描信号;所述下传模块包括第二十二薄膜晶体管;所述第二十二薄膜晶体管的栅极电性连接第一节点,源极接入第二时钟信号,漏极输出级传信号;所述下拉模块包括第三十一薄膜晶体管、第三十二薄膜晶体管及第三十三薄膜晶体管;所述第三十一薄膜晶体管的栅极接入第N+1级GOA单元的级传信号,源极接入扫描信号,漏极接入第二电位信号;所述第三十二薄膜晶体管的栅极接入第N+1级GOA单元的级传信号,源极电性连接第一节点,漏极电性连接第三十三薄膜晶体管的源极及第六薄膜晶体管的源极;所述第三十三薄膜晶体管的栅极接入第N+1级GOA单元的级传信号,漏极接入第一电位信号;所述反相器包括第五十一薄膜晶体管、第五十二薄膜晶体管、第五十三薄膜晶体管及第五十四薄膜晶体管;所述第五十一薄膜晶体本文档来自技高网
...

【技术保护点】
1.一种GOA电路,其特征在于,包括多级GOA单元,每一级GOA单元均包括上拉控制模块(10)、上拉模块(20)、下传模块(30)、下拉模块(40)、下拉维持模块(50)及偏移恢复控制模块(60);设N为正整数,除了第一级及最后一级GOA单元外,在第N级GOA单元中,所述上拉控制模块(10)接入第一时钟信号(CK)及第N‑1级GOA单元的级传信号(Cout(N‑1))并电性连接第一节点(Q(N)),用于在第一时钟信号(CK)的控制下依据第N‑1级GOA单元的级传信号(Cout(N‑1))上拉第一节点(Q(N))的电位;所述上拉模块(20)接入第二时钟信号(XCK)并电性连接第一节点(Q(N)),用于在第一节点(Q(N))的电位控制下依据第二时钟信号(XCK)输出扫描信号(G(N));所述下传模块(30)接入第二时钟信号(XCK)并电性连接第一节点(Q(N)),用于在第一节点(Q(N))的电位控制下依据第二时钟信号(XCK)输出级传信号(Cout(N));所述下拉模块(40)接入第N+1级GOA单元的级传信号(Cout(N+1))、第一电位信号(VGL1)、第二电位信号(VGL2)及扫描信号(G(N)),并电性连接第一节点(Q(N)),用于在第N+1级GOA单元的级传信号(Cout(N+1))的控制下将第一节点(Q(N))的电位变化至第一电位信号(VGL1)的电位并将扫描信号(G(N))的电位变化至第二电位信号(VGL2)的电位;所述下拉维持模块(50)包括反相器(51)及子下拉维持模块(52);所述反相器(51)的输入端电性连接第一节点(Q(N)),输出端电性连接第二节点(QB(N));所述子下拉维持模块(52)接入第一电位信号(VGL1)、第二电位信号(VGL2)、扫描信号(G(N))、级传信号(Cout(N))并电性连接第一节点(Q(N))及第二节点(QB(N)),用于在第二节点(QB(N))的电位控制下将第一节点(Q(N))、级传信号(Cout(N))的电位维持在第一电位信号(VGL1)的电位并将扫描信号(G(N))的电位维持在第二电位信号(VGL2)的电位;所述偏移恢复控制模块(60)接入第一电位信号(VGL1)及恒压低电位(VGL3)并电性连接第二节点(QB(N)),用于在第一电位信号(VGL1)的控制下将第二节点(QB(N))的电位下拉至恒压低电位(VGL3)。...

【技术特征摘要】
1.一种GOA电路,其特征在于,包括多级GOA单元,每一级GOA单元均包括上拉控制模块(10)、上拉模块(20)、下传模块(30)、下拉模块(40)、下拉维持模块(50)及偏移恢复控制模块(60);设N为正整数,除了第一级及最后一级GOA单元外,在第N级GOA单元中,所述上拉控制模块(10)接入第一时钟信号(CK)及第N-1级GOA单元的级传信号(Cout(N-1))并电性连接第一节点(Q(N)),用于在第一时钟信号(CK)的控制下依据第N-1级GOA单元的级传信号(Cout(N-1))上拉第一节点(Q(N))的电位;所述上拉模块(20)接入第二时钟信号(XCK)并电性连接第一节点(Q(N)),用于在第一节点(Q(N))的电位控制下依据第二时钟信号(XCK)输出扫描信号(G(N));所述下传模块(30)接入第二时钟信号(XCK)并电性连接第一节点(Q(N)),用于在第一节点(Q(N))的电位控制下依据第二时钟信号(XCK)输出级传信号(Cout(N));所述下拉模块(40)接入第N+1级GOA单元的级传信号(Cout(N+1))、第一电位信号(VGL1)、第二电位信号(VGL2)及扫描信号(G(N)),并电性连接第一节点(Q(N)),用于在第N+1级GOA单元的级传信号(Cout(N+1))的控制下将第一节点(Q(N))的电位变化至第一电位信号(VGL1)的电位并将扫描信号(G(N))的电位变化至第二电位信号(VGL2)的电位;所述下拉维持模块(50)包括反相器(51)及子下拉维持模块(52);所述反相器(51)的输入端电性连接第一节点(Q(N)),输出端电性连接第二节点(QB(N));所述子下拉维持模块(52)接入第一电位信号(VGL1)、第二电位信号(VGL2)、扫描信号(G(N))、级传信号(Cout(N))并电性连接第一节点(Q(N))及第二节点(QB(N)),用于在第二节点(QB(N))的电位控制下将第一节点(Q(N))、级传信号(Cout(N))的电位维持在第一电位信号(VGL1)的电位并将扫描信号(G(N))的电位维持在第二电位信号(VGL2)的电位;所述偏移恢复控制模块(60)接入第一电位信号(VGL1)及恒压低电位(VGL3)并电性连接第二节点(QB(N)),用于在第一电位信号(VGL1)的控制下将第二节点(QB(N))的电位下拉至恒压低电位(VGL3)。2.如权利要求1所述的GOA电路,其特征在于,所述GOA电路的工作过程包括依次交替的编程阶段(1)及消隐阶段(2);在编程阶段(1)中,所述第一时钟信号(CK)及第二时钟信号(XCK)均为脉冲信号,所述第一电位信号(VGL1)及第二电位信号(VGL2)均为低电位;在消隐阶段(2)中,所述第一时钟信号(CK)及第二时钟信号(XCK)均为低电位,所述第一电位信号(VGL1)及第二电位信号(VGL2)均为高电位。3.如权利要求2所述的GOA电路,其特征在于,在编程阶段(1),所述第一时钟信号(CK)与第二时钟信号(XCK)的波形相反,且占空比均为0.5。4.如权利要求3所述的GOA电路,其特征在于,每一级GOA单元还包括扫描信号控制模块(70),所述扫描信号控制模块(70)接入第一时钟信号(CK)、第二时钟信号(XCK)、恒压低电位(VGL3)及扫描信号(G(N)),用于在第一时钟信号(CK)及第二时钟信号(XCK)均为低电位时将扫描信号(G(N))维持在恒压低电位(VGL3)。5.如权利要求4所述的GOA电路,其特征在于,所述扫描信号控制模块(70)包括第七十一薄膜晶体管(T71)、第七十二薄膜晶体管(T72)、第七十三薄膜晶体管(T73)、第七十四薄膜晶体管(T74);所述第七十一薄膜晶体管(T71)的栅极接入第二时钟信号(XCK),源极电性连接第七十三薄膜晶体管(T73)的漏极,漏极接入第二电位信号(VGL2);所述第七十二薄膜晶体管(T72)的栅极接入第一时钟信号(CK),源极电性连接第七十三薄膜晶体管(T73)的漏极,漏极接入第二电位信号(VGL2);所述第七十三薄膜晶体管(T73)的栅极及源极均接入恒压高电位(VGH),漏极电性连接第七十四薄膜晶体管(T74)的栅极;所述第七十四薄膜晶体管(T74)的源极接入扫描信号(G(N)),漏极接入恒压低电位(VGL3)。6.如权利要求2所述的GOA电路,其特征在于,在编程阶段(1),所述第一电位信号(VGL1)的电位小于第二电位信号(VGL2)的电位;在消隐阶段(2),所述第一电位信号(VGL1)的电位等于第二电位信号(VGL2)的电位。7.如权利要求1所述的GOA电路,其特征在于,所述偏移恢复控制模块(60)包括第八薄...

【专利技术属性】
技术研发人员:薛炎
申请(专利权)人:深圳市华星光电半导体显示技术有限公司
类型:发明
国别省市:广东,44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1