【技术实现步骤摘要】
雷达脉冲信号采样抖动实时消除处理方法
本专利技术涉及一种雷达脉冲信号采样抖动实时消除处理方法。
技术介绍
在雷达系统中,通常由时统产生模块产生系统中各种时序信号,如脉冲重复周期PRT信号、循环脉冲积累CPI信号、AD采样同步信号、信道脉冲产生信号LFM_等脉冲信号,这些信号通过电缆、印制板等介质传送到系统中的各处理模块中,使其按照统一时序,协同工作。对先进雷达系统来说,脉冲与脉冲间的相位测量准确度一般是个重要指标。伴随着准确测量脉冲频率的需要,脉冲与脉冲间的相位测量精度取决于如下4个关键因素:相位噪声、整个测量时间、脉冲边沿定义和测量点以及信噪比(SNR)。相位噪声(Phasenoise)和抖动(Jitter)是对同一种现象的两种不同的定量方式。相位噪声一般是指在系统内各种噪声作用下引起的输出信号相位的随机起伏,在理想情况下,一个频率固定的完美的脉冲信号(以1MHz为例)的持续时间应该恰好是1微秒,每500ns有一个跳变沿。但不幸的是,这种信号并不存在。信号周期的长度总会有一定变化,从而导致下一个沿的到来时间不确定。这种不确定就是相位噪声,或者说抖动。由频率与相位的关系可知,相位噪声必然使得输出频率存在随机的瞬时抖动,其值为相位噪声越大,频率的瞬时抖动就越大。雷达系统通常要考虑的是频率短期稳定度问题,可以认为相位噪声就是频率短期稳定度。抖动有两种主要类型:确定性抖动和随机性抖动。确定性抖动是由可识别的干扰信号造成的,这种抖动通常幅度有限,具备特定的(而非随机的)产生原因,而且不能进行统计分析。随机抖动是指由较难预测的因素导致的时序变化。随机抖动最基本的一个 ...
【技术保护点】
1.一种雷达脉冲信号采样抖动实时消除处理方法,其特征在于包括如下步骤:在CPLD或现场可编程门阵列FPGA中,设计分频时钟产生模块、脉冲相位采集和存储模块、系统时钟和采样脉冲相位关系判决模块、采样信号延迟和输出模块;系统时钟输入后,分频时钟产生模块产生分频时钟;脉冲相位采集和存储模块在相同时间内对输入的触发信号同时进行采样,触发信号经过系统时钟采样后的值存储到系统时钟移位寄存器中,经过分频时钟采样后的值存储到各自的分频时钟移位寄存器中;当存储在系统时钟移位寄存器中值为0x1FF时,系统时钟和采样脉冲相位关系判决模块在移位寄存器中分别存读取分频时钟采集到的触发信号值,再根据移位寄存器中数值的组合关系,对系统时钟和采样脉冲相位关系进行判决,将判决结果送入采样信号延迟和输出模块;采样信号延迟和输出模块在查找表中找出适合的输出延迟,根据此延迟,产生与系统时钟严格同步的输出脉冲,从而实时消除了雷达脉冲信号采样抖动。
【技术特征摘要】
1.一种雷达脉冲信号采样抖动实时消除处理方法,其特征在于包括如下步骤:在CPLD或现场可编程门阵列FPGA中,设计分频时钟产生模块、脉冲相位采集和存储模块、系统时钟和采样脉冲相位关系判决模块、采样信号延迟和输出模块;系统时钟输入后,分频时钟产生模块产生分频时钟;脉冲相位采集和存储模块在相同时间内对输入的触发信号同时进行采样,触发信号经过系统时钟采样后的值存储到系统时钟移位寄存器中,经过分频时钟采样后的值存储到各自的分频时钟移位寄存器中;当存储在系统时钟移位寄存器中值为0x1FF时,系统时钟和采样脉冲相位关系判决模块在移位寄存器中分别存读取分频时钟采集到的触发信号值,再根据移位寄存器中数值的组合关系,对系统时钟和采样脉冲相位关系进行判决,将判决结果送入采样信号延迟和输出模块;采样信号延迟和输出模块在查找表中找出适合的输出延迟,根据此延迟,产生与系统时钟严格同步的输出脉冲,从而实时消除了雷达脉冲信号采样抖动。2.如权利要求1所述的雷达脉冲信号采样抖动实时消除处理方法,其特征在于:分频时钟产生模块对系统时钟进行整数N分频,产生出N种不同相位时钟,相位分别为0、360°/N、2*360°/N……(N-1)*360°/N。3.如权利要求2所述的雷达脉冲信号采样抖动实时消除处理方法,其特征在于:脉冲相位采集和存储模块用系统时钟和这N种不同相位的分频时钟,在相同时间内对输入的触发信号同时进行采样,并通过移位寄存器储存采样值。4.如权利要求3所述的雷达脉冲信号采样抖动实时消除处理方法,其特征在于:系统时钟和采样脉冲相位关系判决模块根据采样值确定输入信号与分频时钟之间的相位关系;采样信号延迟和输出模块再根据相位关系动态调节输出延迟,得到与系统时钟严格同步的输出脉冲,从而实时消除了雷达脉冲信号采样抖动。5.如权利要求4所述的雷达脉冲信号采样抖动实时消除处理方法,其特征在于:分频时钟产生模块对输入系统时钟CLK进行4分频,产生4个相位分别为0°,90°,180°和270°的分频时钟CLK_PO、CLK_P1、CLK_P2、CLK_P3。6.如权利要求5所述的雷达脉冲信号采样抖动实时消除处理方法,其特征在于:脉冲相位采集和存储模块用系统时钟CLK和4种不同相位的分频时钟CLK_PO、CLK_P1、CLK_P2、CLK_P3,在相同时间内对输入的触发信号Trig_IN同时进行采样,并且系统时钟频率是分频时钟的4倍,...
【专利技术属性】
技术研发人员:纪斌,王礼麒,熊辉,付连庆,
申请(专利权)人:西南电子技术研究所中国电子科技集团公司第十研究所,
类型:发明
国别省市:四川,51
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。