阵列基板、其驱动方法、显示面板及显示装置制造方法及图纸

技术编号:21303710 阅读:34 留言:0更新日期:2019-06-12 09:04
本发明专利技术公开了一种阵列基板、其驱动方法、显示面板及显示装置,在全屏显示时,控制电路在控制信号端的控制下全部开启工作以导通全部移位寄存器单元的栅极信号输出端与对应行的栅线,实现栅线的逐行扫描;在局部显示时,控制电路在控制信号端信号的控制下全部截止工作以断开部分移位寄存器单元的栅极信号输出端与对应行的栅线,仅导通未设置控制电路的部分移位寄存器单元的栅极信号输出端与对应行的栅线,即仅对局部显示区域栅线对应的像素进行充放电,而不对其余行栅线对应的像素充放电,并且本发明专利技术的方案不影响级联的移位寄存器的正常工作,由于移位寄存器工作的功耗远小于像素充放电产生的功耗,因此本发明专利技术实施例的方案可以降低显示面板的功耗。

Array Substrate, Driving Method, Display Panel and Display Device

The invention discloses an array substrate, its driving method, display panel and display device. When displaying on the full screen, the control circuit opens all work under the control of the control signal terminal to conduct the gate signal output terminal of all shift register units and the corresponding grid lines, so as to realize the progressive scanning of the grid lines; when displaying locally, the control circuit controls the signal at the control signal terminal. The next cut-off operation is to disconnect the gate signal output terminal of the partial shift register unit and the corresponding row gate line, only to turn on the gate signal output terminal of the partial shift register unit without the control circuit and the corresponding row gate line, that is, to charge and discharge only the pixels corresponding to the grid line of the partial display area, but not the pixels corresponding to the other row gate lines. The scheme does not affect the normal operation of cascaded shift registers. Since the power consumption of the shift registers is much less than that of the pixel charging and discharging, the scheme of the embodiment of the present invention can reduce the power consumption of the display panel.

【技术实现步骤摘要】
阵列基板、其驱动方法、显示面板及显示装置
本专利技术涉及显示
,尤其涉及一种阵列基板、其驱动方法、显示面板及显示装置。
技术介绍
随着显示技术的飞速发展,显示器呈现出了高集成度和低成本的发展趋势。其中,GOA(GateDriveronArray,阵列基板行驱动)技术将TFT(ThinFilmTransistor,薄膜晶体管)栅极开关电路集成在显示面板的阵列基板上以形成对显示面板的扫描驱动,从而可以省去栅极集成电路(IC,IntegratedCircuit)的绑定(Bonding)区域以及扇出(Fan-out)区域的布线空间,不仅可以在材料成本和制作工艺两方面降低产品成本,而且可以使显示面板做到两边对称和窄边框的美观设计;并且,这种集成工艺还可以省去栅极扫描线方向的Bonding工艺,从而提高了产能和良率。由于GOA电路的特点,Gate信号只能从第一行开始向下传递,逐行完成整面显示面板的扫描。随着显示面板的分辨率要求越来越高,显示面板的功耗也会增加,当只需显示时间、天气等信息时,显示面板一般采用局部显示的方式来降低功耗。目前的局部显示的实现方式是在显示面板不需要显示的部分显示黑画面,即给像素充入较少的电量来降低功耗。但是由于显示面板的点亮功耗主要体现在像素的充放电上,这种局部显示的方法依然存在功耗的冗余浪费。
技术实现思路
有鉴于此,本专利技术实施例提供一种阵列基板、其驱动方法、显示面板及显示装置,用以降低显示面板的功耗。因此,本专利技术实施例提供了一种阵列基板,包括:显示区域和包围所述显示区域的非显示区域,所述显示区域包括多条栅线,所述非显示区域包括级联的多个移位寄存器单元,每一所述移位寄存器单元的栅极信号输出端与对应行的所述栅线电连接;还包括:电连接于至少部分所述移位寄存器单元的栅极信号输出端与对应行的所述栅线之间的控制电路;其中,所述控制电路被配置为在控制信号端信号的控制下,导通或断开所述移位寄存器单元的栅极信号输出端与对应行的所述栅线。可选地,在具体实施时,在本专利技术实施例提供的上述阵列基板中,所述栅线包括第一栅线和第二栅线,其中仅所述第一栅线与对应的所述移位寄存器单元的栅极信号输出端之间电连接所述控制电路。可选地,在具体实施时,在本专利技术实施例提供的上述阵列基板中,所述非显示区域还包括一条控制线,所述第一栅线对应的各所述控制信号端均与所述控制线相连;或,所述非显示区域还包括多条控制线,所述第一栅线对应的各所述控制信号端与所述控制线一一对应相连。可选地,在具体实施时,在本专利技术实施例提供的上述阵列基板中,每一所述移位寄存器单元的栅极信号输出端与对应行的所述栅线之间均电连接一所述控制电路。可选地,在具体实施时,在本专利技术实施例提供的上述阵列基板中,所述非显示区域还包括多条控制线,所述控制信号端与所述控制线一一对应相连。可选地,在具体实施时,在本专利技术实施例提供的上述阵列基板中,所述非显示区域还包括控制线,所述控制线包括一条第一控制线和一条第二控制线,所述栅线包括第一栅线和第二栅线,其中所述第一栅线对应的各所述控制信号端均与所述第一控制线相连,所述第二栅线对应的各所述控制信号端均与所述第二控制线相连。可选地,在具体实施时,在本专利技术实施例提供的上述阵列基板中,所述非显示区域还包括多条控制线,所述栅线分为多个栅线组,每一所述栅线组中的各所述栅线对应的各所述控制信号端均与同一所述控制线相连。可选地,在具体实施时,在本专利技术实施例提供的上述阵列基板中,所述控制电路包括:第一开关晶体管;所述第一开关晶体管的栅极与所述控制信号端相连,第一极与所述移位寄存器单元的栅极信号输出端相连,第二极与对应行的所述栅线相连。相应地,本专利技术实施例还提供了一种显示面板,包括本专利技术实施例提供的上述阵列基板。相应地,本专利技术实施例还提供了一种显示装置,包括本专利技术实施例提供的上述显示面板。相应地,本专利技术实施例还提供了一种本专利技术实施例提供的上述阵列基板的驱动方法,包括:在第一工作模式下,导通全部所述移位寄存器单元的栅极信号输出端与对应行的所述栅线;在第二工作模式下,仅导通部分所述移位寄存器单元的栅极信号输出端与对应行的所述栅线。本专利技术实施例的有益效果如下:本专利技术实施例提供的一种阵列基板、其驱动方法、显示面板及显示装置,包括:显示区域和包围显示区域的非显示区域,显示区域包括多条栅线,非显示区域包括级联的多个移位寄存器单元,每一移位寄存器单元的栅极信号输出端与对应行的栅线电连接;还包括:电连接于至少部分移位寄存器单元的栅极信号输出端与对应行的栅线之间的控制电路;其中,控制电路被配置为在控制信号端信号的控制下,导通或断开移位寄存器单元的栅极信号输出端与对应行的栅线。本专利技术通过在至少部分移位寄存器单元的栅极信号输出端与对应行的栅线之间设置控制电路,这样在进行全屏显示时,控制电路在控制信号端的控制下全部开启工作以导通全部移位寄存器单元的栅极信号输出端与对应行的栅线,实现栅线的逐行扫描;在进行局部显示时,控制电路在控制信号端信号的控制下全部截止工作以断开部分移位寄存器单元的栅极信号输出端与对应行的栅线,仅导通未设置控制电路的部分移位寄存器单元的栅极信号输出端与对应行的栅线,从而在进行局部显示时,仅对局部显示区域对应的栅线进行扫描,而其余行栅线不进行扫描,即仅对局部显示区域对应的像素进行充放电,而其余行栅线对应的像素不进行充放电,并且本专利技术实施例提供的方案不影响级联的移位寄存器的正常工作,由于移位寄存器工作的功耗远小于像素充放电产生的功耗,因此本专利技术实施例的方案可以降低显示面板的功耗。附图说明图1为本专利技术实施例提供的阵列基板的结构示意图之一;图2为本专利技术实施例提供的阵列基板的结构示意图之二;图3为本专利技术实施例提供的阵列基板的结构示意图之三;图4为本专利技术实施例提供的阵列基板的结构示意图之四;图5为图4所示的阵列基板的时序结构示意图之一;图6为图4所示的阵列基板的时序结构示意图之二;图7为图4所示的阵列基板的时序结构示意图之三。具体实施方式下面结合附图,对本专利技术实施例提供的阵列基板、其驱动方法、显示面板及显示装置的具体实施方式进行详细地说明。有鉴于此,本专利技术实施例提供的一种阵列基板,如图1和图2所示,包括:显示区域和包围显示区域的非显示区域,显示区域包括多条栅线(G1、G2……Gn),非显示区域包括级联的多个移位寄存器单元(GOA1、GOA2……GOAn),每一移位寄存器单元(GOA1、GOA2……GOAn)的栅极信号输出端(G1’、G2’……Gn’)与对应行的栅线(G1、G2……Gn)电连接,具体地,移位寄存器单元GOA1的栅极信号输出端为G1’,G1’与栅线G1电连接,移位寄存器单元GOA2的栅极信号输出端为G2’,G2’与栅线G2电连接,依次类推,直至移位寄存器单元GOAn的栅极信号输出端为Gn’,Gn’与栅线Gn电连接,还包括:电连接于至少部分移位寄存器单元的栅极信号输出端与对应行的栅线之间的控制电路100;具体地,图1为仅部分移位寄存器单元的栅极信号输出端与对应行的栅线之间电连接控制电路100,图2为所有移位寄存器单元的栅极信号输出端与对应行的栅线之间电连接控制电路100,其中,控制电路100被配置为在控制信号端Con信号的控制下,导通或断开移位寄存器单本文档来自技高网...

【技术保护点】
1.一种阵列基板,其特征在于,包括:显示区域和包围所述显示区域的非显示区域,所述显示区域包括多条栅线,所述非显示区域包括级联的多个移位寄存器单元,每一所述移位寄存器单元的栅极信号输出端与对应行的所述栅线电连接;还包括:电连接于至少部分所述移位寄存器单元的栅极信号输出端与对应行的所述栅线之间的控制电路;其中,所述控制电路被配置为在控制信号端信号的控制下,导通或断开所述移位寄存器单元的栅极信号输出端与对应行的所述栅线。

【技术特征摘要】
1.一种阵列基板,其特征在于,包括:显示区域和包围所述显示区域的非显示区域,所述显示区域包括多条栅线,所述非显示区域包括级联的多个移位寄存器单元,每一所述移位寄存器单元的栅极信号输出端与对应行的所述栅线电连接;还包括:电连接于至少部分所述移位寄存器单元的栅极信号输出端与对应行的所述栅线之间的控制电路;其中,所述控制电路被配置为在控制信号端信号的控制下,导通或断开所述移位寄存器单元的栅极信号输出端与对应行的所述栅线。2.如权利要求1所述的阵列基板,其特征在于,所述栅线包括第一栅线和第二栅线,其中仅所述第一栅线与对应的所述移位寄存器单元的栅极信号输出端之间电连接所述控制电路。3.如权利要求2所述的阵列基板,其特征在于,所述非显示区域还包括一条控制线,所述第一栅线对应的各所述控制信号端均与所述控制线相连;或,所述非显示区域还包括多条控制线,所述第一栅线对应的各所述控制信号端与所述控制线一一对应相连。4.如权利要求1所述的阵列基板,其特征在于,每一所述移位寄存器单元的栅极信号输出端与对应行的所述栅线之间均电连接一所述控制电路。5.如权利要求4所述的阵列基板,其特征在于,所述非显示区域还包括多条控制线,所述控制信号端与所述控制线一...

【专利技术属性】
技术研发人员:赵晶赵爽孙继刚苏旭王磊
申请(专利权)人:京东方科技集团股份有限公司鄂尔多斯市源盛光电有限责任公司
类型:发明
国别省市:北京,11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1