【技术实现步骤摘要】
一种高速ADC信号减少噪声的采集方法
本专利技术涉及高速ADC芯片测试
,进一步说,尤其涉及一种高速ADC信号减少噪声的采集方法。
技术介绍
现有技术中,测试机主时钟抖动不能满足高速信号输入要求。高速模数转换器(ADC)时,希望性能能够达到产品说明书说明的信噪比值,现有技术用的测试机主时钟频率抖动较大,但是输入信号频率较高,需要抖动较小,这样测试出来的信噪比较低。换言之,信号变化的越快,采样时钟抖动越大,则由此产生的噪声越大,见图1。
技术实现思路
本专利技术为解决上述技术问题而采用的技术方案是提供一种高速ADC信号减少噪声的采集方法,其中,具体技术方案为:在测试芯片的测试板上单独安装满足要求的晶振,用低抖动的晶振作为系统时钟采集数据,不使用测试机内部的时钟,采集到准确的值送给测试机;数据的采集和计算都是在测试机内部执行,当用外部的晶振作为系统时钟采集信号和测试机内部时钟不匹配,由于测试机抖动较大,采样不准,在取采样的数据的时候利用测试机有多个采样沿的特性,对一个跳变多次采样,通过计算获得准确值,得到最终的数字编码。上述的高速ADC信号减少噪声的采集方法,其中:满足要求的晶振是满足测试芯片抖动要求就是高低电平跳变的抖动时间。上述的高速ADC信号减少噪声的采集方法,其中:采集和计算是一个周期内采样一个到两个数据,采样一个某个时间点采到低就是低电平,采到高就是高电平,采样两个是指这采样两个点时间内都是低就是低电平,都是高就是高电平,这个方法就是一个周期内多次采集,采集到数据是有高电平有低电平,需要通过一些判断得到结果,最终到底是低电平还是高电平本专利技术相对 ...
【技术保护点】
1.一种高速ADC信号减少噪声的采集方法,其特征在于:在测试芯片的测试板上单独安装满足要求的晶振,用低抖动的晶振作为系统时钟采集数据,不使用测试机内部的时钟,采集到准确的值送给测试机;数据的采集和计算都是在测试机内部执行,当用外部的晶振作为系统时钟采集信号和测试机内部时钟不匹配,由于测试机抖动较大,采样不准,在取采样的数据的时候利用测试机有多个采样沿的特性,对一个跳变多次采样,通过计算获得准确值,得到最终的数字编码。
【技术特征摘要】
1.一种高速ADC信号减少噪声的采集方法,其特征在于:在测试芯片的测试板上单独安装满足要求的晶振,用低抖动的晶振作为系统时钟采集数据,不使用测试机内部的时钟,采集到准确的值送给测试机;数据的采集和计算都是在测试机内部执行,当用外部的晶振作为系统时钟采集信号和测试机内部时钟不匹配,由于测试机抖动较大,采样不准,在取采样的数据的时候利用测试机有多个采样沿的特性,对一个跳变多次采样,通过计算获得准确值,得到最终的数字编码。2.如权利要求1所述的高速A...
【专利技术属性】
技术研发人员:王斌,祁建华,余琨,顾辉,王华,凌俭波,
申请(专利权)人:上海华岭集成电路技术股份有限公司,
类型:发明
国别省市:上海,31
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。