The embodiment of the present disclosure provides a display driving circuit, a control method thereof and a display device for reducing the voltage instability of the pull-up node. The display driving circuit includes a timing controller, a power management integrated sub-circuit and a gate driving sub-circuit. The timing controller provides timing signals to the power management integrated sub-circuit and the gate drive sub-circuit respectively. Under the control of the timing signal output by the timing controller, the power management integrated sub-circuit provides signals to the clock signal end of the first stage shift register and the first control signal end of the gate drive sub-circuit, respectively. Among them, the voltage amplitude of the effective signal received by the clock signal terminal is different from that of the effective signal received by the first control signal terminal.
【技术实现步骤摘要】
显示驱动电路及其控制方法、显示装置
本专利技术涉及显示
,尤其涉及一种显示驱动电路及其控制方法、显示装置。
技术介绍
TFT-LCD(ThinFilmTransistorLiquidCrystalDisplay,薄膜晶体管-液晶显示器)的显示区域设置有横纵交叉的栅线和数据线,非显示区域设置有用于向栅线提供栅极扫描信号的栅极驱动电路。该栅极驱动电路的每一级移位寄存器中设置有用于控制驱动晶体管导通或截止的上拉节点。当上拉节点的电压不稳定,例如充电不足或者降噪不充分时,会出现显示异常。
技术实现思路
本专利技术的实施例提供一种显示驱动电路及其控制方法、显示装置,用于减小上拉节点电压不稳定的问题。为达到上述目的,本专利技术的实施例采用如下技术方案:本公开的第一方面,提供一种显示驱动电路,包括:时序控制器、电源管理集成子电路以及栅极驱动子电路;所述时序控制器与所述电源管理集成子电路以及所述栅极驱动子电路相连接,所述时序控制器用于分别向所述电源管理集成子电路和所述栅极驱动子电路提供时序信号;所述栅极驱动子电路包括多个级联的移位寄存器,每一级所述移位寄存器包括第一输出子电路、第一下拉控制子电路、第一下拉子电路;所述第一输出子电路与时钟信号端、第一信号输出端以及上拉节点相连接,所述第一输出子电路用于在所述上拉节点的控制下,将所述时钟信号端的信号传输至所述第一信号输出端;所述第一下拉控制子电路与第一控制信号端、所述上拉节点、所述第一下拉节点以及下拉电压端相连接,所述第一下拉控制子电路用于在所述上拉节点的控制下,将所述第一下拉节点的电压下拉至所述下拉电压端;或者,在所述第一 ...
【技术保护点】
1.一种显示驱动电路,其特征在于,包括:时序控制器、电源管理集成子电路以及栅极驱动子电路;所述时序控制器与所述电源管理集成子电路以及所述栅极驱动子电路相连接,所述时序控制器用于分别向所述电源管理集成子电路和所述栅极驱动子电路提供时序信号;所述栅极驱动子电路包括多个级联的移位寄存器,每一级所述移位寄存器包括第一输出子电路、第一下拉控制子电路、第一下拉子电路;所述第一输出子电路与时钟信号端、第一信号输出端以及上拉节点相连接,所述第一输出子电路用于在所述上拉节点的控制下,将所述时钟信号端的信号传输至所述第一信号输出端;所述第一下拉控制子电路与第一控制信号端、所述上拉节点、所述第一下拉节点以及下拉电压端相连接,所述第一下拉控制子电路用于在所述上拉节点的控制下,将所述第一下拉节点的电压下拉至所述下拉电压端;或者,在所述第一控制信号端的控制下,将所述第一控制信号端的电压传输至所述第一下拉节点;所述第一下拉子电路与所述第一下拉节点、所述上拉节点、所述第一信号输出端以及所述下拉电压端相连接;所述第一下拉子电路用于在所述第一下拉节点的控制下,将所述上拉节点和所述第一信号输出端的电压下拉至所述下拉电压端; ...
【技术特征摘要】
1.一种显示驱动电路,其特征在于,包括:时序控制器、电源管理集成子电路以及栅极驱动子电路;所述时序控制器与所述电源管理集成子电路以及所述栅极驱动子电路相连接,所述时序控制器用于分别向所述电源管理集成子电路和所述栅极驱动子电路提供时序信号;所述栅极驱动子电路包括多个级联的移位寄存器,每一级所述移位寄存器包括第一输出子电路、第一下拉控制子电路、第一下拉子电路;所述第一输出子电路与时钟信号端、第一信号输出端以及上拉节点相连接,所述第一输出子电路用于在所述上拉节点的控制下,将所述时钟信号端的信号传输至所述第一信号输出端;所述第一下拉控制子电路与第一控制信号端、所述上拉节点、所述第一下拉节点以及下拉电压端相连接,所述第一下拉控制子电路用于在所述上拉节点的控制下,将所述第一下拉节点的电压下拉至所述下拉电压端;或者,在所述第一控制信号端的控制下,将所述第一控制信号端的电压传输至所述第一下拉节点;所述第一下拉子电路与所述第一下拉节点、所述上拉节点、所述第一信号输出端以及所述下拉电压端相连接;所述第一下拉子电路用于在所述第一下拉节点的控制下,将所述上拉节点和所述第一信号输出端的电压下拉至所述下拉电压端;所述电源管理集成子电路还与所述时钟信号端、所述第一控制信号端相连接,所述电源管理集成子电路用于在所述时序控制器输出的时序信号的控制下,分别向所述时钟信号端和所述第一控制信号端提供信号;其中,所述时钟信号端接收到的有效信号的电压幅值与所述第一控制信号端接收到的有效信号的电压幅值不同。2.根据权利要求1所述的显示驱动电路,其特征在于,所述电源管理集成子电路包括电源、第一电平转换器;所述电源与所述第一电平转换器相连接,所述电源用于根据输入电压向所述第一电平转换器提供第一有效电压和第二电压;所述第一电平转换器还与所述时序控制器和所述时钟信号端相连接,所述第一电平转换器用于根据所述时序控制器输出的初始时钟信号,以及所述第一有效电压和第二电压,向所述时钟信号端提供时钟信号;其中,所述时钟信号的频率、周期与所述初始时钟信号相同,所述时钟信号中有效信号的电压幅值与所述第一有效电压的幅值相同,非有效信号的电压幅值与所述第二电压的幅值相同。3.根据权利要求2所述的显示驱动电路,其特征在于,所述电源管理集成子电路还包括电压转换子电路;所述电压转换子电路与所述电源、所述第一控制信号端相连接,所述电压转换子电路用于将所述电源输出的第一有效电压转换为第二有效电压,并将所述第二有效电压输出至所述第一控制信号端;其中,所述第一有效电压的幅值与所述第二有效电压的幅值不同。4.根据权利要求2所述的显示驱动电路,其特征在于,所述电压转换子电路为低压差线性稳压器,所述第一有效电压的幅值大于所述第二有效电压的幅值;或者,所述电压转换子电路为升压子电路,所述第一有效电压的幅值小于所述第二有效电压的幅值。5.根据权利要求1-4任一项所述的显示驱动电路,其特征在于,所述移位寄存器还包括第二下拉子电路;所述第二下拉子电路与第二控制信号端、所述上拉节点、所述第二下拉节点以及下拉电压端相连接,所述第二下拉控制子电路用于在所述上拉节点的控制下,将所述第二下拉节点的电压下拉至所述下拉电压端;或者,在所述第二控制信号端的控制下,将所述第二控制信号端的电压传输至所述第二下拉节点;其中,所述第一控制信号端输出的信号与所述第二控制信号端输出的信号频率、周期、正向和负向峰值相同,相位相差180°;在所述电源管理集成子电路包括电源、电压转换子电路的情况下,所述电源管理集成子电路还包括第二电平转换器;所述第二...
【专利技术属性】
技术研发人员:谢勇贤,王慧,李佑路,邓传峰,贺之洋,
申请(专利权)人:合肥鑫晟光电科技有限公司,京东方科技集团股份有限公司,
类型:发明
国别省市:安徽,34
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。