一种用于相机的IO控制电路和相机设备制造技术

技术编号:19540380 阅读:19 留言:0更新日期:2018-11-24 20:05
本发明专利技术提供了一种用于相机的IO控制电路和相机设备,其中,该IO控制电路包括:依次连接的控制器、控制逻辑模块和逻辑比较模块;控制器,用于向控制逻辑模块发送串行数据;控制逻辑模块,用于接收控制器发送的串行数据,将串行数据移位形成并行数据,并将形成的并行数据发送给逻辑比较模块;逻辑比较模块,存储有预设数值,用于当确定接收到的并行数据与预设数值不同时,生成控制外部设备的异常使能控制信号,异常使能控制信号用于控制外部设备保持当前状态。通过本发明专利技术实施例提供的用于相机的IO控制电路和相机设备,即使控制器启动或者非正常工作状态下也能避免与安防相机和工业相机连接的外部设备工作异常。

【技术实现步骤摘要】
一种用于相机的IO控制电路和相机设备
本专利技术涉及控制
,具体而言,涉及一种用于相机的IO控制电路和相机设备。
技术介绍
目前,随着工业化的需求和不断的发展,安防相机和工业相机正在得到越来越广泛的应用,安防相机和工业相机在使用过程中通常会根据实际应用情况对与其连接的外部设备(如:闪光灯、传感器)进行使能控制,以保证安防相机和工业相机能够在上述外部设备的配合下正常使用。相关技术中,安防相机和工业相机对与其连接的外部设备进行使能控制时,一般是通过安防相机和工业相机中预设的控制器的IO管脚对外部设备发出使能信号,从而对外部设备进行控制。在实现本专利技术过程中,专利技术人发现现有技术中至少存在如下问题:当控制器启动或者非正常工作状态下,控制器不能正常工作,从而不能对IO管脚进行控制,而IO管脚在不受控制的情况下,可能会反复向外部设备发出使能信号,导致外部设备工作异常。
技术实现思路
有鉴于此,本专利技术实施例的目的在于提供一种用于相机的IO控制电路和相机设备,即使控制器启动或者非正常工作状态下也能避免与安防相机和工业相机连接的外部设备工作异常。第一方面,本专利技术实施例提供了一种IO控制电路,包括:依次连接的控制器、控制逻辑模块和逻辑比较模块;所述控制器,用于向所述控制逻辑模块发送串行数据;所述控制逻辑模块,用于接收所述控制器发送的所述串行数据,将所述串行数据移位形成并行数据,并将形成的并行数据发送给所述逻辑比较模块;所述逻辑比较模块,存储有预设数值,用于当确定接收到的所述并行数据与所述预设数值不同时,生成控制外部设备的异常使能控制信号,所述异常使能控制信号用于控制外部设备保持当前状态。结合第一方面,本专利技术实施例提供了第一方面的第一种可能的实施方式,其中:所述控制逻辑模块,设置有第一数据接收端、第二数据接收端、时钟接收端、电压源连接端、接地端和数据输出端;所述第一数据接收端,与电压源连接,用于接收所述电压源输出的高电平电压;所述第二数据接收端,用于接收所述控制器发送的所述串行数据;所述时钟接收端,用于接收所述控制器发送的时钟周期信号;所述控制逻辑模块在所述时钟周期信号的控制下对所述串行数据进行移位形成并行数据,并将形成的并行数据通过所述数据输出端发送到所述逻辑比较模块。结合第一方面,本专利技术实施例提供了第一方面的第二种可能的实施方式,其中:还包括:与所述控制逻辑模块连接的延时复位子电路;所述控制逻辑模块还设置有延时复位端;所述延时复位子电路包括:电阻和第一电容;所述电阻的第一端与电压源连接,所述电阻的第二端分别与所述第一电容的第一端和所述控制逻辑模块的延时复位端连接;所述第一电容的第一端还与所述控制逻辑模块的延时复位端连接,所述第一电容的第二端接地;所述延时复位子电路,用于当接收到电压源发出的高电平电压时,通过所述延时复位端对所述时钟接收端接收到的所述时钟周期信号进行延时处理;当接收到低电平电压时,通过所述延时复位端对所述控制逻辑模块进行复位处理。结合第一方面,本专利技术实施例提供了第一方面的第三种可能的实施方式,其中:还包括:第一退耦电容;所述第一退耦电容的第一端与所述控制逻辑模块的电压源连接端连接,所述第一退耦电容的第二端接地。结合第一方面,本专利技术实施例提供了第一方面的第四种可能的实施方式,其中:所述控制逻辑模块采用串入并出移位寄存器。结合第一方面,本专利技术实施例提供了第一方面的第五种可能的实施方式,其中:所述逻辑比较模块,设置有并行数据接收端、预设数值设置端、第二电压源连接端、第二接地端以及使能信号输出端;所述并行数据接收端,用于接收所述控制逻辑模块发送的所述并行数据;所述预设数值设置端,用于预置所述预设数值,其中,所述预设数值设置端中的一部分连接电压源,所述预设数值设置端中的另一部分接地;连接电压源的部分预设数值设置端在电压源输出的高定平驱动下预置为“1”,而接地的部分预设数值设置端在低电平驱动下预置为“0”;所述使能信号输出端,与外部设备连接,用于当所述逻辑比较模块确定接收到的所述并行数据与所述预设数值不同,发送所述逻辑比较模块生成的外部设备的异常使能控制信号,控制外部设备保持当前状态。结合第一方面,本专利技术实施例提供了第一方面的第六种可能的实施方式,其中:还包括:第二退耦电容,所述第二退耦电容的第一端与所述逻辑比较模块的第二电压源连接端连接,所述第二退耦电容的第二端接地。结合第一方面,本专利技术实施例提供了第一方面的第七种可能的实施方式,其中:所述逻辑比较模块,还用于:当确定接收到的所述并行数据与所述预设数值相同时,生成控制所述外部设备的使能控制信号,所述使能控制信号用于对所述外部设备进行控制。结合第一方面,本专利技术实施例提供了第一方面的第八种可能的实施方式,其中:所述逻辑比较模块采用数字比较器。第二方面,本专利技术实施例提供了一种相机设备,包括上述的用于相机的IO控制电路。本专利技术实施例提供的用于相机的IO控制电路和相机设备,通过设置逻辑比较模块确定控制器发出的数据与预设数据不同时,生成外部设备的异常使能控制信号,以控制外部设备保持当前状态;与相关技术中控制器启动或者非正常工作状态下IO管脚在不受控制的情况下会反复向外部设备发出使能信号,导致外部设备工作异常相比,当逻辑比较模块通过控制器发出的数据确定控制器处于启动或者非正常工作状态后,控制外部设备保持当前状态,从而在控制器处于启动或者非正常工作状态下,仍然可以保证外部设备工作状态正常。为使本专利技术的上述目的、特征和优点能更明显易懂,下文特举较佳实施例,并配合所附附图,作详细说明如下。附图说明为了更清楚地说明本专利技术实施例的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,应当理解,以下附图仅示出了本专利技术的某些实施例,因此不应被看作是对范围的限定,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他相关的附图。图1示出了本专利技术实施例所提供的一种用于相机的IO控制电路的概括示意图;图2示出了本专利技术实施例所提供的用于相机的IO控制电路中,控制逻辑模块U1和逻辑比较模块U2的具体结构示意图;图3示出了本专利技术实施例所提供的用于相机的IO控制电路中,控制逻辑模块U1真值表;图4示出了本专利技术实施例所提供的用于相机的IO控制电路中,逻辑比较模块U2真值表。图标:100-控制器;U1-控制逻辑模块;U2-逻辑比较模块;DS1-第一数据接收端;DS2-第二数据接收端;CP-时钟接收端;Vcc1-电压源连接端;GND1-接地端;Q0~Q7-数据输出端;-延时复位端;R1-电阻;C3-第一电容;C1-第一退耦电容;A0~A7-并行数据接收端;B0~B7-预设数值设置端;Vcc2-第二电压源连接端;GND2-第二接地端;Y-使能信号输出端;-低电平端;C2-第二退耦电容。具体实施方式为使本专利技术实施例的目的、技术方案和优点更加清楚,下面将结合本专利技术实施例中附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本专利技术一部分实施例,而不是全部的实施例。通常在此处附图中描述和示出的本专利技术实施例的组件可以以各种不同的配置来布置和设计。因此,以下对在附图中提供的本专利技术的实施例的详细描述并非旨在限制要求保护的本专利技术的范围,而是仅仅表示本专利技术的选定实施本文档来自技高网...

【技术保护点】
1.一种用于相机的IO控制电路,其特征在于,包括:依次连接的控制器、控制逻辑模块和逻辑比较模块;所述控制器,用于向所述控制逻辑模块发送串行数据;所述控制逻辑模块,用于接收所述控制器发送的所述串行数据,将所述串行数据移位形成并行数据,并将形成的并行数据发送给所述逻辑比较模块;所述逻辑比较模块,存储有预设数值,用于当确定接收到的所述并行数据与所述预设数值不同时,生成控制外部设备的异常使能控制信号,所述异常使能控制信号用于控制外部设备保持当前状态。

【技术特征摘要】
1.一种用于相机的IO控制电路,其特征在于,包括:依次连接的控制器、控制逻辑模块和逻辑比较模块;所述控制器,用于向所述控制逻辑模块发送串行数据;所述控制逻辑模块,用于接收所述控制器发送的所述串行数据,将所述串行数据移位形成并行数据,并将形成的并行数据发送给所述逻辑比较模块;所述逻辑比较模块,存储有预设数值,用于当确定接收到的所述并行数据与所述预设数值不同时,生成控制外部设备的异常使能控制信号,所述异常使能控制信号用于控制外部设备保持当前状态。2.根据权利要求1所述的IO控制电路,其特征在于,所述控制逻辑模块,设置有第一数据接收端、第二数据接收端、时钟接收端、电压源连接端、接地端和数据输出端;所述第一数据接收端,与电压源连接,用于接收所述电压源输出的高电平电压;所述第二数据接收端,用于接收所述控制器发送的所述串行数据;所述时钟接收端,用于接收所述控制器发送的时钟周期信号;所述控制逻辑模块在所述时钟周期信号的控制下对所述串行数据进行移位形成并行数据,并将形成的并行数据通过所述数据输出端发送到所述逻辑比较模块。3.根据权利要求2所述的IO控制电路,其特征在于,还包括:与所述控制逻辑模块连接的延时复位子电路;所述控制逻辑模块还设置有延时复位端;所述延时复位子电路包括:电阻和第一电容;所述电阻的第一端与电压源连接,所述电阻的第二端分别与所述第一电容的第一端和所述控制逻辑模块的延时复位端连接;所述第一电容的第一端还与所述控制逻辑模块的延时复位端连接,所述第一电容的第二端接地;所述延时复位子电路,用于当接收到电压源发出的高电平电压时,通过所述延时复位端对所述时钟接收端接收到的所述时钟周期信号进行延时处理;当接收到低电平电压时,通过所述延时复位端对所述控制逻...

【专利技术属性】
技术研发人员:冯宝库
申请(专利权)人:北京旷视科技有限公司北京迈格威科技有限公司
类型:发明
国别省市:北京,11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1